# Organización del procesador

# Procesadores comerciales

# Héctor Lacueva Sacristán

# Índice

| Riesgos                                    |  |       |   |   |     | 3   |
|--------------------------------------------|--|-------|---|---|-----|-----|
| Estructurales                              |  |       |   |   | •   | 3   |
| Causa                                      |  |       |   |   | •   | 3   |
| Solución                                   |  | <br>  |   |   | •   | 3   |
| De datos                                   |  | <br>  |   |   | •   | 3   |
| Causa                                      |  |       |   |   |     | 3   |
| Solución                                   |  |       |   |   |     | 3   |
| De control                                 |  | <br>  |   |   |     | 3   |
| Causa                                      |  |       |   |   |     | 3   |
| Solución                                   |  |       |   |   |     | 3   |
| Dependencias vs. Riesgos                   |  |       |   |   |     | 3   |
| Dependencias                               |  |       |   |   |     | 4   |
| Dependencia verdadera (True dependency)    |  |       |   |   |     | 4   |
| Descripción                                |  |       |   |   | •   | 4   |
| Soluciones                                 |  |       |   |   | •   | 4   |
| Dependencia de salida (Output dependency)  |  |       |   |   | •   | 4   |
| Antidependencia (Antidependency)           |  |       |   |   | •   | 4   |
| Interrupciones                             |  |       |   |   |     | 5   |
| Multiciclo                                 |  |       |   |   |     | 6   |
| Un camino de ejecución                     |  |       |   |   |     | 6   |
| Varios caminos de ejecución                |  |       |   |   |     | 6   |
| SCOREBOARD                                 |  | <br>  |   |   |     | 7   |
| Problemas                                  |  |       |   |   |     | 8   |
| Terminación en orden: Añadir etapas        |  |       |   |   |     | 9   |
| Terminación en orden: ROB (Reorder Buffer) |  |       |   |   |     | 9   |
| Organizaciones alternativas                |  |       |   |   | . 1 | 0   |
| Ejecución fuera de orden                   |  |       |   |   | 1   | 1   |
| Procesadores que lanzan en orden           |  |       |   |   | . 1 | .1  |
| Resumen                                    |  |       |   |   |     | 1   |
| Limitaciones                               |  |       |   |   |     | .1  |
| Procesadores que lanzan fuera de orden     |  |       |   |   |     | 1   |
| División del trabajo en etapas             |  |       |   |   |     | 2   |
| Ventana de lanzamiento: Despertar          |  |       |   |   |     | 2   |
| ventana de fanzamiento. Despertar          |  | <br>• | • | • | . 1 | . 4 |

| Ventana de lanzamiento: Seleccionar       | 13 |
|-------------------------------------------|----|
| Temporización                             | 13 |
| Otras alternativas: Read antes de Issue   | 14 |
| Otras alternativas: Estaciones de reserva | 14 |

# Riesgos

### Estructurales

#### Causa

No disponibilidad de un módulo cuando se necesita.

### Solución

En general se solucionan duplicando módulos y segmentando ALUs.

### De datos

### Causa

No disponibilidad de un dato cuando se necesita.

#### Solución

Ver algunas soluciones en *Dependencias*.

### De control

#### Causa

Desconocimiento de cuál es la próxima instrucción que debe ejecutarse, culpa de los saltos.

#### Solución

Solución 1: Detener pipeline. Detener hasta que se conozca si el salto se produce. Demasiado lenta,

Solución 2: Asumir salto no tomado (NT). Si fallo de predicción, desechar todas las instrucciones en ejecución equivocadamente. Funciona bien si hay muchos saltos NT.

Solución 3: Predicción dinámica de saltos. Basada en eventos pasados. Predecimos que ocurrirá lo mismo que la vez anterior.

El predictor almacena: - La parte menos significativa de la dirección de la instrucción de salto. - Un bit indicando si T o NT la última vez.

Funciona bien en bucles.

Solución 4: Saltos retardados La siguiente instrucción a la de salto siempre se ejecuta. El compilador selecciona la instrucción adecuada.

# Dependencias vs. Riesgos

Un riesgo es una limitación hardware.

Una dependencia es una propiedad del código.

```
subcc **r1**, r2, r3 addcc r5, **r1**, r4
```

Si hay dependencia puede existir o no riesgo.

# **Dependencias**

# Dependencia verdadera (True dependency)

# Descripción

También conocida como dependencia productor-consumidor.

```
sub **$2**, $1, $3 ; productor
add $4, **$2**, $5 ; consumidor a distancia 1
or $6, $7, **$2** ; consumidor a distancia 2
```

Causan riesgo de lectura después de escritura (LDE o RAW).

#### Soluciones

Solución 1: NOPs El compilador se encarga de garantizar que no se produzcan riesgos, para ello se insertan instrucciones NOP entre aquellas instrucciones que tengan dependencias de datos.

Desventaja: la ejecución se hace más lenta.

Solución 2: Anticipación de operandos Anticipar operandos mediante cortos. No siempre soluciona los riesgos, por ejemplo la instrucción LOAD. En ese caso habría que detener el procesador. De esto se encarga la Unidad de detención del pipeline. (introducir una NOP).

También se conoce como fordwarding.

Solución 3: Reordenamiento del código Reordenamiento del código para minimizar el número de detenciones. Lo hace el compilador. Algunas de las estrategias más comunes son el loop unrolling y el software pipelining.

# Dependencia de salida (Output dependency)

Aparece cuando dos instrucciones escriben en el mismo registro.

```
sub **$2**, $1, $3
add **$2**, $4, $5
```

Causan riesgo de escritura después de escritura (WAW).

# Antidependencia (Antidependency)

Aparece cuando una instrucción lee un registro y después otra lo modifica.

```
sub $2, **$1**, $3 add **$1**, $4, $5
```

Causan riesgo de escritura después de lectura (WAR).

# Interrupciones

# Multiciclo

Las etapas tienen latencias dependiendo de lo que se quiera realizar. Por ejemplo podríamos pensar en:

- Añadimos multiplicación float (\*):
  - Latencia de operación 5 ciclos (1, 2, 3, 4, \*5).
  - Latencia de inicio de  $\frac{1}{5}$  ciclos.
- Modelamos una cache más realista:
  - Latencia de operación 3 ciclos (M1, M2, M3).
  - Latencia de inicio de  $\frac{1}{3}$  ciclos.

Aparecen nuevos casos de parada:

- Load seguido de consumidora a distancias 1, 2 y 3.
- Multiplicación seguida de consumidora a distancias 1, 2, 3, 4 y 5.
- Estructurales.

# Un camino de ejecución



Figure 1: Un solo camino de ejecución

- Terminación en orden.
- No hay riesgos WAW, WAR.
- Riesgos estructurales:
  - Instrucción FLOAT seguido de cualquiera.
  - ld/st seguido de ld/st.
  - ld/st seguido de +/-.

# Varios caminos de ejecución



Figure 2: Varios caminos de ejecución

- Terminación en desorden.
  - Interrupciones imprecisas.
- Riesgos WAW.
- Riesgos estructurales:
  - FLOAT seguido de FLOAT.
  - FLOAT seguido de ld/st en W.
  - FLOAT sesguido de +/- en W.

- . . .

Se crean cortocircuitos desde salida de cada UF a entradas de cada UF.

#### SCOREBOARD

Se usa para el correcto funcionamiento del procesador con varios caminos. Proporciona gestión de riesgos estructurales, de datos y de control.

#### Estructurales en UFs Para cada UF multiciclo:

• Contador que indica cuantos ciclos quedan en estado ocupado. Cuando se lanza una operación de latencia de inicio X, el contador se inicializa con el valor X-1.

### Estructurales en BR Vector de bits puerto escritura BR:

Indica para los próximos ciclos, si el puerto de escritura está ocupado o libre. Por ejemplo:



Figure 3: Vector del puerto de escritura

Cada instrucción lanzada desde etapa D, si escribe en BR:

- Comprueba que el ciclo que necesita el wBR está libre.
  - Si está ocupado, espera.
  - Si está libre, lo ocupa y continúa.

RAW y control de cortos Cuando una instrucción lee en su etapa D el estado de un registro fuente, éste puede ser:

- P: pendiente. La instrucción no puede avanzar.
- C: corto. Se podrá servir desde corto cuando la instrucción llegue a etapa E.
- Br: banco de registros. El valor leído en este mismo ciclo en etapa D es el válido. No se activa corto.



Figure 4: Muestra la ejecución con BR de medio ciclo y de ciclo entero

Dependiendo de si tenemos banco de registros capaz de leer y escribir en medio ciclo o no, tendremos un solo ciclo de serviccio desde cortos o dos.

WAW Instrucción "simple" (latencia 1) lee en su etapa D el estado de su registro destino.

- Estados P3, P2 y P1: la instrucción no puede avanzar.
- Si avanza escribiría en desorden.



Figure 5: Muestra la ejecución de dos instrucciones consecutivas que escriben en el mismo registro

#### **Problemas**

Riesgos RAW y estructurales.

• Detectar y parar en decodificación

Terminación en desorden: interrupciones imprecisas.

- Asegurar terminación en orden
  - Añadir etapas artificiales para igualar caminos.
  - Reorder Buffer (ROB).

### Riesgos WAW y WAR

- Detectar y parar en decodificación.
- Permitir varias versiones de cada registro (más adelante).

### Terminación en orden: Añadir etapas

Añadir etapas para igualar latencias: etapas de Tránsito  $(T_i)$ .



Figure 6: Ruta de datos con ejecución con misma latencia

Interrupciones precisas con punto de consolidación justo antes de etapa W.

## NO riesgos WAW

• La escritura se realiza en orden de programa.

### Riesgos estructurales

- FLOAT seguido de FLOAT.
- Ld/St seguido de Ld/St.
- Desaparecen los riesgos en W, todas las instrucciones llegan 5 ciclos después de D.

## Riesgos RAW

- Todas las instrucciones tardan 6 ciclos hasta escribir en BR (de D a W).
- Mientras, las dependencias tienen que esperar o capturar valor mediante corto.
- Aumenta mucho el número de cortos o diminuyen prestaciones.
- También aumenta la complejidad del scoreboard.

### Terminación en orden: ROB (Reorder Buffer)

Volvemos a los tres caminos con diferentes latencias.

- Moveremos el punto de consolidación tras la etapa de escritura (W).
- El banco de registros pasará a ser un banco de registros especulativo (BRe), en el sentido de que algunos de estos datos aún no han sido consolidados y pueden ser erróneos. La escritura en este será en desorden en etapa W.
- Las instrucciones leen operandos de este BRe en etapa D, o de cortos.
- Solo un cortocircuito en cada camino, desde la UF.
- Añadiremos otro banco de registros, el banco de registros consolidado (BRc) en el que los valores están consolidados.
- Añadimos una nueva estructura: el Reorder Buffer (ROB).

Banco de registros consolidado (BRc) Contiene el valor preciso de los registros tras la ejecución de la última instrucción consolidada y antes de ejecutar la instrucción más vieja que queda en ROB.

#### Reorder Buffer (ROB)

• Cuenta con una entrada por instrucción, en orden de programa

- Se reservan en etapa D, si el ROB está lleno bloquea D.
- Cuando una isntrucción produce resultado, lo escribe en ROB y en BRe.
- Cada ciclo, si la instrucción más vieja del ROB ya ha terminado escribe resultado en BRc de valores consolidados y sale del ROB.

### **Interrupciones** En caso de interrupción:

- Borrar el contenido del ROB (Todo lo que está a la izquierda del punto de consolidación se tira).
- Anular todas las etapas del segmentado.
- Guardar como PC de retorno el de la siguiente instrucción más vieja del ROB.
- Copiar BRc de consolidados a BRe de especulativos.
  - Por hardware, parte del tratamiento de la interrupción.
- Ejecutar rutina de interrupción.



Figure 7: Ruta de datos con escritura en BRe en desorden, ROB y BRc

#### Organizaciones alternativas

### Organización con un banco de registros y ROB

- Los valores especulativos solo se guardan en ROB.
- ROB sirve operandos a las UFs en etapa D, junto a cortos y a BRc.
  - Requiere búsquedas asociativas.
- BRc: con valores consolidados. Sirve valores consolidados. También se usa para recuperar en casos de interrupción o salto mal predicho.

## Organización con un banco de registros, ROB y tabla de mapeo (MT)

- Todo igual que en el caso anterior
- MT sirve para evitar las búsquedas asociativas.
- MT: tabla que asocia a cada registro el lugar donde está su resultado
  - Entrada del ROB o entrada del BRc.

#### MEJOR SOLUCIÓN HASTA EL MOMENTO.



Figure 8: Ruta de datos con un BRc, ROB y MT

# Ejecución fuera de orden

# Procesadores que lanzan en orden

#### Resumen

- No existen puntos donde acumular instrucciones.
  - Los bloqueos se propagan hacia la etapa de búsqueda.
- Control de riesgos:
  - **WAR**: NO
    - \* Porque no se acumulan instrucciones y se lanzan con todos los operandos leídos.
  - Resto de riesgos se resuelven en decodificación:
    - \* RAW, WAW, estructurales.
- Para disminuir el número de detenciones, se debe planificar en compilación:
  - Alejar productoras de consumidoras respetando las dependencias.

#### Limitaciones

- Las instrucciones, tal como entran, deben lanzarse a una UF o bloquean la entrada.
- Una UF (alu, branch, +fp, \*fp ...) puede bloquear la entrada de instrucciones aunque existan UF desocupadas.
- Una instrucción que debe esperar por riesgo RAW bloquea la entrada de instrucciones.
- Es posible que en el futuro existe trabajo que puede hacerse pero del que no hay noticia. Por ejemplo:

```
divd f0 , f2, f4
addd f10, f0, f8 ; bloqueo por riesgo RAW
subd f6 , f8, f4 ; PODRÍA EJECUTARSE
```

# Procesadores que lanzan fuera de orden

Se realiza mediante planificación dinámica de instrucciones. El hardware cambia el orden secuencial de ejecución.

Si una instrucción no se puede ejecutar:

- Acumulo la instrucción no ejecutable en un buffer, conocido como Ventana de lanzamiento (IW).
- 2. Observo si la siguiente se puede ejecutar.

Hay que tener cuidado con los riesgos de memoria. Se debe **desambiguar**: una instrucción de memoria  $(\mathbf{i}+\mathbf{k})$  solo puede ejecutarse después de un store  $(\mathbf{i})$  si se comparan sus direcciones y son diferentes.

### División del trabajo en etapas

# Etapa D (Decode)

- Inserta las instrucciones en la ventana de lanzamiento y en ROB.
- Para si no hay hueco en alguna de las dos estructuras.

# Etapa I (Issue)

- En cada ciclo, selecciona, entre todas las instrucciones de la ventana, la más antigua de las que tienen sus operandos preparados y su UF libre.
- Organización en dos sub-etapas:
  - Despertar: entre las instrucciones de la ventana, detectar las que tienen preparados sus operandos.
  - Seleccionar: entre las instrucciones despertadas, seleccionar las que pasan a ejecutar en el siguiente ciclo.
    - \* Las más antiguas entre las que tienen su UF libre.

# Etapa R (Read)

- Lectura de operandos en el banco de registros.
- Se puede colocar después o antes de etapa de lanzamiento.



Figure 9: En esta figura se muestra la ruta de datos correspondiente al procesador fuera de orden.

# Ventana de lanzamiento: Despertar

### Implementación mediante CAM (Content-Addressable Memory)

- Instrucciones leen bits Ready para sus operandos en etapa D.
- Las instrucciones productoras difunden el id de su Rd cuando está disponible. (Esto no podría causar problemas).
- Se despiertan las instrucciones con operandos disponibles (desde BR o Cortos) y su UF disponible.



Figure 10: Estructura de la ventana de lanzamiento implementada con CAM.

## Implementación mediante matriz

• A la larga no es viable por el coste hardware, hay que añadir muchas puertas.



Figure 11: Estructura de la ventana de lanzamiento implementada mediante matriz.

#### Ventana de lanzamiento: Seleccionar

El tiempo es crítico: despertar y seleccionar en un ciclo.

- Implementación mediante varios schedulers (planificadores, árbitros, puertos).
- Cada scheduler es un codificador con prioridad.
- Ejemplo:

### Temporización

Latencia entre instrucciones dependientes. Se soluciona teniendo en cuenta cuándo estará disponible el registro.



Figure 12: Estructura de ruta de datos con schedulers para asignación de caminos.

#### Otras alternativas: Read antes de Issue

- Etapa R: se leen los operandos disponibles.
- Etapa I: la ventana de instrucciones almacena los valores de los operandos disponibles y los identificadores de los no disponibles
  - Cuando una instrucción produce resultado, éste se difunde junto con el identificador del registro destino.
  - Instrucciones en la ventana capturan el valore de los operandos que les faltan.
  - Cuando tienen todos los operandos despiertan.

#### Otras alternativas: Estaciones de reserva

Propuesta por Tomasulo.

- Cada UF tiene un almacen de instrucciones que quieren ejecutarse en ella: estaciones de reserva (RS).
- Las RS tienen hueco para guardar el valor de los operandos: etapa R antes de etapa I.
- Los operandos se difunden desde las UF hacia las RS junto al identificador de registro (en realidad identificador de RS).