

# Verkabelter Multiplizierer

# Labor Digitales Design

## Inhalt

| 1 | Ziel                                    | 1 |
|---|-----------------------------------------|---|
| 2 | Multiplizierer für natürliche Zahlen    | 2 |
|   | 2.1 Algorithmus                         | 2 |
|   | 2.2 Analyse                             | 2 |
|   | 2.3 Schaltung                           | 3 |
|   | 2.4 Erstellung                          | 3 |
|   | 2.5 Simulation                          |   |
| 3 | Multiplizierer für Arithmetische Zahlen | 5 |
|   | 3.1 Algorithmus                         | 5 |
|   | 3.2 Analyse                             |   |
|   | 3.3 Erstellung                          | 5 |
|   | 3.4 Simulation                          | 6 |
| 4 | Analyse                                 | 7 |
| 5 | Checkout                                | 8 |

# 1 | Ziel

In diesem Labor beschäftigen Sie sich mit der Implementierung von Multiplizierern für natürliche und arithmetische Zahlen. Sie lernen, wie Multiplikationsalgorithmen in Hardware realisiert werden und welche Besonderheiten bei der Verarbeitung von binären Zahlen berücksichtigt werden müssen.

Durch die schrittweise Entwicklung eines Multiplizierers für natürliche Zahlen und dessen Erweiterung auf arithmetische Zahlen im Zweierkomplement gewinnen Sie ein vertieftes Verständnis für digitale Schaltungen. Dabei setzen Sie verschiedene logische Bausteine ein und analysieren deren Verhalten unter Berücksichtigung von Berechnungsverzögerungen.



# 2 | Multiplizierer für natürliche Zahlen

In diesem Abschnitt entwickeln Sie einen Multiplizierer für natürliche Zahlen, also für nichtnegative Ganzzahlen, die in Binärform gespeichert sind.

### 2.1 Algorithmus

Abbildung 1 stellt den Algorithmus zur Multiplikation zweier binärer Zahlen dar. Dieser basiert auf der Berechnung von Teilprodukten, die anschliessend summiert werden. Diese Methode entspricht dem schriftlichen Multiplizieren im Dezimalsystem, nur dass hier binäre Stellen verwendet werden. Jedes Teilprodukt entsteht durch die Multiplikation einer Zahl mit einer einzelnen Binärstelle der anderen Zahl. Die resultierenden Teilprodukte werden dann bitweise nach links verschoben und aufaddiert, um das Endergebnis zu erhalten.

|                                          |                                |                                |                                | $a_3$                          | $a_2$         | $a_1$         | $a_0$     |  |
|------------------------------------------|--------------------------------|--------------------------------|--------------------------------|--------------------------------|---------------|---------------|-----------|--|
|                                          |                                |                                |                                | $\times$ b <sub>3</sub>        | $b_2$         | $b_1$         | $b_0$     |  |
|                                          |                                |                                |                                | $b_0*a_3$                      | $b_0*a_2$     | $b_{0}*a_{1}$ | $b_0*a_0$ |  |
|                                          |                                |                                | $b_1*a_3$                      | $b_1*a_2$                      | $b_{1}*a_{1}$ | $b_{1}*a_{0}$ |           |  |
|                                          |                                | $b_2*a_3$                      | $b_2*a_2$                      | $b_2*a_1$                      | $b_2*a_0$     |               |           |  |
|                                          | b <sub>3*</sub> a <sub>3</sub> | b <sub>3*</sub> a <sub>2</sub> | b <sub>3*</sub> a <sub>1</sub> | b <sub>3*</sub> a <sub>0</sub> |               |               |           |  |
| <b>p</b> <sub>7</sub>                    | $p_6$                          | $p_5$                          | $p_4$                          | $p_3$                          | $p_2$         | $p_1$         | $p_0$     |  |
| Abbildung 1 - Multiplikationsalgorithmus |                                |                                |                                |                                |               |               |           |  |

## 2.2 Analyse

Zuerst werden wir die Multiplikationen von 2 natürlichen Zahlen (unsigned) mit 4 Bits codiert analysieren. Die Multiplikation von 2 Zahlen mit 4 Bits ergibt ein Produkt mit 8 Bits. Wie es in der Abbildung 1 ersichtlich ist.



Bestimmen Sie die grösstmögliche sowie die kleinstmögliche Zahl welche mit diesem Multiplizierer erreicht werden kann.

Erweiternd bestimmen Sie die Anzahl der Bits, die das Produkt zweier natürlicher Binärzahlen benötigt, die mit  $n_1$  bzw.  $n_2$  Bits codiert sind.



## 2.3 Schaltung

Abbildung 2 zeigt die Schaltung eines Multiplizierers, welcher nach dem oben angegebenen Algorithmus arbeitet.



## 2.4 Erstellung

Erstellen Sie die Schaltung des Multiplizierers der Abbildung 2. Einige Schaltungselemente sind im Block MUL/mul4Unsigned bereits vorgegeben. Ergänzen Sie die fehlenden Elemente, um die Funktionalität des Multiplizierers zu gewährleisten.



Mit Hilfe von INV, UND, ODER und XOR Gattern, ergänzen Sie das hierarchische Schema MUL/mul4Unsigned des Multiplizierers der Abbildung 2.



#### 2.5 Simulation

Jede implementierte Schaltung muss korrekt getestet werden. Die Testbench MUL\_test/mul4Unsigned\_tb muss die vollständige Funktion der Schaltung überprüfen. Wie wird dies im Falle des Testers MUL\_test/mul4Unsigned\_tester realisiert?



Simulieren Sie die Testbench  $\texttt{MUL\_test/mul4Unsigned\_tb}$  mit der Simulationsdatei  $\texttt{$SIMULATION\_DIR/MUL1.do}$ .



# 3 | Multiplizierer für Arithmetische Zahlen

In diesem Abschnitt erweitern Sie den zuvor implementierten Multiplizierer auf arithmetische Zahlen, also Zahlen, die im Zweierkomplement dargestellt sind. Dies ermöglicht die Multiplikation sowohl positiver als auch negativer Ganzzahlen.

### 3.1 Algorithmus

Abbildung 3 stellt den Algorithmus von Baugh-Wooley zur Multiplikation von zwei im Zweier-Komplement codierten arithmetischen Zahlen (signed) mit derselben Anzahl an Bits dar. Im Vergleich zum Abbildung 1 werden hier mehere zusätzlich Additionen sowie Invertierungen durchgeführt, um das korrekte Ergebnis zu erhalten.

|                |                                |                                |                                | $a_3$                          | $a_2$                          | $a_1$                          | $a_0$                          |
|----------------|--------------------------------|--------------------------------|--------------------------------|--------------------------------|--------------------------------|--------------------------------|--------------------------------|
|                |                                |                                |                                | $\times$ b <sub>3</sub>        | $b_2$                          | $b_1$                          | $b_0$                          |
|                |                                |                                | 1                              | b <sub>0*</sub> a <sub>3</sub> | b <sub>0</sub> *a <sub>2</sub> | b <sub>0*</sub> a <sub>1</sub> | b <sub>0</sub> *a <sub>0</sub> |
|                |                                |                                | b <sub>1*</sub> a <sub>3</sub> | $b_1*a_2$                      | $b_{1*}a_{1}$                  | $b_1*a_0$                      |                                |
|                |                                | $b_2*a_3$                      | $b_2*a_2$                      | $b_2*a_1$                      | $b_{2}*a_{0}$                  |                                |                                |
| 1              | b <sub>3*</sub> a <sub>3</sub> | b <sub>3*</sub> a <sub>2</sub> | b <sub>3*</sub> a <sub>1</sub> | b <sub>3*</sub> a <sub>0</sub> |                                |                                |                                |
| p <sub>7</sub> | $p_6$                          | $p_5$                          | <b>p</b> <sub>4</sub>          | $p_3$                          | $p_2$                          | $p_1$                          | $p_0$                          |

Abbildung 3 - Multiplikationsalgorithmus für Zahlen im Zweier-Komplement

### 3.2 Analyse

Zuerst analysieren wir die Multiplikation zweier arithmetischer Zahlen (signed), die im Zweier-komplement mit 4 Bits codiert sind. Im Gegensatz zur Multiplikation natürlicher Zahlen (unsigned) müssen wir hier zusätzlich negative Zahlen berücksichtigen.



Bestimmen Sie die grösstmögliche sowie die kleinstmögliche Zahl welche mit diesem Multiplizieren erreicht werden kann.

#### 3.3 Erstellung

Erstellen Sie die Schaltung des Multiplizierers der Abbildung 3. Einige Schaltungselemente sind im Block MUL/mul4Signed bereits vorgegeben. Ergänzen Sie die fehlenden Elemente, um die Funktionalität des Multiplizierers zu gewährleisten.



Mit Hilfe von INV, UND, ODER und XOR Gattern, ergänzen Sie das hierarchische Schema MUL/mul4Signed des Multiplizierers der Abbildung 3.



#### 3.4 Simulation

Jede implementierte Schaltung muss korrekt getestet werden. Die Testbench MUL\_test/mul4Signed\_tb muss die vollständige Funktion der Schaltung überprüfen.



Simulieren Sie die Testbench  $\texttt{MUL\_test/mul4Signed\_tb}$  mit der Simulationsdatei  $\texttt{$SIMULATION\_DIR/MUL2.do}$ .

Wie erklären Sie sich die vielen Glitches die in der Simulation auftreten?



# 4 | Analyse

Unter der Annahme, dass alle Logikgatter dieselbe Verzögerung von 1ns haben, analysieren Sie die maximale Berechnungsverzögerung des Multiplikators für natürliche Zahlen (unsigned), dargestellt in Abbildung 2.

Die Verzögerung ergibt sich aus der Anzahl der hintereinander geschalteten Gatter, die das Signal durchlaufen muss, bevor das endgültige Ergebnis erreicht wird.



Bestimmen Sie die maximale Berechnungsverzögerung des Multiplikators Abbildung 2.



Schlagen Sie eine optimierte Architektur vor, um die Berechnungsverzögerung zu reduzieren.

(\\filer01.hevs.ch).



## 5 | Checkout

☐ Schaltungsentwurf Der Multiplizierer für natürliche Zahlen MUL/mul4Unsigned wurde entworfen und getestet. Der Multiplizierer für arithmetische Zahlen MUL/mul4Signed wurde entworfen und getestet. ☐ Simulationen ☐ Die Schaltungen wurden mit den jeweiligen Testbenches MUL\_test/mul4Unsigned\_tb und MUL test/mul4Signed tb erfolgreich getested. Analyse ☐ Die grösstmögliche und kleinstmögliche Zahl, die mit dem Multiplizierern erreicht werden kann, wurde bestimmt. ☐ Die Theoretische Anzahl der Bits der Multiplikationen wurde bestimmt. ☐ Die Berechnungsverzögerungen für den Multiplizierer MUL/mul4Unsigned wurden bestimmt. (optional) Eine optimierte Version des Multiplizierers wurde erstellt, welche die Berechnungsverzögerung reduziert. ☐ Dokumentation und Projektdateien Stellen Sie sicher, dass alle Schritte (Entwurf, Schaltung, Simulationen) in Ihrem Laborbericht gut dokumentiert sind.

☐ Speichern Sie das Projekt auf einem USB-Stick oder dem gemeinsamen Netzlaufwerk

☐ Teilen Sie Dateien mit Ihrem Laborpartner, um die Arbeitskontinuität sicherzustellen.

Bevor Sie das Labor verlassen, stellen Sie sicher, dass Sie die folgenden Aufgaben erledigt haben: