

# **AMBA System-on-Chip**

# Table des matières

| 1 | Intro     | oduction            | ] |
|---|-----------|---------------------|---|
| 2 | Land      | cement              | 1 |
| 3 | Objectifs |                     |   |
|   | 3.1       | Ecriture en mémoire | 2 |
|   | 3.2       | Lecture de mémoire  | 2 |
|   |           | 3.2.1 Todo          | - |

# 1 Introduction

Ce laboratoire définit l'implémentation d'un système à processeur NanoBlaze comprenant les périphériques développés précédemment. Un tel système intégér sur puce est aussi abrévié **SoC** (System on Chip).

Le processeur exécute un programme qui lit l'interface série, à travers le périphérique UART, et donne accès au contenu de la mémoire en lecture ou en écriture.

### 2 Lancement

Le circuit se trouve dans la librairie **SystemOnChip**. Le banc de test dans la librairie **SystemOn-Chip\_test**.

Rappel : le programme de modélisation doit être lancé à travers le fichier systemOnChip.bat.

# 3 Objectifs

Le protocole série est celui utilisé par les collègues d'électronique de puissance pour la communication avec leurs DSPs. Chaque trame se compose comme suit :

- header: 0xAA
- packet id : numéro de la commande
- **cmd** : code de commande
- data length : nombre de bytes du contenu de la commande



- data : contenu de la commande
- checksum : somme de tous les bytes de la commande, en ignorant les reports

Chaque commande reçoit en retour une trame qui se construit de la même façon. La réponse retourne le même numéro et le même code que la commande, mais avec des données différentes.

#### 3.1 Ecriture en mémoire

Pour une écriture d'un mot de 16 bits en mémoire, la trame de commande contient :

— **cmd** :  $0 \times 03$ 

— data length: 4

— **data** :  $addr_{l}$ ,  $addr_{h}$ ,  $data_{l}$ ,  $data_{h}$ 

La réponse contient :

— data length : 0

- data: none

### 3.2 Lecture de mémoire

Pour une lecture d'un mot de 16 bits de la mémoire, la trame de commande contient :

—  $cmd : 0 \times 04$ 

— data length : 2

—  $data : data_I, data_h$ 

La réponse contient :

— data length: 2

— **data** : data<sub>l</sub>, data<sub>h</sub>

## 3.2.1 Todo

Le banc de test à disposition, beamerSoc\_tb, lit et écrit dans différents registres du système.

- Examiner le contenu du bloc **beamerSoc** et déterminer à quelles adresses sont les registres du périphérique de dessin de courbes.
- Etudier le code VHDL du générateur de stimuli **beamerSoc\_tester** et expliquer la séquence de test
- Effectuer une simulation du système et vérifier son bon fonctionnement.
- Synthétiser le SoC et vérifier son fonctionnement à l'aide d'un oscilloscope.