

# **Automatische Synthese**

# **Inhaltsverzeichnis**

| 1 | Einreichen                  | 1 |
|---|-----------------------------|---|
| 2 | Start                       | 2 |
| 3 | Ziele                       | 3 |
|   | 3.1 Schaltkreis             | 3 |
|   | 3.1.1 Todo                  | 4 |
|   | 3.2 Zusammenfassung         | 4 |
|   | 3.3 Platzierung und Routing | 5 |
|   | 3.4 Konfiguration und Tests | 5 |

# 1 Einreichen

In diesem Labor wird die automatische Synthese von Schaltkreisen aus dem VHDL-Code vorgestellt. Es basiert auf dem Beispiel des Funktionsgenerators. Durch die Kombination von zwei Sinuskurven mit unterschiedlichen Frequenzen können Lissajous-Kurven gezeichnet werden.





Abbildung 1: Automatische Synthese

# 2 Start

Die Schaltung befindet sich in der Buchhandlung Lissajous.

Zur Erinnerung: Das Modellierungsprogramm muss über die Datei **lissajous.bat** gestartet werden.





Abbildung 2: Schaltkreis



Abbildung 3: Async. reset

# 3 Ziele

#### 3.1 Schaltkreis

Auf der obersten Ebene der zu synthetisierenden Schaltung muss die Ein- und Ausgabeschaltung vorgesehen werden. Auf dieser Ebene werden die Polaritätsanpassungen der Signale, die hochohmigen Puffer, die Synchronisationslogik, ... platziert. In unserem Beispiel platzieren wir zwei Sinusgeneratoren, zwei Sigma-Delta-Modulatoren und eine Synchronisationslogik für das Rücksetzsignal beim Start.

Wir werden das Rechtecksignal von einem der Generatoren nutzen, um ein Synchronisationssignal für das Oszilloskop zu liefern. Die Schaltung befindet sich in der Bibliothek ortextbfBoard, der



Prüfstand in der Bibliothek ortextbfLissajous<sub>t</sub>est.

#### 3.1.1 Todo

• Öffnen Sie den Block ortextbf aus der ortextbf-Bibliothek, kompilieren Sie ihn und überprüfen Sie, ob das Schema funktioniert.

Eine Simulation des Schaltkreises auf dieser Ebene stellt sicher, dass das System ordnungsgemäß funktioniert. Ihre Koeffizienten können durch das folgende Zeitdiagramm überprüft werden:



Abbildung 4: Koeffizienten

## 3.2 Zusammenfassung

- Führen Sie den Befehl Prepare for synthesis aus.
- Führen Sie den Befehl Xilinx Project Navigator aus.
- Geben Sie die Art des verwendeten Schaltkreises an, xtextbfx3s500E, und seine Parameter xtextbfFG320-5.
- Fügen Sie die erzeugte VHDL-Datei <textbflissajous.vhd dem Projekt hinzu. Überprüfen Sie, ob die für die Synthese gewählte Schaltung lissajousGenerator\_ircuit\_structist.FgenSiedieDateilis
- Führen Sie den Befehl **Synthesize XST** aus.
- Überprüfen Sie alle Warnhinweise ("warning") und stellen Sie sicher, dass es keine Probleme bei der Umsetzung der Schaltung gibt.



- Untersuche die zusammenfassenden Ergebnisinformationen hinsichtlich der Größe des resultierenden Schaltkreises.
- Überprüfen Sie die maximale Frequenz, die für diesen Schaltkreis vorgesehen ist.

## 3.3 Platzierung und Routing

• Führen Sie den Befehl Implement Design aus.

## 3.4 Konfiguration und Tests

- Versorgen Sie den FPGA-Schaltkreis mit Strom und verbinden Sie ihn mit dem JTAG-Downloadkabel.
- Lancer les commandes Generate Programming File et Configure Target Device.
- Laden Sie die Konfigurationsdatei in den FPGA hoch.
- Schließen Sie die Tiefpassfilter an den Ausgang der Modulatoren an. Überprüfen Sie die Form der Signale auf dem Oszilloskop. Schalten Sie das Oszilloskop in den X-Y-Modus: Dies ergibt eine Lissajous-Kurve.