# NVDLA开源编译器 分析和对比

中科院软件所智能研究中心 程序语言与编译技术实验室 (PLCT) 邱吉 OSDT2019

# 概览

- NVDLA简介
  - 是什么
  - 软件栈结构
- NVDLA编译器概览
- 写编译器的先决条件: 软硬件接口规范
  - ISA Spec
  - ABI
- NVDLA Compiler和ONNC的分析和对比
- DLA编译器实现的思考

# 概览

- NVDLA简介
  - 是什么
  - 软件栈结构
- NVDLA编译器概览
- 写编译器的先决条件: 软硬件接口规范
  - ISA Spec
  - ABI
- NVDLA Compiler和ONNC的分析和对比
- DLA编译器实现的思考

### NVDLA是什么

- NVDLA是由NVIDIA公司推出的开源深度学习推理加速器
- 端侧、inference
- 项目状态:并不是太活跃

| GitHub repo                 | Issues@2018 oct | Issues@2019 Oct | Latest commit |
|-----------------------------|-----------------|-----------------|---------------|
| https://github.com/nvdla/sw | 67              | 98              | 2019/9/29     |
| https://github.com/nvdla/hw | 113             | 154             | 2018/8/12     |
| https://github.com/nvdla/vp | 11              | 23              | 2018/8/22     |



— A standard way to design deep learning inference accelerators.

# System architecture overview



# System architecture overview



### NVDLA 软件栈

Model files (Caffe/ONNX)

#### Parser

Compiler: Optimization & Hw Conf Gen

Loadable File

#### User mode driver

Loadable loading, parsing, memory binding, task submitting

Kernel mode driver

scheduler interrupt(event) handler, DRM(for ioctl and copy\_from\_user)

**NVDLA** hardware

# 概览

- NVDLA简介
  - 是什么
  - 软件栈结构
- NVDLA编译器概览
- 写编译器的先决条件: 软硬件接口规范
  - ISA Spec
  - ABI
- NVDLA Compiler和ONNC的分析和对比
- DLA编译器实现的思考

# 为什么要探究NVDLA compiler

- NVDLA是典型的Deep Learning Domain Accelerator (DLA) ASIC
- UMD/KMD开源,是一个学习和研究DLA编译器的 Free & Ideal Target
- 到目前,已经有足够多且好的编译器研究对象

# NVDLA编译器概况

| 作者和名字                       | 开源? | github<br>活跃区间      | 有IR?                                        | 可优化?                                                                  | 多前端?  | 多后端?                                                          |
|-----------------------------|-----|---------------------|---------------------------------------------|-----------------------------------------------------------------------|-------|---------------------------------------------------------------|
| Icubecorp<br>caffe2fb       | 是   | 2018/9-<br>2018/10  | no                                          | no                                                                    | Caffe | no                                                            |
| NVIDIA<br>NVDLA<br>compiler | 是   | 2019/8/1<br>7       | 自定义<br>AST                                  | 没有IR不方便进行常规编<br>译优化;<br>可以进行算子fusion和<br>split;<br>可以进行低精度整型优化;       | Caffe | no                                                            |
| Skymizer<br>ONNC            | 是   | 2018/11-<br>2019/11 | 1to1<br>map to<br>ONNX-<br>IR,<br>自定义扩<br>展 | Yes Pass Manager: Traditional + Target Specific Opt Iteration Compile | ONNX* | yes<br>可对接LLVM的<br>CPU、DSP后端,<br>也可自建DLA后端<br>NVDLA只是其中<br>之一 |
| ITRI<br>openDLA-<br>FPGA项目  | 否   | 2018/10-<br>2019/10 | -                                           | -                                                                     | -     | -                                                             |

# \* ONNX标准和格式

ONNX是一种针对机器学习所设计的开放式的文件格式,用于存储训练好的模型。它使得不同的人工智能框架(如Pytorch, MXNet)可以采用相同格式存储模型数据并交互。

ONNX的规范及代码主要由微软,亚马逊 , Facebook 和 IBM 等公司共同开发,以开放源代码的方式托管在Github上。目前官方支持加载ONNX模型并进行推理的深度学习框架有: Caffe2, PyTorch, MXNet , ML.NET , TensorRT 和 Microsoft CNTK等

# NVDLA编译器概况

| 作者和名字                       | 开源? | github<br>活跃区间      | 有IR?                                        | 可优化?                                                                  | 多前端?  | 多后端?                                                   |
|-----------------------------|-----|---------------------|---------------------------------------------|-----------------------------------------------------------------------|-------|--------------------------------------------------------|
| Icubecorp<br>caffe2fb       | 是   | 2018/9-<br>2018/10  | no                                          | no                                                                    | Caffe | no                                                     |
| NVIDIA<br>NVDLA<br>compiler | 是   | 2019/8/1            | 自定义<br>AST                                  | 没有IR不方便进行常规编译优化;可以进行算子fusion和split;可以进行低精度整                           | Caffe | no                                                     |
| Skymizer<br>ONNC            | 是   | 2018/11-<br>2019/11 | 1to1<br>map to<br>ONNX-<br>IR,<br>自定义扩<br>展 | Yes Pass Manager: Traditional + Target Specific Opt Iteration Compile | 家へ    | 可对接LLVM的<br>CPU、DSP后端,<br>也可自建DLA后端<br>NVDLA只是其中<br>之一 |
| ITRI<br>openDLA-<br>FPGA项目  | 否   | 2018/10-<br>2019/10 | -                                           | -                                                                     | -     | -                                                      |

# 概览

- NVDLA简介
  - 是什么
  - 软件栈结构
- NVDLA编译器概览
- 写编译器的先决条件: 软硬件接口规范
  - ISA Spec
  - ABI
- NVDLA Compiler和ONNC的分析和对比
- DLA编译器实现的思考

# ISA-SPEC: Compiler vs KMD

- 规定kmd与compiler之间的任务描述协议
  - 与NVDLA之间: "dla\_interface.h", 描述NVDLA的6个功能单元所能提供的所有配置和功能,在CodeGen阶段,按照这个协议来产生硬件配置,超出这个范围的功能将不能在NVDLA上执行,compiler要完全follow这个协议,但并不是真正的寄存器级别的接口(寄存器级别接口在kmd/firmware/\*)
  - 与fallback的CPU之间: "emu\_interface.h" , 规定了在NVDLA硬件处理能力之外的运算, fallback到主控CPU上时的协议, compiler可以修改这个协议,添加所需的额外接口,但需要重新build和部署UMD firmware

# ABI: Compiler vs UMD

Loadable文件格式 "NVDLALoadable.h": 类似于Application Binary Interface + ELF文件格式的约定



# 概览

- NVDLA简介
  - 是什么
  - 软件栈结构
- NVDLA编译器概览
- 写编译器的先决条件: 软硬件接口规范
  - ISA Spec
  - ABI
- NVDLA Compiler和ONNC的分析和对比
- DLA编译器实现的思考

#### DLA编译器在流程上和传统编译器的对比

front-end back-end middle-end 传统 编译器 Lowering 妾受高级语言(C、C++), 体系结构无关的 体系结构相关的 IR变换和优化, 汇编指令生 parser并转成IR或AST IR变换和优化 成 DLA 编译器 体系结构相关的IR变换和优

接受DSL (model) parser并转成IR或其他表示

形式: AST/DFG

体系结构无关的 \_\_IR变换和优化 体系结构相关的IR变换和优化,fallback代码的产生, 运行时数据生成和压缩、 低精度运算优化, 二进制指 令代码生成/运行时的配置 文件生成

### NVDLA Compiler和ONNC的对比

front-end middle-end back-end **NVDIA** Compiler 体系结构相关的AST变换 phases和运行时配置文件 接受Caffe, 转成依赖图 生成, 低精度运算优化 AST 支持nvfull/large/small ONNC 体系结构相关的IR变换和优 化, fallback代码的产生, 接受ONNX, 转成ONNX 体系结构无关优化 运行时数据生成压缩、运 IR,并保存为内部数据结构 行时的配置文件生成 只支持nvfull

# 前端比较

- NVDLA Compiler前端
  - Caffe Parser
  - 依赖于特定版本的 protobuf 库 , 2.6.1
- 如何扩展
  - 参考ParsetTest.cpp的
    parseCaffeNetwork函
    数来新增其他格式的
    model的parser
  - 或利用模型转换工具, 转成Caffe格式

#### **■** ONNC前端

- ONNX Parser
- GOOGLE\_PROTOBUF\_ VERIFY\_VERSION宏保 证库兼容性
- 如何扩展
  - 设计理念是通过ONNX 模型转换器来work,不 进行编译器自身代码前 端的扩展

# 中端比较

- NVDLA Compiler没有严格 意义上的中端
  - 直接从Parser得到的 AST DFG经过一系列 phase变换,发射hw 的任务描述符
  - 如何扩展: Parser后 加入新的处理phase

#### ■ ONNC中端

- Parser后生成了类似LLVM的数据结构, 并提供访问的Iterator
  - Module -> Function
  - ComputationGraph -> BB
  - ComputationOperator -> Inst
  - Value/Use -> Value/Use
- 类似LLVM的PassManager基础设施
  - dolnitialization
  - runOnModule,Tensor,Compute, Region
  - doFinallization
- 支持用户扩展ONNC IR,并添加 CodeEmitVisitor

# 后端比较

- NVDLA Compiler支持full/large/small
- 算子支持
  - ActivationOP
  - BNOp
  - BDMAGroupOp
  - BDMASingleOp
  - BiasOp
  - CDPLRNOp
  - ConcatOp
  - ConvolutionOp
  - FullConnectOp
  - DeConvOp
  - ScaleOP
  - SDPEltWiseOp
  - SDPSuperOp
  - RubikOp
  - SplitOp
  - SoftMaxOp
- Quantization支持

- ONNC只支持full
- 算子支持:
  - AvgPool, MaxPool
  - Add
  - Concat
  - Conv: 不支持Winograd conv
  - Constant Init
  - Input、Output
  - LRN
  - Mul
  - Shuffle
  - Relu
  - Reshape
  - Softmax: EMU
  - Split
  - Sum
  - Transpose

# 后端比较

- NVDLA Compiler支持full/large/small
- 算子支持
  - ActivationOP
  - BNOp
  - BDMAGroupQ
  - BDMASingle
  - \_ RiacOn
  - \_ CL 100%健件覆品
  - Con
  - Cony
  - \_ Full Instrinfo.td的
  - D
  - ScaleOP
  - SDPEltWiseO
  - SDPSuperOp
  - RubikOp
  - SplitOp
  - SoftMaxOp
- Quantization支持

- ONNC只支持full
- 算子支持:
  - AvgPool, MaxPool
  - Add
  - Concat
  - Conv: 不支持Winograd conv
  - Constant Init
  - Input, Output
  - LRN
  - Mul
  - Shuffle
  - Relu
  - Reshape
  - Softmax: EMU
  - Split
  - Sum
  - Transpose

# Optimization对比

| NVDLA Compiler                                                                                                                                              | ONNC                                                                                                                                 |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------|
| 基本上都是fuse类型优化: fuse_add_bias_into_conv fuse_bn_into_conv fuse_scale_add_bias_into_conv fuse_scale_into_conv fuse_scale_bn_add_bias_into_conv + Quantization | fuse_add_bias_into_conv<br>fuse_bn_into_conv<br>fuse_consecutive_squeezes<br>fuse_consecutive_transposes<br>fuse_transpose_into_gemm |

# 关键目录说明-NVDLA Compiler



### 关键目录说明-ONNC

- ONNC: 类似LLVM
  - lib
    - Target: 后端
    - IR: ONNX IR
    - CodeGen: 生存期分析, 内存操作数alloc&set
    - Transform: 计算图的变换和优化passes
    - Core: PassManager, AnalysisResolver计算pass之间的依赖
    - Runtime: 解释器的框架
    - Option/Support/ADT...
  - Tools
    - onnc: 编译器框架文件
    - onnc-jit: 及时编译器
    - onni: 解释器, X86
    - readonnx: 类似readelf
    - unittest: 单元测试

### 关键目录说明-ONNC-NVDLA

- ONNC/lib/target/NvDla
  - \*.cpp: backend backbone files
  - TargetInfo
  - CodeEmitVisitor
  - Config: nvfull
  - Computer: 自定义扩展的算子 (非ONNX标准)

### 文档和社区支持对比

DLA编译器的快 速上手和学习

- NVDLA Compiler
  - almost no documentation
  - no git history
  - github issues讨论和回复:不活跃
  - 学习靠生读代码和零 星注释

ONNC:

- tutorialhttps://github.com/ONNC/onnc-tutorial
- docker support for build and NVDLA vp run
- 类LLVM的框架结构便 于理解
- github issues讨论和回复: 也不活跃
- 学习靠:过往编译器的 开发经验+tutorial文档

NVDLA编译器的 产品化开发和进阶 need both

# 概览

- NVDLA简介
  - 是什么
  - 软件栈结构
- NVDLA编译器概览
- 写编译器的先决条件: 软硬件接口规范
  - ISA Spec
  - ABI
- NVDLA Compiler和ONNC的分析和对比
- DLA编译器实现的思考

# DLA编译器实现中的思考

- 前端是否要支持多种格式?或者依赖于某个格式标准和转换器?
- 是否需要IR? Yes! 需要什么样的IR?
  - Operator granularity: Processor ISA vs ASIC ISA
  - 是否便于分析、变换和优化
    - SSA formed IR
    - Def-Use Chain Analysis
- 与传统编译器不同的地方:
  - Memory Alloc/Spill/Split
  - Operator Assign/Spill/Split
  - Cost depends on
    - Opcode
    - Operand
    - Memory hierarchy
- 机器模型如何描述
  - 指令集形式
  - 寄存器配置形式
    - NVDLA paradigm
      - UMD暴露功能,但不暴露硬件细节
      - 开放UMD,闭源KMD,对二次开发适配提供firmware和header file

#### Reference

- http://nvdla.org/sw/compilation\_tool.html#compiler-library
- https://github.com/nvdla/sw
- https://github.com/onnc
- https://github.com/onnx/onnx
- https://github.com/icubecorp/nvdla\_compiler
- https://github.com/ITRI-ICLR/OpenDLA-FPGA

