# Themengebiete und Fragen

### Zahlendarstellung und Arithmetik:

• Wie lautet der Dezimal-Wert der folgenden Bitfolgen (MSB first), wenn diese interpretiert werden als:

|           | Stellenwert-Zahl | Vorzeichen-Betrags-Zahl | Zweier-Komplement-Z. |
|-----------|------------------|-------------------------|----------------------|
| 1001 0001 |                  |                         |                      |
| 0110 1111 |                  |                         |                      |

• Erweitern sie die Bitfolgen auf 12 Bit, ohne den Dezimalwert zu ändern, wenn diese interpretiert werden als:

|           | Stellenwert-Zahl | Vorzeichen-Betrags-Zahl | Zweier-Komplement-Z. |
|-----------|------------------|-------------------------|----------------------|
| 1001 0001 |                  |                         |                      |
| 0110 1111 |                  |                         |                      |

- o Zahlen (Ganzahl-, Fixkomma- und Gleitkomma-) Eigenschaften, Umrechnungen, Arithmetik
- Geben sie das Blockschaltbild / Eigenschaften eines N Bit-Addierers vom Typ "XYZ" an und bezeichnen sie die Blöcke und Signale.

## Minimalsystem, Bus, CPU, Steuerwerk:

- Minimalsystem (Architektur), CPU (Aufbau, Art), Steuerwerk:
   Aufbau bzw. Blockschaltbild gegeben oder gesucht; kurze Beschreibung der Blöcke u. Signale.
- Bussystem:
   Eigenschaften (Funktion, Art, Richtung, ...)

### Speicher:

- Adressierung
  - externe Adressierung: vollständig / unvollständig Gegeben:
    - \* CPU mit 16-Adr. Leitungen
    - \* 1 Speicherbaustein zu 1K-Byte (IC1 mit CS1)
    - \* 2 Speicherbausteine zu 4K-Byte (IC2 mit CS2 und IC3 mit CS3)

#### Gesucht:

- a) 1) Größe des Adressraumes der CPU?
  - 2) Anzahl der Adr. Ltg. von in IC1, IC2 und IC3?
  - 3) Speicherbereiche (hexadezimal) 0 bis xx von IC1, IC2 und IC3?
- b) Wie lautet ein CS-Dekoder (als Bool'sche Fkt. und Schaltung) für den Fall, dass die Startadresse von IC2 eindeutig bei 6000h und von IC3 eindeutig bei 2000h liegt
- c) Wie lautet/lauten die Startadresse(n) von IC1 für einen Dekoder: CS1 = (A14) AND NOT(A13) AND NOT(A12) AND (A11) AND NOT(A10)
- d) Wie sieht der Speicherbelegungsplan (Grafik) aus ?
- interne Adressierung:

Blockschaltbild, Ablauf, ...

- Adressräume
- Segmentverwaltung mit Register, mit Tabelle
- Speicher

Aufgabe, Art, Richtung, Aufbau (RAM, ROM, ...)

### Erweiterung Minimalsystem:

- o Interrupt: Ablauf, Arten, ...
- o DMA: ...
- o Pipeline: ...

### 'Programmieren':

- o Klassifizierung von Befehlen
- o Unterprogrammaufruf
- Adressierung / Transportbefehle (Schema aus Vorlesung!)
- o Assembler-Analyse (Stuktogramm (Nasi-Schneider) ohne Assembler-Befehle oder stumpfe Übersetzung, Programmtext zwischen Anfang und Schluss; ₱0 entspricht Ergebnis)

```
; Beipiel 1
                                            ; Beispiel 2
                                                                                  ; Beislpiel 3
                                                                                                                        ; Beispiel 4
                                          init: ; Anfang ; Anfang mov R0, #30h mov A, #6; Input mov A; Anfang init: init: mov A, #6; Input mov A call fakt jz fertig mov F mov P0, B; Output mov R0, A nop ; Schluss schleife: cjne
init:
     mov 20h, #5
                                                                                                                             mov A, #4; Input
    mov 21h, #7 ; Anfang
mov 22h, #4 mov A,
mov 23h, #3 call fa
mov 24h, #2 mov P0,
mov 25h, #8 ; Schluss
mov 26h, #6 ;-----
mov 27h, #9 fakt: ; Unt
mov 28h, #1 jnz we:
mov 29h, #0 abbruch:
nfang mov B,
     mov 21h, #7
                                                                                                                             mov R0, #0
                                                                                                                              mov R1, #1
                                                mov P0, B; Output mov R0, Schluss schleife:
                                                                                    mov R0, A nop
chleife: cjne A, #0, marke1
mov A, R0 mov R1, #0
mul AB jmp marke4
mov B, A marke1:
djnz R0, schleife cjne A, #1, marke2
ertig: jmp marke4
                                        fakt: ; Unterprogramm mul AB jnz weiter mov B, A abbruch:
                                          mov B, #1 fertig:
ret mov
weiter:
; Anfang
                                                                                     mov P0, B; Output marke2:
init:
    mov R6, #10-1 weiter:
                                                                                ; Schluss
                                                                                                                             mov R7, A
    mov R0, #20h mov R1, #21h dec A mov R7, 06;06 <=> R6 call fakt mov A, @R0 clr C
label0:
                                                                                                                       marke3:
                                               mov @RO, A
                                                                                                                             mov A, R0
                                                                                                                              add A, R1
                                                                                                                              mov R6. A
label1:
                                                                                                                              mov A, R1
                                             dec R0
mul AB
mov B, A
                                                                                                                              mov RO, A
     clr C
     mov A, @R0
                                                                                                                              mov A, R6
    subb A, @R1
                                                                                                                             mov R1, A
                                               ret
     ic nTauschen
                                                                                                                              djnz R7, marke3
                                                                                                                        marke4:
Tauschen:
   mov A, @R0
                                                                                                                             mov P0, R1; Output
     xch A, @R1
                                                                                                                         ; Schluss
     mov @RO, A
nTauschen:
     inc R0
     inc R1
     djnz R7, label1
     djnz R6, label0
; Schluss
```

#### u. v. m.

aus der Vorlesung

Die Aufstellung ist nicht vollständig und gibt keine Aussage über die Gewichtung oder die Verwendung der Themen in einer Klausur.