# **CIRCUITOS DIGITAIS**

# LINGUAGENS DE DESCRIÇÃO DE HARDWARE

Prof. Marcelo Grandi Mandelli mgmandelli@unb.br

# Introdução

Sistemas Digitais complexos são praticamente impossíveis de se definir e estudar através do esquemático ao nível de portas lógicas

# Introdução

- O processo de encontrar um conjunto eficiente de portas lógicas para realizar uma dada função é trabalhoso e propenso a erros:
  - simplificações manuais de tabelas verdade ou de equações Booleanas, etc.



**Atari Pong** 



Esquemático do Atari Pong 1974

# Introdução

- Na década de 90, os projetistas descobriram que eram muito mais produtivos se trabalhassem num nível maior de abstração, especificando apenas a função lógica e permitindo que uma ferramenta de projeto auxiliado por computador (CAD - computeraided design) produzisse as portas otimizadas.
- Linguagens de descrição de hardware (HDL Hardware Description Languages)
  - Verilog, VHDL, SystemC, Chisel, Handel-C, SDL, ISP, ... (existem dezenas)
  - Apenas especificam funções lógicas
  - Ferramentas de CAD produzem ou sintetizam o circuito com as portas otimizadas

## HDLs são linguagens de programação?

Resposta curta: Não, é uma linguagem de descrição de hardware!

- Código é executado em um simulador
  - não há um "compilador" de VHDL, não há um "código executável" visível

## HDLs – Vantagens e Desvantagens

## ■ Benefícios (em relação a diagramas de esquemáticos)

- Projetos independentes da tecnologia (implementação física é postergada)
- Flexibilidade: re-utilização, escolha de ferramentas e fornecedores
- Facilidade de atualização dos projetos
- Permite explorar, em um nível mais alto de abstração, diferentes alternativas de implementação
- Permite, através de simulação, verificar o comportamento do sistema digital

# Desvantagens (em relação a diagramas de esquemáticos)

- Hardware gerado pode ser menos otimizado
- Controlabilidade / Observabilidade de projeto reduzidas

# SystemVerilog vs VHDL

#### **HISTÓRICO**

#### SystemVerilog

- Verilog foi desenvolvida pela Gateway
   Design Automation como uma linguagem proprietária em 1984
- A Gateway foi adquirida pela Cadence em 1989
- Verilog se tornou um padrão aberto em 1990, sob o controle da Open Verilog International
- A linguagem se tornou um padrão IEEE em 1995
- 2012 → SystemVerilog, orientação a objetos
- Os nomes de arquivos em SystemVerilog normalmente terminam em .sv
- □ Sintaxe semelhante a linguagem C

#### **VHDL**

- VHSIC Hardware Description Language
- VHSIC → acrônimo para o programa Very High Speed Integrated Circuits do Departamento de Defesa dos EUA.
- desenvolvida em 1981
- baseada na linguagem de programação Ada
- foi inicialmente imaginada para documentação, mas foi rapidamente adotada para simulação e síntese.
- O IEEE a padronizou em 1987 e atualizou o padrão muitas vezes desde então
- Nesses slides → revisão de 2008
- Os arquivos VHDL tem os seus nomes normalmente terminados em .vhd

# SystemVerilog vs VHDL

- A SystemVerilog e VHDL são construídas sobre princípios similares, mas possuem sintaxes diferentes.
- Ambas as linguagens são totalmente capazes de descrever qualquer sistema de hardware, e ambas possuem as suas peculiaridades.
- A melhor linguagem para se usar é aquela em uso no seu local de trabalho ou aquela que os seus clientes exigem.
- A maioria das ferramentas CAD hoje em dia permitem que as duas linguagens sejam misturadas, de modo que diferentes módulos possam ser descritos em linguagens diferentes.

# SystemVerilog vs VHDL

#### Exemplo – Porta AND



## **SystemVerilog**

```
module portaE
(
        input logic A,B,
        output logic F
);

assign F = A & B;
    /* Porta AND */
endmodule
```

#### **VHDL**

## Módulos

- Um bloco de hardware com entradas e saídas é chamado de módulo.
- Uma porta AND, um multiplexador, e um somador são todos exemplos de módulos de hardware.
- Os dois modelos gerais para a descrição da funcionalidade do módulo são:
  - modelos comportamentais → descrevem o que o módulo faz (maior abstração)
  - modelos estruturais → descrevem como o módulo é construído a partir de partes simples; é uma aplicação de hierarquia.

# SYSTEMVERILOG



## Estrutura básica de um módulo

```
Definição do nome do módulo
module exemplo
        input logic A, B,
                                     Declaração de entradas e saídas
       output logic F
);
       logic C;
                                    → Declaração de sinais internos
       assign C = A \& B;

    Definição do comportamento do

        assign F = \sim C;
                                       modulo. Cada linha executa em
                                      paralelo! Não interessa a ordem!
endmodule
```



## Comportamental vs Estrutural

```
module exemplo
(
    input logic A,B,
    output logic F
);
    logic C;

assign C = A & B;
    assign F = ~C;
```

Esse é um modulo descrito em um modelo comportamental > nível mais alto de abstração



## Comportamental vs Estrutural

```
module and2
(
    input logic A,B,
    output logic F
);
    assign F = A & B;
endmodule
```

```
module inv
(
    input logic A,
    output logic F
);
    assign F = ~A;
endmodule
```

```
module exemplo
(
    input logic A,B,
    output logic F
);
    logic C;
    and2 and2gate(A, B, C);
    inv invgate(C, F);
```

Esse é um modulo descrito em um modelo estrutural



## **Sintaxe**

- Case sensitive
  - Exemplo: reset e Reset não são o mesmo sinal
- Nenhum nome começa por números
  - Exemplo: 2mux é um nome inválido
- Espaços são ignorados
- Comentários:
  - // → comentário de linha simples
  - /\* comentário multilinha \*/

# **Operações**

## Alta prioridade

| ~            | NOT              |  |  |
|--------------|------------------|--|--|
| *, /, %      | mult, div, mod   |  |  |
| +, -         | add, sub         |  |  |
| <<, >>       | shift            |  |  |
| <<<, >>>     | arithmetic shift |  |  |
| <, <=, >, >= | comparison       |  |  |
| ==, !=       | equal, not equal |  |  |
| &, ~&        | AND, NAND        |  |  |
| ^, ~^        | XOR, XNOR        |  |  |
| , ~          | OR, NOR          |  |  |
| ?:           | ternary operator |  |  |

Baixa prioridade

## Representação de Números

Formato: <tamanho>'<base><número>

<tamanho>'<base> é opcional, mas recomendado

Por padrão, a base é decimal

| Número       | Tamanho | Base        | Equivalente em<br>Decimal | Armazenado |
|--------------|---------|-------------|---------------------------|------------|
| 3'b101       | 3       | binary      | 5                         | 101        |
| 'b11         | unsized | binary      | 3                         | 000011     |
| 8'b11        | 8       | binary      | 3                         | 00000011   |
| 8'b1010_1011 | 8       | binary      | 171                       | 10101011   |
| 3'd6         | 3       | decimal     | 6                         | 110        |
| 6'042        | 6       | octal       | 34                        | 100010     |
| 8'hAB        | 8       | hexadecimal | 171                       | 10101011   |
| 42           | Unsized | decimal     | 42                        | 000101010  |

## **Outros aspectos**

Valores:

[0,1]: níveis lógicos

x : desconhecido, z: alta impedância

■ Ex.: 32'bz 8'h0x 4'b1z0x

- □ Tipos: wire, logic, como input, output, inout ou sinal
  - Exemplos: input logic [31:0] A; output wire x; logic [3:0] vetor[0:15]
- Tipos abstratos: integer, real (IEEE 754), time

# VHDL

## Estrutura básica de um módulo

| Libraries   | Declaração e uso de <i>libraries</i> ocorre no início da descrição. <i>Libraries</i> são conjuntos de <i>packages</i> |
|-------------|-----------------------------------------------------------------------------------------------------------------------|
| Entidade    | Descreve a interface do módulo, seus sinais de entrada e saída                                                        |
| Arquitetura | Descreve a implementação do módulo                                                                                    |

## Estrutura básica de um módulo

```
library ieee;
                                         ▶ Definição e uso de bibliotecas
use ieee.std logic 1164.all;
entity exemplo is
                                         → Definição do nome do módulo
port (
        A: in std logic;
                                         Declaração de entradas e saídas
        B: in std logic;
        F: out std logic
   );
end exemplo;
architecture ex of exemplo is
signal C: std logic;
                                          Declaração de sinais internos
begin
                                         Definição do comportamento do modulo.
        C \le A and B;
                                         Cada linha executa em paralelo! Não
        F <= not C;
                                                  interessa a ordem!
end ex;
```

# Comportamental vs Estrutural

```
library ieee;
use ieee.std logic 1164.all;
entity exemplo is
port (
       A: in std logic;
       B: in std logic;
       F: out std logic
   );
end exemplo;
architecture ex of exemplo is
signal C: std logic;
begin
       C \le A and B;
       F <= not C;
end ex;
```

Esse é um modulo descrito em um modelo comportamental -> nível mais alto de abstração



## Comportamental vs Estrutural

```
library ieee;
use ieee.std logic 1164.all;
entity exemplo is
port (
          A: in std logic;
          B: in std logic;
          F: out std logic
   );
end exemplo;
architecture ex of exemplo is
signal C: std logic;
begin
          and2gate : entity work.and2
                     port map(A, B, C);
          invgate : entity work.inv
                    port map(C, F);
end ex;
```



```
library ieee;
use ieee.std_logic_1164.all;
entity and2 is
    port ( A, B : in std_logic;
        F : out std_logic);
end and2;
architecture basic of and2 is
begin
    F <= A and B;
end basic;</pre>
```

```
library ieee;
use ieee.std_logic_1164.all;
entity inv is
    port ( A : in std_logic;
        F : out std_logic);
end inv;
architecture basic of inv is
begin
    F <= not A;
end basic;</pre>
```

Esse é um modulo descrito em um modelo estrutural

# **Outro Exemplo**

| library ieee; use ieee.std_logic_1164.all; use ieee.numeric_std.all;                                                                                                                                                                    | Declaração e uso das<br>libraries                                                                       |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------|
| <pre>entity signed_adder is     generic ( SIZE: natural := 8 ); opcional     port ( a: in signed ((SIZE-1) downto 0);         b: in signed ((SIZE-1) downto 0);         result: out signed ((SIZE-1) downto 0)     ); end entity;</pre> | Declaração da entidade signed_adder e suas portas de entrada e saída com largura parametrizada por SIZE |
| <pre>architecture rtl of signed_adder is begin   result &lt;= a + b; end rtl;</pre>                                                                                                                                                     | Arquitetura da entidade signed_adder                                                                    |

# **Operações**

Tabela 4.2 Precedência de operadores em VHDL

|             | Op                    | Meaning                  |
|-------------|-----------------------|--------------------------|
| H           | not                   | NOT                      |
| i<br>g<br>h | *,/,mod,<br>rem       | MUL, DIV, MOD, REM       |
| e<br>s      | +, -                  | PLUS, MINUS              |
| t           | rol, ror,<br>srl, sll | Rotate,<br>Shift logical |
| ,           | <, <=, >, >=          | Relative Comparison      |
| L<br>o      | =, /=                 | Equality Comparison      |
| w<br>e<br>s | and, or, nand, nor,   | Logical Operations       |
| t           | xor, xnor             |                          |

## Números

| Tabela 4.4 Números em VHDL |      |      |     |          |
|----------------------------|------|------|-----|----------|
| Numbers                    | Bits | Base | Val | Stored   |
| 3B"101"                    | 3    | 2    | 5   | 101      |
| B"11"                      | 2    | 2    | 3   | 11       |
| 8B"11"                     | 8    | 2    | 3   | 00000011 |
| 8B"1010_1011"              | 8    | 2    | 171 | 10101011 |
| 3D"6"                      | 3    | 10   | 6   | 110      |
| 60"42"                     | 6    | 8    | 34  | 100010   |
| 8X"AB"                     | 8    | 16   | 171 | 10101011 |
| "101"                      | 3    | 2    | 5   | 101      |
| B"101"                     | 3    | 2    | 5   | 101      |
| X"AB"                      | 8    | 16   | 171 | 10101011 |

## **Sintaxe**

- A linguagem NÃO é case sensitive
  - mas frequentemente são usadas maiúsculas para as palavras reservadas
- Comentários
  - -- → comentário de linha simples
  - /\* comentário multilinha \*/
- UHDL é uma linguagem fortemente "tipada" (integer 1 ≠ real 1.0 ≠ bit '1')
  - auxilia para detectar erros no início do projeto
  - exemplo: conectar um barramento de 4 bits a um barramento de 8 bits

# **VHDL Packages**

- std\_logic\_1164
  - define tipos de dados e operações: std\_logic, std\_logic\_vector, std\_ulogic...
- std\_logic\_signed
  - processamento de std\_logic como inteiros
- std\_logic\_unsigned
  - processamento de std\_logic como naturais
- std\_logic\_arith
  - define tipos unsigned e signed e funções aritméticas
- □ numeric std
  - define funções aritméticas para vetores lógicos. Usado como alternativa ao std\_logic\_arith

Recomenda-se usar o std\_logic\_1164 e o numeric\_std

# **Tipos**

| Type name                   | Sim. only | Note                                                                                                       |
|-----------------------------|-----------|------------------------------------------------------------------------------------------------------------|
| std_logic, std_logic_vector |           | Actually enumeration, you'll need pkg ieee_1164, use these instead of bit/bit_vector, use downto indexing  |
| integer                     |           | Limit range for synthesis                                                                                  |
| unsigned, signed            |           | Similar to std_logic_vector, but safer for artihmetic                                                      |
| array                       |           | E.g. std_logic_vector is array. Define the array type first and then signal/constnat/variable of that type |
| enumeration                 |           | bit and std_logic are actually enumerations, use this at least for states of an FSM                        |
| record                      |           | Synthesizable, but not very common                                                                         |
| file                        | х         | For reading input data and storing trace/log during simulation-based verification                          |
| physical                    | х         | For detailed gate-level simulation with timing                                                             |
| real                        | х         | Quite rare because cannot be (always) synthesized                                                          |
| access                      | х         | Very rare                                                                                                  |

## **Testbench**

- Testbench: descrição HDL para teste do projeto em desenvolvimento
  - especificação comportamental do ambiente externo ao projeto
  - interage com o projeto
  - não precisa ser descrito em HDL (o projeto pode ser validado em ambiente C/C++!!)

#### **Testbench**



Slide 30

# **Exemplo Testbench em VHDL**

```
library ieee;
use ieee.std logic 1164.all;
                                Test bench não tem pinos externos
entity exemplo tb is
end exemplo tb;
architecture TB ARCHITECTURE of exemplo tb is
   signal aa, bb, ff : std logic;
begin
                                  🧩 Seleção da arquitetura
                                                              Instanciação
        UUT : entity work.exemplo
                                                               do projeto
               port map ( A => aa, B => bb, F => ff);
         aa <= '0', '1' after 10 ns, '0' after 20 ns, '1' after 30 ns;
        bb <= '0', '1' after 20 ns;
end TB ARCHITECTURE;
```



Circuitos Digitais – Marcelo Grandi Mandelli Slide 31

# EXEMPLOS

# **SystemVerilog**

## Multiplexador 4:1



#### Multiplexador 4:1

```
library IEEE; use IEEE.STD LOGIC 1164.all;
entity mux4 is
 port (d0, d1,
       d2, d3: in STD LOGIC VECTOR(3 downto 0);
       s: in STD LOGIC VECTOR(1 downto 0);
       y: out STD LOGIC VECTOR(3 downto 0));
end;
architecture synth1 of mux4 is
begin
  y \le d0 when s = "00" else
       d1 when s = "01" else
       d2 when s = "10" else
       d3;
end;
```

# **SystemVerilog**

## Registrador de 4 bits



#### Registrador de 4 bits

```
library IEEE; use IEEE.STD LOGIC 1164.all;
entity flop is
  port(clk: in STD LOGIC;
       d: in STD LOGIC VECTOR(3 downto 0);
       q: out STD LOGIC VECTOR(3 downto 0));
end;
architecture synth of flop is
begin
                                  process(clk) begin
  process(clk) begin
                                    if clk'event and clk = '1' then
    if rising edge(clk) then
                                       q <= d;
      q \ll d;
                                    end if;
    end if;
                                  end process;
  end process;
end;
                                             Outra forma
```

# **SystemVerilog**

#### Registrador de 4 bits com RESET síncrono



#### Registrador de 4 bits com RESET síncrono

```
library IEEE; use IEEE.STD LOGIC 1164.all;
entity flopr is
 port(clk, reset: in STD LOGIC;
       d: in STD LOGIC VECTOR(3 downto 0);
       q: out STD LOGIC VECTOR(3 downto 0));
end;
architecture synchronous of flopr is
begin
 process(clk) begin
    if rising edge(clk) then
      if reset then q <= "0000";
      else q <= d;
      end if;
    end if;
  end process;
end;
```

# **SystemVerilog**

#### Decodificador de Display de 7 segmentos

```
module sevenseg(input logic [3:0] data,
                output logic [6:0] segments);
  always comb
    case (data)
      // abc defg
      0: segments = 7'b111 1110;
      1: segments = 7'b011 0000;
      2: segments = 7'b110 1101;
      3: segments = 7'b111 1001;
      4: segments = 7'b011 0011;
      5: segments = 7'b101 1011;
      6: segments = 7'b101 1111;
      7: segments = 7'b111 0000;
      8: segments = 7'b111 1111;
      9: segments = 7'b111 0011;
      default: segments = 7'b000 0000;
    endcase
endmodule
```



#### Decodificador de Display de 7 segmentos

```
library IEEE; use IEEE.STD LOGIC 1164.all;
entity seven seg decoder is
  port(data: in STD LOGIC VECTOR(3 downto 0);
    segments: out STD LOGIC VECTOR (6 downto
0));
end;
architecture synth of seven seg decoder is
begin
 process(all) begin
    case data is
      -- abcdefg
      when X"0" => segments <= "1111110";
      when X"1" => segments <= "0110000";
      when X"2" => segments <= "1101101";
      when X"3" => segments <= "1111001";
      when X"4" => segments <= "0110011";
      when X"5" => segments <= "1011011";
      when X"6" => segments <= "1011111";
      when X"7" => segments <= "1110000";
      when X"8" => segments <= "1111111";
      when X"9" => segments <= "1110011";
      when others => segments <= "0000000";
    end case;
  end process;
end;
```

# **SystemVerilog**

#### Decodificador 3:8

```
module decoder3_8(input logic [2:0] a,
                   output logic [7:0] y);
  always_comb
    case(a)
      3'b000: y = 8'b00000001;
      3'b001: y = 8'b00000010;
      3'b010: y = 8'b00000100;
      3'b011: y = 8'b00001000;
      3'b100: y = 8'b00010000;
      3'b101: y = 8'b00100000;
      3'b110: y = 8'b01000000;
      3'b111: y = 8'b100000000;
      default: y = 8'bxxxxxxxx;
    endcase
endmodule
```



#### Decodificador 3:8

```
library IEEE; use IEEE.STD LOGIC 1164.all;
entity decoder3 8 is
  port(a: in STD LOGIC VECTOR(2 downto 0);
        y: out STD LOGIC VECTOR(7 downto 0));
end;
architecture synth of decoder3 8 is
begin
  process(all) begin
     case a is
       when "000" \Rightarrow y \iff "00000001";
       when "001" \Rightarrow y \Leftarrow "00000010";
       when "010" \Rightarrow y \iff "00000100";
       when "011" \Rightarrow y \Leftarrow "00001000";
       when "100" \Rightarrow y \iff "00010000";
       when "101" \Rightarrow y \Leftarrow "00100000";
       when "110" \Rightarrow y \iff "01000000";
       when "111" \Rightarrow v \Leftarrow "10000000";
       when others => y <= "XXXXXXXXX";
     end case;
  end process;
end;
```

# **SystemVerilog**

#### Testbench

```
module testbench1();
  logic a, b, c, y;
  // instantiate device under test
  sillyfunction dut(a, b, c, y);
  // apply inputs one at a time
  initial begin
    a = 0; b = 0; c = 0; #10;
    c = 1; #10;
    b = 1; c = 0; #10;
    c = 1; #10;
    a = 1; b = 0; c = 0; #10;
    c = 1; #10;
   b = 1; c = 0; #10;
    c = 1; #10;
  end
endmodule
```



#### Testbench

```
library IEEE; use IEEE.STD LOGIC 1164.all;
entity testbench1 is -- no inputs or outputs
end;
architecture sim of testbench1 is
  component sillyfunction
    port(a, b, c: in STD LOGIC;
         y: out STD LOGIC);
  end component;
  signal a, b, c, y: STD LOGIC;
begin
  -- instantiate device under test
  dut: sillyfunction port map(a, b, c, y);
  -- apply inputs one at a time
  process begin
    a <= '0'; b <= '0'; c <= '0'; wait for 10
ns;
    c <= '1'; wait for 10 ns;
    b <= '1'; c <= '0'; wait for 10 ns;
    c <= '1'; wait for 10 ns;
    a <= '1'; b <= '0'; c <= '0'; wait for 10
ns;
    c <= '1'; wait for 10 ns;
    b <= '1'; c <= '0'; wait for 10 ns;
    c <= '1'; wait for 10 ns;
    wait; -- wait forever
  end process;
end;
```

# **SystemVerilog**

## $Y = \bar{A}\bar{B}\bar{C} + A\bar{B}\bar{C} + A\bar{B}C.$

## Testbench com mensagens de debug

```
module testbench2();
  logic a, b, c, y;
  // instantiate device under test
  sillyfunction dut(a, b, c, y);
  // apply inputs one at a time
  // checking results
  initial begin
   a = 0; b = 0; c = 0; #10;
  assert (y === 1) else $error("000 failed.");
  c = 1; #10;
  assert (y === 0) else $error("001 failed.");
  b = 1; c = 0; #10;
  assert (y === 0) else $error("010 failed.");
  c = 1; #10;
  assert (y === 0) else \( \frac{\pi}{011} \) failed.");
  a = 1; b = 0; c = 0; #10;
  assert (y === 1) else $error("100 failed.");
  c = 1; #10;
  assert (y === 1) else $error("101 failed.");
  b = 1; c = 0; #10;
  assert (y === 0) else $error("110 failed.");
  c = 1; #10;
  assert (y === 0) else \( \frac{\pi}{111} \) failed.");
 end
endmodule
                     Slide 45
```

## Testbench com mensagens de debug

```
library IEEE; use IEEE.STD LOGIC 1164.all;
entity testbench2 is -- no inputs or outputs
end;
architecture sim of testbench2 is
component sillyfunction
 port(a, b, c: in STD LOGIC;
  y: out STD LOGIC);
 end component;
 signal a, b, c, y: STD LOGIC;
begin
 -- instantiate device under test
dut: sillyfunction port map(a, b, c, y);
 -- apply inputs one at a time
-- checking results
 process begin
  a <= '0'; b <= '0'; c <= '0'; wait for 10 ns;
   assert y = '1' report "000 failed.";
  c <= '1'; wait for 10 ns;
   assert y = '0' report "001 failed.";
 b <= '1'; c <= '0'; wait for 10 ns;
   assert y = '0' report "010 failed.";
  c <= '1'; wait for 10 ns;
   assert y = '0' report "011 failed.";
  a <= '1'; b <= '0'; c <= '0'; wait for 10 ns;
   assert y = '1' report "100 failed.";
  c <= '1'; wait for 10 ns;
   assert y = '1' report "101 failed.";
 b <= '1'; c <= '0'; wait for 10 ns;
   assert y = '0' report "110 failed.";
 c <= '1'; wait for 10 ns;
   assert y = '0' report "111 failed.";
 wait; -- wait forever
 end process;
end:
                   VIII VIII VIII
```