

北京邮电大学 邓 坚 2020年5月

#### **Vector process principles**

 Vector – a set of scalar data items, all of same type, stored in memory.

$$A = (a_1, a_2, a_3, ..., a_n)$$

- Vector processor an ensemble of HW resource, including vector registers, functional pipelines, processing elements, and register counters, for performing vector operations.
- Vectorization the conversion from scalar code to vector code.

#### Vectorization

LD F0,a ;F0  $\leftarrow$  a LV V1,M(X) ;V1  $\leftarrow$  X MULV V2,F0,V1 ;V2  $\leftarrow$  a \* X SV M(Y),V2 ;Y  $\leftarrow$  V2

Unrolled-loop-level parallelism

用标量指令集如何实现?

#### **Vectorization**

• 计算: 
$$c_i = a_{i+5} + b_i$$
 ;  $i = 10,11,12,...,1000$ 

- FORTRAN(标量)
  DO 40 I = 10,1000
  40 C(I) = A(I+5) + B(I)
- FORTRAN(向量) C(10:1000) = A(10+5:1000+5) + B(10:1000)



Vector-vector instructions

$$V_1 \rightarrow V_2$$
 ;  $V_2 = \sin(V_1)$   
 $V_i \circ p V_k \rightarrow V_i$  ;  $V_3 = V_1 + V_2$ 

Vector-scalar instructions

$$s op V_k \rightarrow V_i \quad ; V_2 = s \times V_1$$

Vector-memory instructions

$$M \rightarrow V$$
 ; Vector load

$$V \rightarrow M$$
; Vector store

Vector-reduction instructions

$$V_i \rightarrow s_j$$
; max, min, sum, mean value

$$V_j \ op \ V_k \rightarrow s_i$$
 ; dot product,  $s = \sum_{i=1}^n a_i \times b_i$ 

 Gather instruction – fetch from memory the nonzero element of a sparse vector using indices themselves are indexed.



Scatter instruction - does the opposite, ...

$$V_1 \times V_0 \rightarrow M$$



- Masking instructions
  - Use a mask vector to compress or to expand a vector to a shorter or longer vector



- 向量处理方式,如D=A×(B+C)
  - A、B、C、D 长度为N的向量
- 横向(水平)处理方式
  - 向量计算是按行的方式从左到右横向地进行。
    - 先计算:  $d_1 \leftarrow a_1 \times (b_1 + c_1)$
    - 再计算:  $d_2 \leftarrow a_2 \times (b_2 + c_2)$
    - •••••
    - 最后计算:  $d_N \leftarrow a_N \times (b_N + c_N)$
  - 组成循环程序进行处理。

$$k_i \leftarrow b_i + c_i d_i \leftarrow k_i \times a_i$$

- 数据相关: N次 功能切换: 2N次
- 不适合于向量处理机的并行处理



- 纵向 (垂直)处理方式
  - 向量计算是按列的方式从上到下纵向地进行。

先计算 
$$\begin{cases} k_1 \leftarrow b_1 + c_1 \\ \cdots \\ k_N \leftarrow b_N + c_N \end{cases}$$
 再计算 
$$\begin{cases} d_1 \leftarrow k_1 \times a_1 \\ \cdots \\ d_N \leftarrow k_N \times a_N \end{cases}$$

■ 表示成向量指令:

$$K = B + C$$
$$D = K \times A$$

■ 两条向量指令之间:

数据相关: 1次 功能切换: 1次

■向量处理机方式



- 纵横 (分组)处理方式
  - 又称为分组处理方式。
  - 把向量分成若干组,组内按纵向方式处理,依次处理各组。
  - 对于上述的例子,设:

$$N = S \times n + r$$

- 其中N为向量长度,S为组数,n为每组的长度,r为 余数。
- 若余下的*r*个数也作为一组处理,则共有*S*+1组。



- 运算过程为:
  - 先算第1组:

$$k_{1 \sim n} \leftarrow b_{1 \sim n} + c_{1 \sim n}$$
$$d_{1 \sim n} \leftarrow k_{1 \sim n} \times a_{1 \sim n}$$

■ 再算第2组:

$$k_{(n+1)\sim 2n} \leftarrow b_{(n+1)\sim 2n} + c_{(n+1)\sim 2n}$$
  
 $d_{(n+1)\sim 2n} \leftarrow k_{(n+1)\sim 2n} \times a_{(n+1)\sim 2n}$ 

- 依次进行下去,直到最后一组:第*S*+1组。
- 每组内各用两条向量指令。

数据相关: 1次 功能切换: 2次



## 向量处理机及其系统结构

- 在流水线处理机中,设置向量数据表示和相应的向量指令,称为向量处理机。
- 不具有向量数据表示和相应的向量指令的 流水线处理机,称为标量处理机。

- Vector processor architecture
  - Memory-to-memory architecture
  - Register-to-register architecture



- 采用多个存储体交叉和并行访问来提高存储器速度
- 操作数缓冲栈和写结果缓冲栈主要用于解决访问存储器 冲突
  - 如STAR-100, CYBER-205。 STAR-100采用32个存储体交叉访问, 每个存储体, 每个周期并行读出8个64位数据



| 2                |     |     |     | ç   |       |     |     |     |     |     |     |     |     |
|------------------|-----|-----|-----|-----|-------|-----|-----|-----|-----|-----|-----|-----|-----|
| 流水段4             |     |     |     |     |       | 0   | 1   | 2   | 3   | 4   | 5   | 6   | 7   |
| 流水段3             |     |     |     |     | 0     | 1   | 2   | 3   | 4   | 5   | -6  | 7   |     |
| 流水段2             |     |     |     | 0   | 1     | 2   | 3   | 4   | 5   | 6   | 7   |     | 2   |
| 流水段1             | ·   |     | 0   | 1   | 2     | 3   | 4   | 5   | 6   | 7   |     |     |     |
| M7               |     |     |     |     |       | RB5 | RB5 | RA7 | RA7 | WC3 | WC3 |     |     |
| M6               |     |     |     |     | RB4   | RB4 | RA6 | RA6 | WC2 | WC2 |     |     |     |
| M5               |     |     |     | RB3 | RB3   | RA5 | RA5 | WC1 | WC1 | 4   | 0   |     |     |
| M4               |     |     | RB2 | RB2 | RA4   | RA4 | WCO | WCO |     |     |     |     |     |
| М3               |     | RB1 | RB1 | RA3 | RA3   | 2   |     |     |     |     | i.  | ()  |     |
| M2               | RB0 | RB0 | RA2 | RA2 |       |     |     |     |     | 8   | 30  |     | WC6 |
| M1               |     | RA1 | RA1 |     | pi is | 3)  |     | RB7 | RB7 |     |     | WC5 | WC5 |
| MO               | RAO | RA0 |     |     |       |     | RB6 | RB6 |     |     | WC4 | WC4 |     |
| -/ 3/ / P + - 41 | 0   | 1   | 2   | 3   | 4     | 5   | 6   | 7   | 8   | 9   | 10  | 11  | 12  |





- 对处理机结构的要求:寄存器一寄存器结构
  - 设置能快速访问的向量寄存器,用于存放源向量、目的向量及中间结果,让运算部件的输入、输出端都与向量寄存器相联,构成寄存器一寄存器型操作的运算流水线。
  - ■典型的寄存器一寄存器结构的向量处理机
    - 美国的CRAY-1、我国的YH-1巨型机
    - 关于存储体: CRAY-1有64个存储体, 每个处理机 访问4个存储体。YH-1有37个存储体



Scalar Processor Scalar **Functional Pipelines Vector Processor** Scalar Instructions Vector Scalar Vector Control Unit Instructions Control Unit Control Instructions Vector Func. Pipe. Vector Main Memory Scalar Data: Vector (Program and Data) Data Registers Vector Func. Pipe. Host computer Mass Storage 北京邮电大学 I/O (User)





- CRAY-1:
  - 1976年,秒1亿次浮点运算,时钟周期: 12.5 ns
  - 共有12条可并行工作的单功能流水线,可分别流水地进行地址、向量、标量的各种运算。
- 6个单功能流水部件: 进行向量运算
  - 整数加(3拍)
  - 逻辑运算(2拍)
  - 移位(4拍)
  - 浮点加(6拍)
  - 浮点乘 (7拍)
  - 浮点迭代求倒数(14拍)

- ■向量寄存组V
  - 由512个64位的寄存器组成,分成8块
  - 编号: V0~V7
  - 每一个块称为一个向量寄存器,可存放一个长度 (即元素个数)不超过**64**的向量
  - 每个向量寄存器可以每拍向功能部件提供一个数据元素,或者每拍接收一个从功能部件来的结果元素。
- ■标量寄存器S和快速暂存器T
  - 标量寄存器有8个: S0~S7 64位
  - 快速暂存器T用于在标量寄存器和存储器之间提供 缓冲。



- CRAY-1向量处理的一个显著特点
  - 每个向量寄存器Vi都有连到6个向量功能部件的单独总 线。
  - 每个向量功能部件也都有把运算结果送回向量寄存器 组的总线。



- 只要不出现Vi冲突和功能部件冲突,各Vi 之间和各功能部件之间都能并行工作,大 大加快了向量指令的处理。
  - Vi冲突:并行工作的各向量指令的源向量或结果向量使用了相同的Vi。
    - V4←V1+V2
      V5←V1+V2
    - V5←V2^V3
      V5←V3^V4
  - 功能部件冲突: 并行工作的各向量指令要使用 同一个功能部件。
    - V3←V1×V2
    - V5←V4×V6



- CRAY-1向量指令类型
  - Vk ← Vi op Vj
  - Vk ← Si op Vj
  - Vk ← 主存 <u>CRAY-1的向量指令类型</u>
  - 主存 ← Vi









V<sub>i</sub> op V<sub>j</sub> V<sub>k</sub>

- 提高向量处理机性能的方法
  - 设置多个功能部件, 使它们并行工作。
  - 采用链接技术,加快一串向量指令的执行。
  - 采用循环开采技术,加快循环的处理。
  - 采用多处理机系统,进一步提高性能。

- 设置多个功能部件
  - 这些部件能并行工作,并各自按流水方式工作,从而形成了多条并行工作的运算操作流水线。
- But
  - LDV **V3**, M(A)
  - ADDV V2, V1, V0
  - MULV V4, V2, V3
- Vector function units tend to process one element/cycle
  - long latency. Next vector inst has to wait for first to complete, even though vector elements are independent.



- 链接技术 Chain (Forward)
  - 具有先写后读相关的两条指令,在不出现功能部件冲突和源向量冲突的情况下,可以把功能部件链接起来进行流水处理,以达到加快执行的目的。
  - 链接特性的实质 把流水线定向的思想引入到向量执行过程的结果。
- LDV V3, M(A)
- ADDV V2, V1, V0
- MULV V4, V2, V3
  - 第1、2条指令无向量寄存器使用冲突,也无功能部件使用冲突,因而可以并行执行
  - 第3条指令与第1、2条指令均存在先写后读相关,因而可将第3条指令与第1、2条指令链接执行



# Pipeline chaining



- 例:在CRAY-1上用链接技术进行向量运算 D=A×(B+C)。假设向量长度N≤64,向量元素为 浮点数,且向量B、C已存放在V0和V1中。画出链接示意图,并分析非链接执行和链接执行两种情况下的执行时间。
- 假设: 把向量数据元素送往向量功能部件以及把结果存入向量寄存器需要一拍时间, 从存储器中把数据送入访存功能部件需要一拍时间。
- ■解:用以下三条向量完成上述运算:
  - V3 ← 存储器

// 访存取向量A

■ V2 ← V0 + V1

// 向量B和向量C进行浮点加

V4 ← V2 × V3

// 浮点乘,结果存入V4



- **3**条指令全部用串行方法执行,则执行时间 为:
  - [(1+6+1)+N-1]+[(1+6+1)+N-1]+[(1+7+1)+N-1]=3N+22 (拍)
- 前两条指令并行执行,然后再串行执行第3 条指令,则执行时间为:
  - [(1+6+1)+N-1]+[(1+7+1)+N-1] = 2N +15 (拍)



- 第1、2条向量指令并行执行,并与第3条 指令链接执行。
  - [(1+6+1)]+ [(1+7+1)] +(N-1) = N+16 (拍)





- 进行向量链接的要求
  - 保证: 无向量寄存器使用冲突和无功能部件使用冲突
  - 只有在前一条指令的第一个结果元素送入结果 向量寄存器的那一个时钟周期才可以进行链接
  - 当一条向量指令的两个源操作数分别是两条先行指令的结果寄存器时,要求先行的两条指令产生运算结果的时间必须相等,即要求有关功能部件的通过时间相等
  - 要进行链接执行的向量指令的向量长度必须相等,否则无法进行链接



- 分段开采技术 向量的长度大于向量寄存器的长度
  - 当向量的长度大于向量寄存器的长度时,必须 把长向量分成长度固定的段,然后循环分段处 理,每一次循环只处理一个向量段。
  - 这种技术称为分段开采技术-由系统硬件和软件控制完成,对程序员是透明的。

#### 举例

■ 设A和B是长度为N的向量,考虑在Cray-1向量处理器上实现以下的循环操作:

D0 10 I = 1, N  
10 A (I) = 
$$5.0 * B$$
 (I) + 1.0

■ 当N ≤64时,可以用以下指令序列:



# 举例

- 当N >64时,就需要进行分段开采。
  - ■循环次数K:

$$K = \left\lfloor \frac{N}{64} \right\rfloor$$

■ 余数L:

$$L = N - 64 \times \left\lfloor \frac{N}{64} \right\rfloor$$

# 举例

 $S_1 \leftarrow 5.0$ 

;将常数5.0送入标量寄存器S<sub>1</sub>

 $S_2 \leftarrow 1.0$ 

;将常数1.0送入标量寄存器S2

VL ← L

;在向量长度寄存器VL中设置向量长度L

 $V_0 \leftarrow B$ 

;从存储器中将向量B[0..L-1]读入向量

寄存器V。

 $V_1 \leftarrow S_1 * V_0$ ; 向量B中的每个元素分别和常数 $S_1$ 相乘

 $V_2 \leftarrow S_2 + V_1$ ; 向量 $V_1$ 中的每个元素分别和常数 $S_2$ 相加

 $A \leftarrow V_2$ 

;将计算结果从向量寄存器V<sub>2</sub>存入存储器

: 的向量A[0..L-1]

处理余 数部分, 计算L 个元素



# 举例

```
For (I=0 to K-1) {
V<sub>0</sub> ← B ; 从存储器中将向量B[L+I*64..L+I*64+63]
            ;读入向量寄存器V<sub>0</sub>
V_1 \leftarrow S_1 * V_0 ; 向量B中的每个元素分别和常数S_1
                 : 相乘:
V_2 \leftarrow S_2 + V_1; 向量V_1中的每个元素分别和常数S_2
                : 相加
A \leftarrow V_2
                 ;将计算结果V<sub>2</sub>存入存储器的向量
                 A[L+I*64\cdots L+I*64+63]
```

循环, 分段理

# Register-to-Regist

- 采用多个访存部件
  - Cray-1 只有一个访存部件;
  - Cray X-MP有三个访存部件,两个用于向量load,
    - 一个用于向量store,并且 三个部件可同时使用。

$$Y = s * X + Y$$

- 采用多处理机系统,例如:
  - CRAY-2
    - 包含了4个向量处理机
    - 浮点运算速度最高可达 1800MFLOPS
  - CRAY Y-MP、C90
    - 最多可包含**16**个向量处理 机



■ 向量指令的处理时间:

$$T_{vp}=T_s+T_e+(n-1)T_c$$

- 其中: Ts为向量处理部件流水线的建立时间
- Te为第一对向量元素流水线的流过时间
- Tc为流水线时钟周期

如果以时钟周期折算:

$$T_{Vp} = [s + e + (n - 1)] T_{c}$$

■ s为Ts对应的时钟周期数,e为Te对应的时钟周期数如果不考虑Ts,且令Tstart = e - 1,则:

$$T_{vp} = (T_{start} + n) T_{c}$$

■ Tstart 为从一条向量指令开始到还差一个时钟周期产生结果所需的时钟周期数



- 一组向量指令的总执行时间:
  - ■编队:在同一个时钟周期内可一起开始执行的 几条向量指令
    - 同一个编队中的指令一定不存在功能部件冲突和数据相关。

| ■ 例:   |            | 编队  |
|--------|------------|-----|
| LV     | V1, Rx     | (1) |
| MULTSV | V2, R0, V1 | (2) |
| LV     | V3, Ry     | (2) |
| ADDV   | V4, V2, V3 | (3) |
| SV     | V4, Ry     | (4) |



一组向量的执行时间 
$$T_{all} = \sum_{i=1}^{m} T_{vp}^{(i)}$$
 编队i的执行时间

■ 若一个编队有若干指令,其执行时间由执行时间最长的指令确定

$$T_{all} = \sum_{i=1}^{m} T_{vp}^{(i)}$$
 该组指令总启动时间 
$$= \sum_{i=1}^{m} \left[ T_{start}^{(i)} + n \right] T_c = \left[ \sum_{i=1}^{m} T_{start}^{(i)} + mn \right] T_c = \left[ T_{start} + mn \right] T_c$$
 编队i指令启动时间的最大值

- 分段开采时一组向量的总执行时间
  - 向量长度n若大于寄存器长度MVL,需要分段开采 。所需额外的时间为Tloop
  - 若有m个编队,假设:  $\left|\frac{n}{MVL}\right| = p$  余数 = q
  - 最后一次循环:  $T_{last} = T_{start} + T_{loop} + m \times q$
  - 其他循环:  $T_{last} = T_{start} + T_{loop} + m \times MVL$
  - 总执行时间:

$$\begin{split} T_{all} &= T_{step} \times p + T_{last} \\ &= \left( T_{start} + T_{loop} + m \times MVL \right) \times p + \left( T_{start} + T_{loop} + m \times q \right) \\ &= (p+1) \times \left( T_{start} + T_{loop} \right) + \text{m}(\text{MVL} \times p + q) \end{split}$$

 $= \left[\frac{n}{MVL}\right] \times \left(T_{start} + T_{loop}\right) + mn$ 



 $R_{\infty} = FLOPS$  rate with infinite-length vectors  $R_{\infty} = \lim_{n \to \infty} \frac{\text{向量指令序列中浮点运算次数} \times \text{时钟频率}}{\text{向量指令序列执行所需的时钟周期数}}$ 

 $N_{1/2}$  = Vector length needed to get performance one-half of  $R_{\infty}$ 

- ■向量长度临界值nv
  - 指向量流水方式的处理速度优于标量串行指令 处理速度时所需的向量长度最小值



#### SIMD abstract module





#### SIMD machine model

- 5-tuple:  $SIMD = \langle N, C, I, M, R \rangle$ 
  - **N** is the number of *processing elements* (PEs). Illiac IV has 64 PEs & CM-2 uses 65536 PEs.
  - C is the set of instructions directly executed by the control init (CU), including scalar and flow control insts.
  - **I** is the set of instructions broadcast by the CU to PEs for parallel execution (arithmetic, logic, data routing, masking by each active PE).
  - M is the set of masking schemes, to make PE enable/disable.
  - R is the set of data-routing functions, specifying various patterns to be set up in the network of PEs.

#### **SIMD** features

- 1. 阵列机采用<u>资源重复</u>。在系统中设置多个相同的 处理单元来开发并行性,利用并行性中的同时性, 所有处理单元必须同时进行相同操作;
- 2. 阵列机是<u>以某一类算法为背景的专用计算机</u>。由于阵列机中通常都采用简单、规整的互连网络来实现处理单元间的连接操作,从而**限定了它所适**用的求解算法类别。
- 3. 阵列机的研究**必须与并行算法的研究密切结合;**
- 4. 由于PE结构相同,属于**同构型**并行机。控制器实质上是一个标量处理机,而为了完成**I/O**操作以及操作系统的管理,尚需一个前端机,因此实际的阵列机系统是一个**异构型**多处理机系统。



# **Distributed-Memory Model**

#### Illiac IV



# **Shared-Memory Model**

BSP – Burroughs Scientific Processor



#### SIMD calculate example

■ 矩阵加(8x8)



LDA m ;全部(m)由PEM送至PE的累加器

ADRN m+1 ;全部(m+1)与累加器内容进行浮点加,结果送累加器

STA m+2 ;全部累加器内容由PE传送到PEM的m+2单元



#### SIMD calculate example

■ 递归折叠求和算法

