

# 阿斯雅 2210737

1.2

- 四通过流水线提高性能
- (2) 通过冗余提高可靠性
- (3) 通过预测提高性能
- t) 加速大本概率事件
- 盯存储层次
- (6) 逾过并行提高性能
- (11) 使用抽象简化设计

$$P_1 = \frac{36H^2}{1.5} = 2.$$

$$P_2 = \frac{2.56H^2}{1} = 2.5$$

$$P_3 = \frac{46H^2}{2.2} = 1.8$$

$$F_7 \text{ 从 } P_2 \text{ 处 理题 比 较 快.}$$

## 1919

## Nankai University

P2. 时钟周期数=10×25Hz=25X10"(次)

P3 时钟周期数= 10 X 4 4 Hz = 4 X10"(次)

所以 时钟频率要变为原先的 10 1.72 信



# Nankai University

1.8

- 抗行时间4= ONT 指令数4× CPIAX 时钟周期A 执行时间B= 指令数B X CPJB X 时台中周期B
  - ·· 指令数A×CPIA×日午钟周期A=指令数成CPIB×时钟周期B THAT X 1-1 X TA = 1-2 XXX X 125 X TB

·编译器A比编译器B慢了0%倍

## 1919

#### Nankai University

- 时间= 指令数× CPIX 时加钟 周朝
  - ·新的编译器罗用的时间为= 6X107 X/1XT
  - · 对于A的加速比为= (NO<sup>9</sup> x l· l x T) = 1.67

对于 B 的 加速比为 = 
$$\frac{1-2 \times 10^{9} \times 1-25 \times 7}{6-6 \times 10^{7} \text{ T}}$$
 = 2.27

1.10

芝时间= 时间A+时间B+时间(

$$= \frac{2.56 \times 10^{9} \times 1}{2 \text{ GHz}} + \frac{1.28 \times 10^{9} \times 12}{2 \text{ GHz}} + \frac{2.56 \times 10^{3} \times 5}{2 \text{ GHz}}$$

$$= 9.6 (49)$$

当核为2日打

港时间= 时间A+ 时间B+ 时间 (
$$= \frac{2.56 \times 10^{9} \times 1}{26 \text{ Hz} \times 0.7 \times 2} + \frac{1.28 \times 10^{9} \times 12}{26 \text{ Hz} \times 0.7 \times 2} + \frac{2.56 \times 10^{7} \times 5}{26 \text{ Hz}} = 7.035 (新)$$



相对于单核的加速比= 9.65 = 1.36

当核为4时。

芝时间= 时间A + 时间B + 时间 C
$$= \frac{2.56 \times 10^{9} \times 1}{2.6 Hz \times 0.71 \times 4} + \frac{1.28 \times 10^{9} \times 12}{2.6 Hz \times 0.71 \times 4} + \frac{2.56 \times 10^{9} \times 5}{2.6 Hz}$$

$$= 3.742 (約)$$

相对于单核的加速比= 9.6 2.49

当核为8时:

芝 时间 = 时间A + 时间B+ 时间 (
$$= \frac{2.56 \times 10^9}{2.412 \times 0.768} + \frac{1.28 \times 10^9 \times 12}{2.612 \times 0.768} + \frac{2.56 \times 10^7 \times 5}{2.6112 \times 0.768} + \frac{2.56 \times 10^7 \times 5}{2.6112 \times 0.768}$$
相对于单核白9加速比 =  $\frac{9.6}{2.29} = 4.28$ 

1-10-2

B为转序朝的指令数不会改变, 所以 当 CPI 翻信时, 无论是A核处理器, 执行时间都与增长。



1.10.3 根根能壓意,我们要使单核处理器 紅四核处理器 使用的时间 相等。

相号。 设: bad/stole 的 CPI为X 申核处理器 所用的时间为= <u>2.56 X10 <sup>9</sup> X1 + 1.28 X10 <sup>9</sup> X2+ 2.56 X10 <sup>8</sup> X5</u> 26 Hz

因为四核处理器 时间添水 CPJ 不变 >> 执行时间不变

丌得 X= 3

· 申核的 load/store tiot 的 (PI区该降低了, 变为3

# Nankai University

1.13

1.13.1.

总执行时间为 = CPJ×抢数 时钟频率

可以看出来,即使 叶钟频率(P,>P2),但是 tp,>tp2. 所以,也看指令的数量及CPI

新 孤智, 是然 指数(P) / 指令数(P), 但 t(P) = +(Pa)



1.13.3

$$= Mip_3 = \frac{B 钟 簌 室}{c_{12} \times 10^6}$$

$$= Mip_5(p_1) = \frac{4 \times 10^9 \text{ Hz}}{0.9 \times 10^6} = \frac{4 \times 10^9}{9}$$

$$Mip_5(p_2) = \frac{3 \times 10^9 \text{ Hz}}{0.75 \times 10^6} = \frac{2}{5} \times 10^9 = \frac{4}{10} \times 10^9$$

所以得出结论, Mips 高的处理器,性能不定最高。

1.13.4

曲 (1) 我们可得知,规)= 1.125 (种) 
$$t(P_{2})=0.25 (种)$$
   
注意操作数 (P<sub>1</sub>) =  $5\times10^{9}\times0.4=2\times10^{9}$    
三年志操作数 (P<sub>2</sub>) =  $(1\times10^{9}\times0.4=4\times10^{8})$    
 $MFLOP5(P_{2}) = \frac{2\times10^{9}}{1.125\times10^{8}} = 1777.8$