# structure(1)



## structure(2)



### (변동사항)

homogeneous sample에서 admittance 계산을 위해 Homogeneous 구조를 추가적으로 제작했습니다. 논문에 기재 되어있는 수치를 사용하여  $N_{dop}=2\times10^{23}m^{-3}$ ,  $\mu n=518\times10^{-4}m^2\,V^{-1}{
m sec}^{-1}$ 로 설정하였습니다.

#### (과제 설명)

이번 과제는 double-gate MOSFET 구조에서 frequency를 바꾸었을 때, 전류의 결과가 delay가 존재하는지 확인해보는 것이었습니다. 또한, homogeneous sample에서 frequency를 바꾸었을 때, delay를 확인하고 admittance를 계산해보는 것입니다. 마지막으로 analytic 하게 계산한 admittance와 numerical 하게 계산한 admittance를 비교분석을 해보는 것입니다.

### Result

- Double gate MOSFET structure
- 1) Vd=1V, Vg ramping to 1V



drain에 pulse 형태로 전압을 인가하였을 때, delay가 존재하는 것을 확인할 수 있었습니다. pulse가 시작되고 끝나는 부분에서 steep 하게 변화하는 부분을 관측할 수 있었습니다. frequency가 증가할수록 크게 변화하였으며 100THz에서는 그래프의 개형이 달라질 정도로 큰 변화가 관측되었습니다.

- Homogeneous sample structure
- \* analytic admittance calculation

| Admittance | $Y(w) = \lim_{\delta V \to 0} \frac{\delta I}{\delta V} = q \mu_n n \frac{A}{L} + j w \epsilon \frac{A}{L}$ |
|------------|-------------------------------------------------------------------------------------------------------------|
| real       | $q\mu_n n \frac{A}{L}$                                                                                      |
| imaginary  | $jw\epsilon \frac{A}{L}$                                                                                    |

| Frequency | real part | imaginary part |
|-----------|-----------|----------------|
| 1 GHz     | 1.38E-04  | 5.42E-08       |
| 100 GHz   | 1.38E-04  | 5.42E-06       |
| 1 THz     | 1.38E-04  | 5.42E-05       |
| 10 THz    | 1.38E-04  | 5.42E-04       |



x length : 1200nm y length : 100nm width :  $1 \mu m$ 

ι μπ

$$n = N_{dop} = 2 \times 10^{23} / m^3$$

논문에서는 Area= $1\mu m^2$ 로 설정하였지만, 기존의 구조의 width를 사용함에 따라 Area= $0.1\mu m^2$ 이 되었다. 수식을 보면 real, imaginary part 모두 A/L이 존재하므로 admittance의 order 차이는 존 재하지만, 상대적인 차이는 일정할 것이다.

- \* analytic admittance calculation
- 1) Anode non-biased,  $V_{anode}=V_{in}=0.001 {
  m sin}(2\pi ft)$



2) Anode 0.5V biased,  $V_{anode}=Vin=0.5+0.001\sin(2\pi ft)$ , neglect DC current



homogeneous 한 sample에 대해 frequency를 변화시켰을 때 small signal에 대해 amplitude의 증폭 현 상과 delay가 존재하는 것을 확인할 수 있었습니다. double-gate MOSFET에서와는 다르게 frequency를 증가시켰을 때, 저주파일 때보다 빠르게 graph가 plot 되는 것을 확인할 수 있었습니다.

논문에서 [Fourier coefficients of the current, the admittance is calculated] 부분을 통해 결과 graph 에서 Fourier coefficients를 구해 admittance를 계산해야 한다고 생각합니다.

하지만, 구한 graph를 통해 Fourier coefficients를 구하고 이를 통해 numerical 한 solution을 계산하여 비교분석하는 방법은 정확히 파악하지 못하였습니다. LC-17 시간에 질의응답을 통해 부족한 부분을 보완할 예정입니다.