

Fakultet for TNM

Eksamensoppgave

Programmerbare logiske kretser

Vår 2025

# Gamma-code encoder

Finite state machine



# Innhold

| 1.0 Introduksjon              | 2  |
|-------------------------------|----|
| 2.0 Fremgang til løsning      | 3  |
| 3.0 VHDL PROGRAM              | 8  |
| 3.1 Sub-modules               | 11 |
| 3.1.1 Gamma lookuptable       | 11 |
| 3.1.2 Gamma shift register    | 13 |
| 3.1.3 FSM                     | 14 |
| 3.1.4 Seven segment display   | 18 |
| 3.1.4 Quarter second counter  | 19 |
| 4.0 Testbench and waveforms   | 21 |
| 4.1 Gamma lookuptable         | 21 |
| 4.2 Gamma shift register      | 22 |
| 4.3 Quarter second counter    | 24 |
| 4.4 FSM                       | 26 |
| 4.5 Seven segment display     | 28 |
| 5.0 Resultat og diskusjon     | 30 |
| 5.1 Utfordringer og debugging | 30 |
| 6.0 Konklusjon                | 32 |
| I itteraturliste              | 33 |

## 1.0 Introduksjon

I dette prosjektet skal jeg implementere en Gamma-kode-enkoder ved hjelp av en Finite State Machine (FSM) på FPGA-kort. Gamma-koden benytter et mønster av pulser med forskjellige varighet for å representere symboler som bokstaver, tall og spesialtegn. Hvert symbol kodes som en sekvens av kort (dot), middels (dash) og lang (bar) puls.

Dot er definert som fire påfølgende 0.25 sekunders pulser, dash varer i 0.75 sekunder, og bar varer 1.5 sekunder.

Systemet bruker bryterne SW<sub>3-0</sub> og knappene KEY<sub>1-0</sub> som innganger. Bryterne velger symboler som skal kodes, men KEY<sub>1</sub> starter visningen av Gamma-koden på LEDR<sub>0</sub>. KEY<sub>0</sub> fungerer som en aktiv høy reset knapp og aktiverer LEDR<sub>9</sub>.

Hensikten med prosjektet er å designe et digitalt system som kan oversette et valgt symbol til lysblink med korrekt tidsvarighet, og på den måten realisere en funksjonell og tidsstyrt enkoder. Løsningen implementeres i VHDL og verifiseres gjennom både simulasjon og testing på fysisk FPGA.

# 2.0 Fremgang til løsning

Prosjektet har jeg valgt å løse ved å dele koden inn i flere delmoduler, hvor hver modul har sin unike funksjon. Hensikten med denne strukturen er å få bedre oversikt over systemet, samt å gjøre det mulig å testes hver modul separat. Delmodulene for syv segment displayet, skiftregister og teller hadde jeg laget i en tidligere lab oppgave, og disse er gjenbrukt med noen tilpasning. Top-modulen kobler sammen alle delmodulene og håndterer inngangene fra bryter og knapper, samt utgangene til LED og 7-segment display.

#### Gamma lookup table

Denne modulen tar inn en 4-bits verdi fra bryterne og konverterer den til en 8-bit gamma kode. Hver kode representerer et symbol, tall eller bokstav og består av 2-bit sekvenser der : «00» = dot (kort pus), «01» = dash (middels puls), «10» = bar (lang puls), «11» = NULL. Gamma koden er harkodet i et case statement. Tabbelen under viser alle symbolene er kodet.

Tabell 1 Gamma LUT

| SYMBOL | 4-BIT FRA SW | GAMMA KODE |
|--------|--------------|------------|
| Р      | 0000         | 01010000   |
| В      | 0001         | 10000000   |
| 1      | 0010         | 10000100   |
| 8      | 0011         | 00100000   |
| 0      | 0100         | 01000100   |
| -      | 0101         | 01000000   |
| F      | 0110         | 10010000   |

| G      | 0111 | 10000010 |
|--------|------|----------|
| Α      | 1000 | 00010000 |
| OTHERS |      | 11111111 |

### Gamma skiftregister

Skiftregisteret lagrer den 8-bit lange gamma koden som genereres av gamma lookup tabellen, og sender ut 2-bits sekvenser èn og èn til FSM-en. Etter hvert skift fylles de nederste bittene med «00» for å opprettholde registerets lengde. Dette gjøres den ved å konkatinere de seks nederste bittene med «00». FSM-en bruker den mottatte 2-bit sekvensen til å bestemme varigheten på LED blinket.

Tabell 2 2-bit sekvens repesentasjon for puls

| 2-BIT KODE | PULS TYPE          | VARIGHET I SENKUNDER |
|------------|--------------------|----------------------|
| 00         | KORT PULS (DOT)    | 0.25 sek             |
| 01         | MEDIUM PULS (DASH) | 0.75 sek             |
| 10         | LANG PULS (BAR)    | 1.50 sek             |
| 11         | UGYLDIG            | -                    |

#### Kvart sekunds klokke

Denne komponentene bruker FPGAens 50 MHz klokke og teller opp til en konstant (k = 12 500 000) for å generere en puls( tick\_out) hver 0.25 sekund. Dette fungerer som tidsbase i FSM-en, som igjen bruker tick\_out til å styre både blinkvarighet og tilstandsovergangene.

Verdien K er beregnet fra formelen:

K = (klokkefrekvens / gnsket tidsintervall) = 50 000 000 / 4 = 12 500 000

For å beregne antall bit når nye kokke kan håndtere bruker vi formelen:

$$2^{N} >= K$$

$$N = log_2(K) = 23,6$$
 bit runder opp til 24 bit

Dette betyr at det minste bitte vi kan bruke er 24 bit. [1]

#### Finite State Machine (FSM)

FSM fungerer som kontrollenhet for systemet og styrer hvordan gamma koden tolkes og vises som LED blink. I dette prosjektet er den implementert som en Moore.maskin. Det betyr at utgangen led\_out kun er avhengig av nåværende tilstand og ikke ingangssignalet. Jeg har valgt å implementere slikt for en mer stabil og forutsigbar atferd ettersom nøyaktik timing kreves. [2]

FSM-en består av fem hovedtilstander:

- S1\_LOAD : Leser inn ny gamma kode fra gamma\_lut og laster den inn i skiftregisteret.
- S2\_CHECK : skifter ut de øveste 2-bit fra skiftregisteret og sjekker om det gjenstår mer data.
- S3 BLINK: lyser LED i en varighet bestemt av 2-bit koden ( dot, dash eller bar).
- S4\_PAUSE : kort pause mellom symbolene for visuell separasjon.
- S5 done: FSM avslutters etter all data er sendt, og venter på en ny startkommando.

FSM bruker qsec\_tick signalet som tidsbase og en intern teller for å kontrollere hvor lenge LED skal være aktiv i blinktilstanden.



Figur 1 State transition diagram for FSM

Tabell 3 Satate transition table

| Nåværende<br>tilstand | Start | Empty | Tick | Neste<br>tilstand | Led_out | Load_reg | Shift_en |
|-----------------------|-------|-------|------|-------------------|---------|----------|----------|
| S1_LOAD               | 1     | X     | X    | S2_CHECK          | 0       | 1        | 0        |
| S2_CHECK              | X     | 0     | X    | S3_BLINK          | 0       | 0        | 1        |
| S2_CHECK              | X     | 1     | X    | S5_DONE           | 0       | 0        | 0        |
| S3_BLINK              | X     | X     | 0    | S3_BLINK          | 1       | 0        | 0        |
| S3_BLINK              | X     | X     | 1    | S4_PAUSE          | 1       | 0        | 0        |
| S4_PAUSE              | X     | X     | 1    | S2_CHECK          | 0       | 0        | 0        |
| S5_DONE               | 0     | X     | X    | S1_LOAD           | 0       | 0        | 0        |
| S5_DONE               | 1     | X     | X    | S5_DONE           | 0       | 0        | 0        |

## 3.0 VHDL PROGRAM

VHDL koden gamma\_code\_encoder kobler sammen delmodulene, samtidig som denhåndterer alle inngangene og utgangene som brytere, knappene, LED og 7-segment displayet. Koden har fem viktige steg:

- 1. Symbolvalg: Bruker velger et symbol ved hjelp av bryterne (SW). Denne verdien sendes til gamma lut, som slår opp riktig 8-bit gamma kode.
- 2. Visning: Samtidig sendes SW verdien til seven\_seg for å vise valgt symbol på displav.
- 3. kodelagring og skifting: Når bruker trykker KEY<sub>0</sub> aktiveres start. FSM starter prosessen og gir kontrollsignaler til gamma\_shift\_reg, som skifter ut to og to bits av gamma koden.
- 4. Blink sekvens: FSM leser 2-bit sekvensen og bestemmer blinketid og LEDR(0) baser på symboltypen (dot, dash, bar). FSM bruker tick\_qsec fra counter\_slow som tidsreferanse.
- 5. Fullført: Når hele gamma kodener blinket, settes finished og FSM går i DONE tilstand (state 5).

```
library ieee;
use ieee.std logic 1164.all;
use ieee.numeric std.all;
entity gamma code encoder is
    port (
        CLOCK 50 : in std logic;
        SW : in std_logic_vector(3 downto 0);
KEY : in std_logic_vector(1 downto 0);
LEDR : out std_logic_vector(9 downto 0);
HEX0 : out std_logic_vector(0 to 6)
    );
end gamma code encoder;
architecture structural of gamma code encoder is
    component counter slow is
        generic( n : NATURAL; k : INTEGER);
        port(
             CLK, reset, load : in std logic;
             data
                               : in std logic vector(n-1 downto 0);
                               : out std logic vector(n-1 downto 0);
             0
             rollover : out std logic
         );
    end component;
    component gamma lut is
        port (
             letter sel : in std logic vector(3 downto 0);
```

```
gamma code : out std logic vector(7 downto 0)
         );
    end component;
    component seven seg is
         port (
              chosen symbol : in std logic vector(3 downto 0);
                        : out std logic vector(0 to 6)
         );
    end component;
    component gamma shift reg is
         port (
              clk, reset, load, shift en : in std logic;
                                             : in std logic vector(7 downto 0);
             code in
             code out
                                             : out std logic vector(1 downto 0);
                                             : out std logic
             finished
         );
    end component;
    component FSM is
         port (
             clk
                        : in std logic;
                        : in std logic;
              reset
                      : in std_logic;
              start
              qsec_tick : in std_logic;
              code_out : in std_logic_vector(1 downto 0);
                         : in std logic;
              empty
             load_reg : out std_logic;
shift_en : out std_logic;
              led out
                         : out std logic
         );
    end component;
    signal tick_qsec
signal gamma_code : std_logic;
signal code_out : std_logic_vector(7 downto 0);
signal finished : std_logic_vector(1 downto 0);
signal shift_en : std_logic;
signal load_reg : std_logic;
signal start : std_logic;
    signal start
signal reset
    signal tick_stretched : std_logic := '0';
    signal stretch_count : integer range 0 to 10 := 0;
begin
    start <= not KEY(1);</pre>
    reset <= not KEY(0);</pre>
    -- 0.25s klokke
    quarter ticker : counter slow
                                       generic map (
                                             n => 25,
                                              k => 12500000
                                       port map (
                                            CLK => CLOCK 50,
```

```
reset => reset,
                                         load => '0',
                                         enable => '1',
                                         data
                                                => (others => '0'),
                                                  => open,
                                         rollover => tick_qsec
                                   );
    lookup table : gamma lut
                               port map (
                                     letter sel => SW,
                                     gamma code => gamma code
                               );
    segment_display : seven_seg
                               port map (
                                    chosen_symbol => SW,
                                     display => HEX0
                               );
    shift register : gamma shift reg
                               port map (
                                             => CLOCK_ 50,
                                     clk
                                     reset
                                             => reset,
                                            => load_reg,
                                     load
                                     shift en => shift en,
                                     code in => gamma code,
                                     code out => code out,
                                     finished => finished
                               );
    gamma fsm : FSM
                      port map (
                                      => CLOCK 50,
                            clk
                                      => reset,
                            reset
                                    => start,
                            start
                            qsec_tick => tick_qsec,
                            code out => code out,
                            empty
                                      => finished,
                            load_reg => load_reg,
shift_en => shift_en,
                            led out \Rightarrow LEDR(\overline{0})
                      );
LEDR(9) <= reset;
end structural;
```



Figur 2 RTL Viewer av gamma-code-encoder



Figur 3 Technology Viewer av gamma-code-encoder

## 3.1 Sub-modules

### 3.1.1 Gamma lookuptable

Gamma\_lut komponenten fungerer som enn oppslagstavle. Den tar inn en 4-bit verdi(letter\_sel) fra bryterne(SW), som representerer et valgt symbol, tall eller bokstav. Basert på denne inngangen slår komponenten opp en forhåndsdefinert 8-bit gamma kode i en case struktur inne i en prosess.

Hver 8-bit gamma kode består av fire 2-bit sekvenser, der hver sekvens representerer en type puls. Som tidligere forklart representerer «00» = dot, «01» = dash og «10» = bar. Koden gjør derfor enkelt å koble et SW symbol til en bestemt sekvens av blinkemønster som sendes videre til skiftregisteret.

```
library ieee;
use ieee.std logic 1164.all;
use ieee.numeric std.all;
entity gamma lut is
    port(
        letter sel : in std logic vector(3 downto 0);
        gamma_code : out std_logic_vector(7 downto 0)
    );
end gamma_lut;
architecture behavior of gamma lut is
begin
    process(letter sel)
    begin
        case letter sel is
            when "00000" => gamma code <= "010100000"; -- P: dash dash dot
             when "0001" => gamma code <= "01000000"; -- B: bar dot dot
            when "0010" => gamma code <= "01000100"; -- 1: bar dot dash</pre>
            when "0011" => gamma code <= "00100000"; -- 8: dot bar dot</pre>
            when "0100" => gamma code <= "01000100"; -- 0: dash dot dash</pre>
            when "0101" => gamma code <= "01000000"; -- -: dash</pre>
            when "0110" => gamma_code <= "10010000"; -- F: bar dash dot</pre>
            when "0111" => gamma_code <= "100000000"; -- G: bar dot dot bar
            when "1000" => gamma_code <= "00010000"; -- A: dot dash dot</pre>
            when others => gamma code <= "111111111"; -- ugyldig kode</pre>
        end case;
    end process;
end behavior;
```



Figur 4 RTL Viewer av gamma\_loopuptable

### 3.1.2 Gamma shift register

Gamma\_shift\_reg er en 8-bit skiftregister. Når load er aktiv, lagres en ny 8-bit gamma kode. Ved hver shift\_en signal flyttes registere 2-bit til venstre og «00» legges inn på LSB. De to MSB (code\_out) sendes videre til FSM-en for å bestemme blinkevarighet. Etter fire bit skift er hele gamma koden tømt. Da aktiveres signalet finished, som forteller FMS at sekvensen er ferdig.

```
library ieee;
use ieee.std logic 1164.all;
use ieee.numeric std.all;
entity gamma_shift_reg is
    port (
        clk, reset, load, shift en : in std logic;
                                : in std logic vector(7 downto 0);
        code in
                                  : out std logic vector(1 downto 0);
        code out
                                   : out std logic
        finished
    );
end gamma_shift_reg;
architecture behavior of gamma_shift_reg is
    signal shift_reg : std_logic_vector(7 downto 0) := (others => '0');
    signal bit count : integer range 0 to 4 := 0;
begin
    process(clk, reset)
    begin
        if reset = '1' then
```

```
shift_reg <= (others => '0');
bit_count <= 0;
elsif rising_edge(clk) then
    if load = '1' then
        shift_reg <= code_in;
        bit_count <= 4;
elsif shift_en = '1' and bit_count > 0 then
        shift_reg <= shift_reg(5 downto 0) & "00";
        bit_count <= bit_count - 1;
    end if;
end if;
end process;

code_out <= shift_reg(7 downto 6);
finished <= '1' when bit_count = 0 else '0';
end behavior;</pre>
```



Figur 5 RTL Viewer av gamma shift register

#### 3.1.3 FSM

FSM-en fungerer som en kontrollenheten for hele systemet.[1] Den styrer når en nye kode skal lastes, når LED skal blinke, og når en pause skal holdes mellom symbolene. Koden tar i mort 2-bit sekvensene fra skiftregisteret og styrer varigheten på blink ut fra disse.

FMS har fem tilstander som er inndelt i:

- S1 LOAD: leser inn ny gamma kode
- S2 CHECK: leser og skifter til nesten sekvens
- S3 BLINK: aktiverer LED basert på code\_out
- S4 PAUSE: kort pause mellom blink
- S5 DONE: Avslutter blinksekvens

Den bruker tick\_qsec som en 0.25s tidsbase og signalene shift\_en, load\_reg og led\_out for kontroll og utdata.

```
library ieee;
use ieee.std logic 1164.all;
use ieee.numeric std.all;
entity FSM is
    port (
        clk : in std_logic;
reset : in std_logic;
start : in std_logic;
        qsec_tick : in std_logic;
        code_out : in std_logic_vector(1 downto 0);
        empty : in std logic;
        load reg : out std logic;
        shift en : out std_logic;
        led out : out std logic
    );
end FSM;
architecture Behavioral of FSM is
    type state type is (S1 LOAD, S2 CHECK, S3 BLINK, S4 PAUSE, S5 DONE);
    signal state, next state : state type;
    signal led timer : integer range 0 to 6 := 0;
    signal duration : integer range 1 to 6 := 1;
begin
    -- State register
    process(clk, reset)
    begin
        if reset = '1' then
            state <= S1 LOAD;
        elsif rising edge(clk) then
            state <= next state;</pre>
        end if;
    end process;
    -- Next state logic
    process(state, start, qsec tick, empty, led timer)
    begin
        case state is
            when S1 LOAD =>
                 if start = '1' then
                     next state <= S2 CHECK;
                     next state <= S1 LOAD;</pre>
                 end if;
             when S2 CHECK =>
                 if empty = '0' then
                     next state <= S3 BLINK;</pre>
                     next state <= S5 DONE;</pre>
                 end if;
```

```
when S3 BLINK =>
             if qsec tick = '1' and led timer = duration then
                 next state <= S4 PAUSE;</pre>
                 next state <= S3 BLINK;</pre>
             end if;
         when S4 PAUSE =>
             if qsec tick = '1' then
                 next state <= S2 CHECK;
                 next state <= S4 PAUSE;</pre>
             end if;
         when S5 DONE =>
             if start = '0' then
                 next state <= S1 LOAD;</pre>
                 next state <= S5 DONE;</pre>
             end if;
    end case;
end process;
-- Output logic and duration handling
process(clk, reset)
begin
    if reset = '1' then
         load reg <= '0';
         shift en <= '0';
         led out <= '0';
         led timer <= 0;</pre>
         duration <= 1;
    elsif rising edge(clk) then
         case state is
             when S1 LOAD =>
                  load reg <= '1';
                  shift en <= '0';
                  led out <= '0';</pre>
             when S2 CHECK =>
                  load reg <= '0';</pre>
                  shift_en <= '1';
                  led timer <= 0;</pre>
                  case code_out is
                      when "00" => duration <= 1; -- dot
                      when "01" => duration <= 3; -- dash</pre>
                      when "10" => duration <= 6; -- bar</pre>
                      when others => duration <= 1;</pre>
                  end case;
             when S3 BLINK =>
                  load_reg <= '0';</pre>
                  shift en <= '0';
                  led out <= '1';</pre>
                  if qsec_tick = '1' then
                      led timer <= led timer + 1;</pre>
                  end if;
```

```
when S4_PAUSE =>
    led_out <= '0';
    if qsec_tick = '1' then
        led_timer <= 0;
    end if;

when S5_DONE =>
    led_out <= '0';
    shift_en <= '0';
    load_reg <= '0';

end if;
end process;
end Behavioral;</pre>
```



Figur 6 FSM state trantion diagram

Tabell 4 FSM state transtion table

|    | Source State | Destination State | Condition    |
|----|--------------|-------------------|--------------|
| 1  | S1_LOAD      | S1_LOAD           | (!start)     |
| 2  | S1_LOAD      | S2_CHECK          | (start)      |
| 3  | S2_CHECK     | S5_DONE           | (empty)      |
| 4  | S2_CHECK     | S3_BLINK          | (!empty)     |
| 5  | S3_BLINK     | S3_BLINK          | (!process_1) |
| 6  | S3_BLINK     | S4_PAUSE          | (process_1)  |
| 7  | S4_PAUSE     | S2_CHECK          | (qsec_tick)  |
| 8  | S4_PAUSE     | S4_PAUSE          | (!qsec_tick) |
| 9  | S5_DONE      | S5_DONE           | (start)      |
| 10 | S5_DONE      | S1_LOAD           | (!start)     |



Figur 7 Technology Viewer av FSM

### 3.1.4 Seven segment display

VHDL koden seven\_seg konverterer en 4-bit inngangsverdi til passende binærmønster for å vise en bokstav eller et symbol på et 7-segment display. Dette gir visuell bekreftelse på hvilket symbol som er valgt fra bryterne.

```
begin
    process(chosen symbol)
    begin
         case chosen symbol is
             when "00000" => display <= "0011000"; -- P
             when "0001" => display <= "1100000"; -- B</pre>
             when "0010" => display <= "1001111"; -- 1</pre>
             when "0011" => display <= "0000000"; -- 8</pre>
             when "0100" => display <= "0000001"; -- 0</pre>
             when "0101" => display <= "11111110"; -- -</pre>
             when "0110" => display <= "0111000"; -- F</pre>
             when "0111" => display <= "0100001"; -- G</pre>
             when "1000" => display <= "0001000"; -- A
             when others => display <= "11111111"; -- blank</pre>
        end case;
    end process;
end behavior;
```

#### 3.1.4 Quarter second counter

VHDL koden counter\_slow en er generisk klokke som brukes til å lage tidsbaserte signaler. Den bruker FPGA-enes 50 MHz klokke og teller opp til en spesifisert verdi k. Når dette tallet er nådd, sendes et rollover signal so tikker en gang. I dette prosjektet brukes den til å gi et tick\_qsec signal hver 0.25 sekund som brukes av FSM-en til å styre blinkvarighet for LED.

```
library ieee;
use ieee.std logic 1164.all;
use ieee.numeric std.all;
entity counter slow is
    generic (
        n : natural := 25;
        k : integer := 50 000 000 -- 1 sekund ved 50 MHz
    );
    port (
        CLK : in std_logic;
reset : in std_logic;
load : in std_logic;
        enable : in std_logic;
                 : in std logic vector(n-1 downto 0);
                 : out std logic vector(n-1 downto 0);
        rollover : out std logic
end counter slow;
architecture behavior of counter slow is
    signal counter: unsigned (n-1 \text{ downto } 0) := (\text{others} \Rightarrow '0');
    signal limit : unsigned(n-1 downto 0) := to unsigned(k - 1, n);
begin
    process (CLK)
    begin
         if rising edge (CLK) then
```

```
if enable = '1' then
                   if reset = '1' then
                       counter <= (others => '0');
                   elsif load = '1' then
                       counter <= unsigned(data);</pre>
                   elsif counter = limit then
                       counter <= (others => '0');
                       counter <= counter + 1;</pre>
                   end if;
              end if;
         end if;
    end process;
    Q <= std_logic_vector(counter);</pre>
    rollover <= '1' when counter = limit else '0';
end behavior;
                                       counter_slow:quarter_ticker
                                                         counter~[74..50]
                                         counter~[49..25]
                                                                                       Q[24..0]
          1'h0 cin Add0
```

Figur 8 Technology Viewer av Uarter second counter

counter~[24..0]

20 Vår 2025

25'hbebc1f B[24..0] =

## 4.0 Testbench and waveforms

For å teste delmodulene har jeg utviklet egne testbencher. Disse simulerer inngangssignaler og overvåker utgangene for å sikret korrekt reaksjon. Noen av testbenchene er gjenbrukt og tilpasset fra tidligere laboppgaver, noe som har effektivisert utviklingsprosessen.

### 4.1 Gamma lookuptable

I denne testbenchen simuleres gamma\_lut modulen ved å sende alle gyldige 4-bit verdier via letter\_sel. I wavewormen som generes av Medelsim observerer vi at gamma\_code gir riktig 8-bit kode for hver input. Tilslutt tester vi en ugyldig verdi «1111» og observerer det blir håndtert riktig. I waveformen under observerer vi at den 8-bit koden som genereres samsvarer med verdiene i gamma oppslagstabellen.

```
library ieee;
use ieee.std logic 1164.all;
entity tb gamma lut is
end tb gamma lut;
architecture sim of tb gamma lut is
    component gamma lut is
            letter_sel : in std_logic_vector(3 downto 0);
            gamma code : out std logic vector(7 downto 0)
        );
    end component;
    signal letter sel : std logic vector(3 downto 0);
    signal gamma code : std logic vector(7 downto 0);
begin
    uut: gamma lut
        port map (
            letter sel => letter sel,
            gamma code => gamma code
        );
    stim proc: process
    begin
        -- Test each valid symbol
        letter sel <= "0000"; wait for 20 ns; -- P
        letter sel <= "0001"; wait for 20 ns; -- B
        letter sel <= "0010"; wait for 20 ns; -- 1
        letter sel <= "0011"; wait for 20 ns; -- 8
        letter sel <= "0100"; wait for 20 ns; -- 0
        letter sel <= "0101"; wait for 20 ns; -- -
```

```
letter_sel <= "0110"; wait for 20 ns; -- F
letter_sel <= "0111"; wait for 20 ns; -- G
letter_sel <= "1000"; wait for 20 ns; -- A
letter_sel <= "1111"; wait for 20 ns; -- invalid

wait;
end process;</pre>
end architecture;
```



Figur 9 Waveform Gamma lookuptable

### 4.2 Gamma shift register

I denne testbenchen verifiseres funksjonaliteten til gamma\_shift\_reg modulen. Testbenchen simulerer lasting av 8-bit gamma kode og deretter forskyvning av to og to bit ved hjelp av shift\_en signalet. I waveformen under ser vi at ved hver positive klokke flanke og aktive shift\_en, forskyves registeret og legger inn «00» i bunnen. Under simuleringen skal code\_out observes og kontrolleres at riktig 2-bit sekvenser sendes ut til FSM-en. Finished signalet settes i tillegg høyt etter fire skift, noe som bekrefter at all data er sendt.

```
signal finished : std_logic;
    constant clk period : time := 20 ns;
begin
    uut: entity work.gamma shift reg
       port map (
            clk
                     => clk,
            reset
                     => reset,
            load
                    => load,
            shift en => shift en,
            code in => code in,
            code out => code out,
            finished => finished
        );
    clk process : process
    begin
        while now < 1000 ns loop
            clk <= '0';
            wait for clk period / 2;
           clk <= '1';
            wait for clk_period / 2;
        end loop;
        wait;
    end process;
    stim proc: process
    begin
        -- Reset
        reset <= '1';
       wait for clk period;
        reset <= '0';
        -- Load a code value (e.g., P: dash dash dot = 01010000)
        code in <= "01010000";
        load <= '1';
        wait for clk period;
        load <= '0';
        wait for clk period * 2;
        -- Perform 4 shifts
        for i in 0 to 3 loop
            shift_en <= '1';
            wait for clk_period;
            shift_en <= '0';
            wait for clk_period * 2;
        end loop;
        wait;
    end process;
end architecture;
```



Figur 10 Waveform Gamma shift register

### 4.3 Quarter second counter

I denne testbenchen testes counter\_slow module som er en generell klokketeller designet for å generere et rollover signal etter å ha telt til et spesifisert verdi k.Testbenchen simulerer klokkepulser og aktiverer enable signalert for å kontrollere at telleren øker korrekt. Når telleren når verdien k -1, forventes at rollover settes til høyt i en klokkesyklus og at telleren nullstilles. I wavecharten under ser vi at rollover signalet utløses presist i linje 2 og at Q øker sekvensielt.

```
port (
             CLK : in std_logic;
reset : in std_logic;
                      : in std logic;
             load
             enable : in std_logic;
                     : in std logic vector(n-1 downto 0);
                      : out std logic vector(n-1 downto 0);
             rollover : out std logic
         );
    end component;
                   : std logic := '0';
    signal clk
    signal reset : std_logic := '0';
signal load : std_logic := '0';
    signal enable : std logic := '1';
    signal data : std_logic_vector(n-1 downto 0) := (others => '0');
signal Q : std_logic_vector(n-1 downto 0);
    signal rollover : std logic;
    -- clock generation
    constant clk period : time := 10 ns;
begin
    clk_process : process
    begin
         while now < 200 ns loop</pre>
             clk <= '0';
             wait for clk period / 2;
             clk <= '1';
             wait for clk period / 2;
         end loop;
         wait;
    end process;
    uut: counter slow
         generic map (
             n \Rightarrow n
             k => k
         port map (
             CLK
                      => clk,
             reset
                      => reset,
                      => load,
             load
                      => enable,
             enable
             data
                      => data,
                      => Q,
             rollover => rollover
         );
    stimulus : process
    begin
         wait for 10 ns;
         reset <= '1';
        wait for clk_period;
        reset <= '0';
        wait for 150 ns;
        -- test done
```

```
wait;
end process;
end architecture;
```



Figur 11 Waveform Quarter second counter

### **4.4 FSM**

I denne testbenchen tester vi tilstandsmaskinen (FSM) for korrekt sekvensiell oppførsl. Ved å simulere kontrollsignaler som start, reset og qsec\_tick observerer hvordan FSM beverseg gjennom de ulike tilstandene. I wavecharten sjekker vi at LED lyser i riktig varighet ut i fra code\_out, signalene shift\_en og load\_reg aktiveres i riktig state. Tilslutt sjekker vi at FSM går i DONE state etter at alle bits er sendt. Dette vertifiseres ved at signalet emty blir høy.

```
library ieee;
use ieee.std_logic 1164.all;
use ieee.numeric std.all;
entity tb FSM is
end entity;
architecture sim of tb FSM is
    component FSM is
        port (
            clk : in std_logic;
reset : in std_logic;
start : in std_logic;
             qsec tick : in std logic;
             code out : in std logic vector(1 downto 0);
             empty : in std logic;
             load reg : out std logic;
             shift en : out std logic;
             led out : out std logic
        );
```

```
end component;
    signal clk : std_logic := '0';
signal reset : std_logic := '0';
signal start : std_logic := '0';
    signal qsec tick : std logic := '0';
    signal code out : std logic vector(1 downto 0) := "00";
                   : std logic := '0';
    signal empty
    signal load reg : std logic;
    signal shift en : std logic;
    signal led out : std logic;
    constant clk period : time := 20 ns;
begin
    uut: FSM
        port map (
                   => clk,
=> reset,
             clk
             reset
                     => start,
             start
             qsec tick => qsec tick,
             code out => code out,
                       => empty,
             empty
             load reg => load reg,
             shift en => shift en,
             led out => led out
         );
    -- Clock generation
    clk process : process
    begin
         while now < 1000 ns loop</pre>
             clk <= '0';
             wait for clk period / 2;
             clk <= '1';
             wait for clk period / 2;
         end loop;
         wait;
    end process;
    -- Stimulus
    stim proc: process
    begin
         -- Reset
        reset <= '1'; wait for clk_period;</pre>
        reset <= '0'; wait for clk period;</pre>
         -- Start signal
         start <= '1'; wait for clk_period;</pre>
         start <= '0'; wait for clk period * 2;</pre>
         -- Simuler kode for "dot" og flere qsec tick
        code_out <= "00";
         empty <= '0';</pre>
        qsec tick <= '1'; wait for clk period;</pre>
         qsec tick <= '0'; wait for clk period * 2;</pre>
```

```
qsec_tick <= '1'; wait for clk_period;
qsec_tick <= '0'; wait for clk_period * 2;

-- Neste symbol
code_out <= "10";

qsec_tick <= '1'; wait for clk_period;
qsec_tick <= '0'; wait for clk_period * 2;

-- Ferdig
empty <= '1';
qsec_tick <= '1'; wait for clk_period;
qsec_tick <= '1'; wait for clk_period;
qsec_tick <= '0'; wait;

end process;</pre>
```



Figur 12 Waveform FSM

## 4.5 Seven segment display

Denne testbenchen vertifiserer vi at seven\_seg modulen oversetter et 4-bit binært symbol til riktig 7-segment kode. Hver gyldig symbol testes i tilegg til ugyldig verdig. Wavecharten under bekrefter at riktig segmentmønster for våre symboler vises. I tillegg viser den at ugyldig verdi «1111» vises som «1111111» som slår av alle segmentene.

```
library ieee;
use ieee.std_logic_1164.all;
entity tb_seven_seg is
end tb_seven_seg;
architecture sim of tb_seven_seg is
    component seven_seg is
    port (
        chosen_symbol : in std_logic_vector(3 downto 0);
```

```
display : out std logic vector(0 to 6)
        );
    end component;
    signal chosen symbol : std logic vector(3 downto 0);
    signal display
                   : std logic vector(0 to 6);
begin
    uut: seven seg
        port map (
            chosen symbol => chosen symbol,
            display
                        => display
        );
    stim proc: process
    begin
        -- Test valid symbols
        chosen symbol <= "0000"; wait for 20 ns; -- P
        chosen symbol <= "0001"; wait for 20 ns; -- B
        chosen symbol <= "0010"; wait for 20 ns; -- 1
        chosen symbol <= "0011"; wait for 20 ns; -- 8
        chosen symbol <= "0100"; wait for 20 ns; -- 0
        chosen symbol <= "0101"; wait for 20 ns; -- -
        chosen symbol <= "0110"; wait for 20 ns; -- F
        chosen symbol <= "0111"; wait for 20 ns; -- G
        chosen symbol <= "1000"; wait for 20 ns; -- A
        chosen symbol <= "1111"; wait for 20 ns; -- invalid
        wait;
    end process;
end architecture;
```



Figur 13 Waveform 7-segment display

# 5.0 Resultat og diskusjon

Prosjektets mål var å implementere en fungerende gamma-kode-encoder på FPGA, der input fra bryter og knapper styrer et blinkemønster som vises på LEDR, og valgt symbol vises på 7-segmentdisplayet. Systemet består av flere delmoduler, og en FSM som styrer logikken.

Systemet fungere som forventet. Når KEY<sub>0</sub> trykkes blinker LEDR<sub>0</sub> i mønster som tilsvarer valgt gamma symbol. Gamma kodene genereres korrekt fra gamma\_lut, og shift\_reg sender ut 2-bit segmenter til FSM. FSM tolker koden riktig og styrer LED blink i henhold til lengde (kort, medium og lang). 7-segment displayet viser korrekt bokstav, tall, og regn som tilhører SW verdiene. Counter\_slow generer tick\_qsec hver 0.25 sekund og gir rytme til blinkemønsteret.

## 5.1 Utfordringer og debugging

Prosjektet med i utgangspunktet utviklet i Quartus, fordi mange av delmodulene slikt som counter\_slow, seven\_seg, shift\_register allerede var laget i tidligere laboppgaver. Dette sparte noe tid på gjenbruk, men førte også til flere runder med feilsøking og debugging som kunne vært unngått med tidlig simulering i modelsim med testbencher.

Noen av utfordringene jeg møtte på inskluderer:

- Tick\_qsec virket ikke: klokken ble først implementert med en annen form med harkoding quarter\_sec\_counter istedenfor den gemeriske klokken som slutt prosjektet inneholder. Den tidligere klokken ga ingen synlig puls. Etter mange forsøk med debugging valgt jeg å erstatte den men en tidligere delmodul som jeg har utviklet i en tidligere laboppgave. Denne versjonen ga en stabil tikkerpuls etter grundig test og justering av n og k.
- **FSM startet ikke som forventet:** prosjektet startet med flere tilstander, noe som skapte uønsked venting og dobbeltrykk på KEY<sub>1</sub> før LERD<sub>0</sub> begynte å blinke. Løsningen ble å gjerne vente tilstanden og starte direkte på S1 load.
- LEDR<sub>0</sub> blinket ikke først: FSM måtte omstruktureres slik at LED skrus på og av basert på qsec\_tick og riktig blinkvarighet. Flere forsøk ble gjort for å synkronisere med shift\_reg.
- **Debugging med LEDR:** LEDR<sub>7-0</sub> ble brukt aktivt for å vise interne signaler som tick\_qsec, shift\_en, load\_reg, finished, noe som gjorde lette å forstå FSM-ens atferd og isolere hvor probleme befant seg.

Når testbencher senere ble laget i ModelSim, ble feil lettere identifisere og forstå. Simuleringen ga tydelig innsyn i bølgediagrammer og gjorde det mulig å validere submodulene isolert før de ble koblet sammen. Om jeg hadde startet med testbencher som anbefalt ville jeg spart mye tid debugging.

Til senere prosjekter er det tre erfaringer jeg vil ta med meg fra dette prosjektet.

- **Start i ModelSim:** Det er eksrem viktig å starte med testbencher og simulere alle delmodulene før enn går til Quartus og fysisk programerer. Dette gjør det lettere å isolere feil og forstår kompleks oppførsel. Kompilering i ModelSim er også raskere.
- **Bruk tydelig logikk for FSM**: Fra start kunne jeg unngått å bruke så mange unødvendige tilstander. Systemet kunne starter på S1\_LOAD ettersom den initieres med et tasketrykk.
- Visuell debug signaler: Forsete å bruke LEDR aktivt til å feil søke. Det gir rask og intuitiv tilbakemelding fra FPGA.

# 6.0 Konklusjon

I dette prosjektet har jeg utviklet en fungerende gamma-kode-encoder på FPGA, styrt av en Finite State Machine(FSM). Systemet tolker inngang fra brytere og knapper, og blinker ut et mønster på LED som representerer en tilhørende gamma koden. Prosjektet kombinerer flere VHDL komponenter, inkludert klokketeller, skiftregister og lookuo table, som alle ble koblet sammen i en strukturert hoved modul.

Etter flere runder med feilsøking og testing fungerer systemet som ønsket. LEDR<sub>0</sub> blinker i riktig i tiktig mønster for valgt symbol, og både FSM og delkomponentene reagerer korrekt på signalet fra bruker og klokke.

Jeg har fått dypere innsikt i hvordan VHDL kan brukes til å modellere og simulere digitale systemer, spesielt hvordan en FSM koordinerer komplekse prosesser. Jeg har også lært viktigheten av å simulere i ModelSim før implementering på FPGA. Å starte rett i Quartus uten testbencher førte til mye tid brukt på debugging.

Til framtidige prosjekter vil jeg prioritere simulering tidlig i utviklingen og lage testbencher for alle delmoduler før integrasjon. Det gir bedre kontroll og forståelse gjennom hele prosessen. Systemet kan videreutvikles ved å støtte flere symboler, lydutgang, eller visuell representasjon på display.

# Litteraturliste

[1] D. \*M. Harris and S. L. harris, Digital Deign and Computer Architecture: RISC-V Edition\*, 1<sup>st</sup> ed. Cambridge, MA, USA: Morgan Kaufmann, 2022.

[2] B. Cohen, \*Free Range VHDL: No Strings Attached!\*, 2nd ed. Los Alamitos, CA, USA: VhdlCohen Publishing, 2013.