## Enunciado: ORGA1 / Práctica 3 - Arquitectura del CPU / Ejercicio 7

Dados los siguientes valores de la memoria y del registro R0 de la arquitectura ORGA1, ¿qué valores cargan en el registro R1 las siguientes instrucciones?

- a) MOV R1, 0x20 (inmediato)
- b) MOV R1, [0x20] (directo)
- c) MOV R1, [[0x20]] (indirecto)
- d) MOV R1, RO (registro)
- e) MOV R1, [R0] (indirecto registro)
- f) MOV R1, [R0 + 0x20] (indexado registro)

| Memoria   |           |
|-----------|-----------|
| Dirección | Contenido |
| 0×20      | 0x40      |
| 0x30      | 0x50      |
| 0x40      | 0x60      |
| 0×50      | 0×70      |

| Registros |           |
|-----------|-----------|
| Nombre    | Contenido |
| R0        | 0x30      |
| R1        | ???       |

# Contexto y conocimientos previos

Este ejercicio asume que las y los alumnos ya vieron la teórica sobre modos de direccionamiento y que han resuelto algunos ejercicios de programación assembler. Además es necesario haber comprendido el modelo de Von Neumann y estar familiarizado con la cartilla de la máquina ORGA1.

Es un buen ejercicio para repasar todos los modos de direccionamiento soportados por la máquina ORGA1 como así también validar el entendimiento que tienen sobre el ciclo de instrucción en ésta máquina y el impacto de los modos de direccionamiento durante las etapas de fetch y decode.

# Resolución

Como introducción al ejercicio me aseguro que se entienda el enunciado y que no haya dudas sobre la instrucción MOV más allá del modo de direccionamiento utilizado para el segundo operando.

### a) MOV R1, 0x20 (inmediato)



En este modo, el valor inmediato 0x20 incluído en la instrucción es directamente el valor que guardamos en R1. La nomenclatura "inmediato" hace referencia a que el valor está disponible inmediatamente como parte de la instrucción decodificada, no es necesario realizar ningún paso adicional.

¿Cómo obtenemos el valor inmediato durante el fetch y decode? ¿Cuántos accesos a memoria se necesitan para ejecutar la instrucción?

# b) MOV R1, [0x20] (directo)



En la sintaxis assembler de ORGA1, cuando nos encontramos un valor entre corchetes [] significa que debemos interpretarlo como una dirección de memoria. Para ejecutar la instrucción, primero leemos esa dirección de memoria y luego ese valor es el que termina usando la instrucción. En este caso, debemos leer la dirección [0x20] para obtener el valor 0x40, el cual termina siendo guardado en R1.

¿Y ahora cuántos accesos a memoria hacemos en total para ejecutar esta instrucción?

#### c) MOV R1, [[0x20]] (indirecto)



Si el modo directo hace una traducción simple: dirección  $\rightarrow$  contenido, el indirecto hace una traducción doble para obtener el operando de la instrucción:  $[[0x20]] \rightarrow [0x40] \rightarrow 0x60$ . Necesitamos leer 2 veces la memoria para obtener el valor final.

Sí están cursando AED2, ¿Les recuerda algo que hayan visto de C++?

Este modo es conceptualmente la misma idea que un puntero en C++. Un puntero es una variable que tiene su propia dirección de memoria, y en su contenido guardamos la dirección de algún otro dato que está en otro lugar de la memoria. En efecto, cuando desreferenciamos un puntero, estamos haciendo lo mismo que el modo de direccionamiento indirecto.

¿Tendría sentido tener un modo de direccionamiento del estilo [[[0x20]]]? ¿Cómo podríamos lograr lo mismo con los modos que ya posee la máquina ORGA1?

#### d) MOV R1, RO (registro)



Este modo es parecido al inmediato excepto que el valor a colocar en el registro destino lo obtenemos desde otro registro (en vez de especificarlo en la instrucción misma). Leemos R0 y colocamos su valor 0x30 en R1.

¿El valor de R0 es parte de la instrución?

No, la instrucción únicamente codifica que queremos copiar el contenido de R0 en R1. A priori no sabemos qué valor estará guardado en R0 cuando se ejecute esta instrucción.

#### e) MOV R1, [RO] (indirecto registro)



Este modo es análogo al indirecto, solo que en vez de codificar la dirección como parte de la instrucción, interpretamos el valor guardado en R0 como una dirección:  $[R0] \rightarrow [0x30] \rightarrow [0x50]$ .

¿Qué consideraciones hay que tener en cuenta para que esto funcione? ¿Qué sucede si el tamaño de la palabra difiere del tamaño de las direcciones de memoria?

En la máquina ORGA1 sucede que la palabra y las direcciones de memoria ambas tienen 16 bits. Por lo tanto podemos usar el valor de un registro directamente como una dirección de memoria. Caso contrario sería necesario completar o recortar bits.

¿Cuál sería el impacto si las palabras son más pequeñas que las direcciones? ¿Y al revés?

## f) MOV R1, [RO + 0x20] (indexado registro)



El modo indexado registro es como el modo registro, solo que utilizamos el valor guardado en el registro R0 como punto de partida y le sumamos un desplazamiento (el valor inmediato de la instrucción) para obtener la dirección final:

¿Podemos desplazarnos hacia atrás? ¿En qué situación sería útil este modo de direccionamiento?

### Conclusión

Si bien este ejercicio es relativamente sencillo, permite abordar durante su desarrollo diversos temas relaciones al diseño de la ISA de ORGA1, del formato de instrucción y del ciclo fetch-decode-execute, ya sea premeditadamente por parte del docente o según las preguntas y respuestas de las y los alumnos durante la clase.