## Design-Branch History Table (BHT)

## 2-bit Predictor, Saturation up-down counter

• Zwei Bits repräsentieren den aktuellen Zustand eines bedingten Sprungbefehls für jeden Eintrag in der Sprungtabelle:

| Two Bits | State              |
|----------|--------------------|
| "11"     | Strongly Taken     |
| "10"     | Weakly Taken       |
| "01"     | Weakly Not Taken   |
| "00"     | Strongly Not Taken |

- Anfangszustand jedes Eintrages ist Weakly Taken (siehe Seite 42)
- Neue Datentypen:
  - PredictionState: {STRONGLY\_TAKEN, WEAKLY\_TAKEN, WEAKLY\_NOT\_TAKEN, STRONGLY\_NOT\_TAKEN}
  - O Prediction: {TAKEN, NOT\_TAKEN}
- Beispiel einer BHT
  - 32 Einträge  $\rightarrow \log_2(32) = 5$
  - o Ein Indexvektor besitzt daher die Länge n=5.

| Index | Two bits representing the state |
|-------|---------------------------------|
| 00000 | 00                              |
| 00001 | 10                              |
| 00010 | 10                              |
| 00011 | 00                              |
| 00100 | 11                              |
| 00101 | 01                              |
|       |                                 |
| 11111 | 11                              |

- Register Files: Im Projektordner hdl gibt es die Entity regfile, die in der Datei regfile.vhd implementiert ist. Wie kann diese am besten eingesetzt werden?
  - Über ein write enable Signal we3 wird das Schreiben gesteuert. Nur wenn dieses Signal aktiviert ist, dann wird geschrieben. Das Signal wa3 gibt die Adresse (Index) an, welcher Eintrag geändert werden soll. Das Signal wd3 enthält das neue Wort, welches ins Register geschrieben wird.
  - O Wozu gibt es jeweils zwei rd und ra Signale?



