# بیش گزارش آزمایشگاه مدار منطقی آزمایش پنجم

|                     | ازمایش   | تیم ا |
|---------------------|----------|-------|
| 401110891/401011161 | ن مسیحی  | حسير  |
| الى: 402011166      | مهدی خصد | محمد  |

## پیش گزارش آزمایشگاه مدار منطقی

## فهرست

| فهرست                                     | 1 |
|-------------------------------------------|---|
|                                           |   |
| تراشه و قطعات مورد استفاده:               |   |
|                                           |   |
| شرح آزمایش:                               |   |
|                                           |   |
| ب)طراحی شمارنده با قابلیت مقداردهی موازی: |   |
|                                           | 3 |
|                                           | 4 |

# هدف آزمایش:

هدف از انجام این آزمایش پیاده سازی شمارنده دودوئی و BCD می باشد. در این آزمایش یک شمارنده با استفاده از فلیپ فلاپ (JKFF) ساخته و سپس مدار را تست می نماییم.

# تراشه و قطعات مورد استفاده:

- برد بورد
- تراشه 7495
- تراشه 74مس90
  - گيت XOR
  - گيت AND
    - گیت OR
  - گيت NOT
- 7SEG-BCD •

#### پیش گزارش آزمایشگاه مدار منطقی

## شرح آزمایش:

## الف)طراحی شمارنده با قابلیت شمارش رو به پایین:



شکل ۲- مدار شمارنده پیشنهادی با قابلیت شمارش رو به بالا و رو به پایین

مدار طراحی شده، قابلیت شمارش رو به بالا و پایین را دارد؛ زیرا 2 ورودی COUNT DOWN و COUNT UP با یکدیگر XOR شده اند و به طور مثال اگر ورودی COUNT DOWN = 1 و ورودی COUNT UP = 0 باشد، مدار طراحی شده پایین شمارنده است و بالعکس، اگر ورودی COUNT DOWN = 0 و ورودی COUNT UP = 1 باشد، مدار طراحی شده بالا شمارنده است.



#### بیش گزارش آزمایشگاه مدار منطقی

#### ب)طراحی شمارنده با قابلیت مقداردهی موازی:

را به مدار اضافه می کنیم؛ با COUNT DOWN و COUNT UP و COUNT UP و COUNT DOWN و يياده سازی اين شمارنده، به جای مدار قسمت COUNT DOWN = 1 است، حالت COUNT = 0 اضافه شده، در حالتی که OR و COUNT DOWN = 1 توجه به گیتهای مدار قسمت الف را داریم COUNT UP = 1 است، حالت COUNT = 0 و COUNT UP = 1 الف را داریم و در حالتی که الم

همچنین با اضافه کردن 4 گیت به عنوان ورودیهای موازی، این حالت را کنترل کرده ایم که اگر COUNT = 1 و LOAD = 1 باشد، مدار بدون تعییر بماند.



#### پ)ساخت شمارنده BCD مود 64 (0 تا 63):

با توجه به این که تراشه Is9074 یک شمارنده BCD با قابلیت شمارش رو به بالا و رو به پایین و مقدار دهی اولیه است، با کنار هم قرار دادن 2 تراشه Is9074 مدار مورد نظر را طراحی میکنیم. (خروجی شمارنده ها را با نمایشگرهای 7 قطعه ای مشاهده می کنیم.)

#### پیش گزارش آز مایشگاه مدار منطقی



#### ت)طراحی شمارنده سنکرونی که اعداد 0 تا 7 را سه تا سه تا بشمارد:

مطابق خواسته ی آزمایش، مدار مورد نظر باید اعداد 0 تا 7 را به گونه ای بشمارد که هر 2 عدد متوالی 3 واحد اختلاف داشته باشند؛ به عبارتی، شمارنده طراحی شده باید دنباله 3 < 0 > 1 > 1 > 4 > 7 > 5 < 5 > 0 را بشمارد .

با توجه به این که قرار است مدار با JKFF طراحی شود، ابتدا با رسم جدول حالت با توجه به مقدار ورودی، مقادیر هر کدام از L ها را تعیین می کنیم:

| 02 | Q1 | Q0 | X = 0 |    |    | X = 1 |    |    | J2  |     | K2  |     | J1  |     | K1  |     | 10  |     | K0  |     |
|----|----|----|-------|----|----|-------|----|----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|
| Q2 |    |    | Q2    | Q1 | Q0 | Q2    | Q1 | Q0 | Χ = | = 0 | Χ = | : 1 | Χ = | = 0 | χ = | - 1 | Χ = | = 0 | Χ = | - 1 |
| 0  | 0  | 0  | 1     | 0  | 1  | 0     | 1  | 1  | 1   | ×   | 0   | ×   | 0   | ×   | 1   | ×   | 1   | ×   | 1   | ×   |
| 0  | 0  | 1  | 1     | 1  | 0  | 1     | 0  | 0  | 1   | ×   | 1   | ×   | 1   | ×   | 0   | ×   | ×   | 1   | ×   | 1   |
| 0  | 1  | 0  | 1     | 1  | 1  | 1     | 0  | 1  | 1   | ×   | 1   | ×   | ×   | 0   | ×   | 1   | 1   | ×   | 1   | ×   |
| 0  | 1  | 1  | 0     | 0  | 0  | 1     | 1  | 0  | 0   | ×   | 1   | ×   | ×   | 1   | ×   | 0   | ×   | 1   | ×   | 1   |
| 1  | 0  | 0  | 0     | 0  | 1  | 1     | 1  | 1  | ×   | 1   | ×   | 0   | 0   | ×   | 1   | ×   | 1   | ×   | 1   | ×   |
| 1  | 0  | 1  | 0     | 1  | 0  | 0     | 0  | 0  | ×   | 1   | ×   | 1   | 1   | ×   | 0   | ×   | ×   | 1   | ×   | 1   |
| 1  | 1  | 0  | 0     | 1  | 1  | 0     | 0  | 1  | ×   | 1   | ×   | 1   | ×   | 0   | ×   | 1   | 1   | ×   | 1   | ×   |
| 1  | 1  | 1  | 1     | 0  | 0  | 0     | 1  | 0  | ×   | 0   | ×   | 1   | ×   | 1   | ×   | 0   | ×   | 1   | ×   | 1   |

## پیش گزارش آزمایشگاه مدار منطقی

سپس، با رسم جدول کارنو، هر یک از J و Kها را به دست می آوریم.

J2 = 1 k2 = 1

 $J1 = Q_0'X + Q_1X' + Q_1 \oplus X$   $K1 = Q_0'X + Q_0X' + X \oplus Q_0$ 

 $J0 = Q_0 'X' + Q_1 X + Q_0 Q_1 ' \\ K0 = Q_0 'X' + Q_1 X + Q_0 Q_1 '$ 

اکنون با استفاده از 3 فلیپ فلاپ و گیت های مورد نیاز، مدار را طراحی می کنیم.

