# بیش گزارش آزمایشگاه مدار منطقی آزمایش نهم

|                     | تیم ازمایش     |
|---------------------|----------------|
| 401110891/401011161 | حسین مسیحی     |
| 402011166           | محمد مهدى خصال |

#### فهرست

| رست                                                       | نهر  |
|-----------------------------------------------------------|------|
| -<br>ف آزمایش :                                           |      |
| ف از انجام این آزمایش پیادهسازی یک پشته سختافزاری میباشد. |      |
| الله و قطعات مورد استفاده:                                | ترا  |
| ناشیت تر اشههای استفاده شده:                              | ديتا |
| تراشه 74175: (Register)                                   | i    |
| تراشه 74157: (MUX)                                        |      |
| نراشه 7483:                                               | i    |
| تراشه 74150:                                              | i    |
| ِ ح آز مایش:                                              | ثىر  |
| مدار بیادهسازی شده در بروتئوس:                            |      |

## هدف آزمایش:

هدف از انجام این آزمایش پیادهسازی یک پشته سختافزاری میباشد.

## تراشه و قطعات مورد استفاده:

- تراشه Register 74175
  - تراشه 74150
  - تراشه 74154
  - تراشه 7483
    - فلیپ فلاب
  - تراشه 74157 MUX •
- AND , OR , XOR , XNOR گیتهای ullet
  - گیت NOT
    - کلاک

# دیتاشیت تراشههای استفاده شده:

تراشه 74175: (Register)



#### تراشه 74157: (MUX)



#### تراشه 7483:



#### تر اشه 74150:



## شرح آزمایش:

می خواهیم یک پشته را به صورت سخت افزاری پیاده کنیم. این پشته دارای یک حافظه 4 بیتی است که جمعاً 16 کلمه دارد و تنها با 4 خط آدرس قابل دسترسی است. دیاگرام سخت افزاری آن در شکل (1)دیده می شود

اشاره گر پشته) SP) شمارندهای با قابلیت شمارش رو به بالا و رو به پایین است و 4 بیتی می باشد MBR نیز یک LATCH است که خروجیهایش باید از طریق لامپهای دیودی همواره قابل رویت باشند. شاخص های پر و خالی بودن پشته نیز دو JKFF هستند اشاره گر SP در آغاز به پایین پشته (محل صفر حافظه) اشاره می کند و پشته خالی است و شاخص خالی بودن نشان می دهد که پشته خالی است. در زمانی که داده ای بخواهد در بالای پشته نوشته شود، یعنی پشته پر است و شاخص مربوط به آن را نشان می دهد عملیات پشته عبارتند از Push ,Pop ,Clear که سه کلید جداگانه در مدار باید موجود باشد. این عملیات به شرح زیر می باشند.

| Push  | Push.T1: | SP←SP + 1                                                         |
|-------|----------|-------------------------------------------------------------------|
|       | Push.T2: | M←(Data in), EMPTY ← 0<br>If (SP = 0) Then (Full ← 1)             |
| Pop   | Pop.T1:  | $MBR \leftarrow M$ , $SP \leftarrow SP - 1$ , $Full \leftarrow 0$ |
|       | Pop.T2:  | If $(SP = 0)$ Then $(EMPTY \leftarrow 1)$                         |
| Clear | Clear:   | $SP \leftarrow 0$ , $EMPTY \leftarrow 1$ , $Full \leftarrow 0$    |

واحد كنترل را نيز توسط دو كليد (1) عرص مولد پالس شبيه سازى كنيد



شکل (۱) : نمودار سخت افزاری پشته

مدار پیادهسازی شده در پروتئوس: کلیت مدار به صورت زیر است



که در این قسمت از مدار چهار بیت وردی دیتا را داریم .و دکمه های push,pup,clear را داریم .

و خروجی 00تا 03 که دیتا را نشان میدهد. و دو خروجی full, empty که هرزمان فعل شوند (یک شوند) به ما حالات empty, full را نشان میدهد.

و همچنین یک کلاک که برای کلاک خوردن باید ان را فشار بدهیم .



و تعداد ۱۶ ریجستر نیز استفاده شده است .



#### و یک کانتر دون که برای پوش و پاپ استفاده شده



## و در این قسمت بر اساس جدول کارنو احتمالات درست شده است .



#### و در اینجا اطلاعات هر بیت را میگیریم



#### در این قسمت به ریجستر ها ورودی میدهد.



## و در این قسمت نیز به ریجستر ها ورودی دیگری میدهیم .

