## Checklist

\*請依照這份 checklist 確定該繳交的檔案是否有交齊,並且在 Fin 填寫自己這個階段是否有完成。在 Comment 中寫上需要請助教特別注意的事, ex 沒完成,但做到什麼地步...

| Design Stage              | Description                                                                      | Fin    | Comment                       |
|---------------------------|----------------------------------------------------------------------------------|--------|-------------------------------|
| _ soign stage             |                                                                                  | (y/n)? | 如果有需要請在 comment 描述自己          |
|                           |                                                                                  | (),    | 的狀態、結果                        |
| Software                  | Your program (*.exe, *.m)                                                        | у      | 1.檔案請放在/SW 資料夾內               |
| (/SW)                     | ,                                                                                |        | 2.與硬體對應的軟體實作                  |
|                           |                                                                                  |        | 3.單純採用 ICcontest 者可以忽略這       |
|                           |                                                                                  |        | 部分                            |
|                           | Test pattern                                                                     | у      | 無測試資料                         |
| RTL implementation (/RTL) | Source file                                                                      | у      | 1.檔案請放在/RTL/hdl內              |
|                           | <verilog (*.v)="" file=""></verilog>                                             |        | 2.你所寫的電路檔、不會用來合成的             |
|                           |                                                                                  |        | model 所有.v 檔案                 |
|                           | Simulation file                                                                  | у      | 1.檔案請放在/RTL/sim 內             |
|                           | <testbench (*.v)<="" td=""><td></td><td>2.請在 misc.txt 描述哪些檔案需要加</td></testbench> |        | 2.請在 misc.txt 描述哪些檔案需要加       |
|                           | ncverilog.log, mist.txt>                                                         |        | 入模擬(或是自己寫好 filelist),並且       |
|                           |                                                                                  |        | 解釋 testbench 如何模擬你的功能         |
|                           | Spyglass report                                                                  | у      | 檔案請放在/RTL內                    |
|                           | <spyglass.rep></spyglass.rep>                                                    |        |                               |
| Synthesis                 | DC                                                                               | У      | 1.netlist 檔案請放在/SYN/netlist 內 |
| (/SYN)                    | < netlist (*.v),                                                                 |        | 2.其餘檔案請放在/SYN內                |
|                           | synthesis scripts(*.tcl),                                                        |        | 2.請記得附上 timing, power, area 的 |
|                           | synthesis log(*.log),<br>reports(*.rep), misc.txt>                               |        | report                        |
|                           | reports( .rep), mise.txt>                                                        |        | 3. 請在 misc.txt 中描述設定          |
|                           |                                                                                  |        | constrain 的原因以及合成的策略          |
|                           | ICC                                                                              | У      | 1.netlist 檔案請放在/APR/netlist 內 |
|                           | <pre><netlist (*.sdf)<="" (*.v),="" delay="" pre=""></netlist></pre>             |        | 2.其餘檔案請放在/APR內                |
|                           | P&R log (*.log), reports<br>(*.rep), DRC&LVS results                             |        | 3.請記得附上 timing, power, area 的 |
|                           | (*.rep)>                                                                         |        | report                        |
|                           | ( 5 ) -                                                                          |        | 4. 請在 misc.txt 中描述設定          |
| Dob                       | Doot Circulatio                                                                  |        | constrain 的原因以及 P&R 的策略       |
| P&R<br>(/APR)             | Post-Simulation                                                                  | У      | 1.檔案請放在/APR/posim 內           |
|                           | < testbench (*.v)<br>ncverilog.log>                                              |        |                               |
|                           | Power Analysis                                                                   | у      | 1.檔案請放在/APR/PT 內              |
|                           | <pre><pt_power.rep, scripts(*.tcl)=""></pt_power.rep,></pre>                     | ,      |                               |
| pdf document.             | 1.放入這份                                                                           | у      |                               |
| (/)                       | Gxx_Checklist.pdf,                                                               |        |                               |
|                           | Gxx_finalproject.pdf,                                                            |        |                               |
|                           | 2. 簡述如何使用你的 SW 驗證                                                                |        |                               |
|                           | 3.請附上你們 project 資料夾                                                              |        |                               |
|                           | 的路徑,並公開權限讓助教可                                                                    |        |                               |
|                           | 以抓到檔案                                                                            |        |                               |

## Software Usage

請描述你們如何利用其他軟體的實作來驗證演算法,並提供硬體所需的模擬資。

如果是完全採用 IC contest 的 testbench 以及測資,那麼也請在這邊說明

在測試 sine/cosine, square root, and natural logarithm 的時候,因為我們是採用 cordic algorithm 的方式去逼近的,所以模擬結果跟計算機算出來的結果會有些許誤差,除了看這些誤差的大小以外,我們還額外寫了 matlab 的 code 來驗證我們寫的 cordic algorithm 是否跟 matlab 上面的一樣。

至於加減乘除的話,我們就單純從網路上 http://weitz.de/ieee/ 來計算結果進行比較。

## Project path

由於 project 有許多檔案太大,所以在交 project 時只需要交上述 checklist 中要求的檔案, 其餘只要放在自己的資料夾下,並提供助教路徑就可以了。另外為了讓助教們可以抓到檔 案,請記得開啟可以讀取的權限。

~u107061240/ICLAB/final v2

Icc\_run 最後的版本為 icc\_run\_V4

## **Filetree**

為了方便助教們了解你 project 資料夾底下有哪些東西,請列出重要資料夾/檔案,並敘述功能

Ex:

hdl: 放置 RTL 檔案

top\_pipe.v 最後完成電路的 top module

\*.v 其餘的 module...

sim: 放置模擬的檔案

test\_top.v 為唯一模擬的 testbench.v

. . .

golden: 模擬所需的 data

input 的形式為 operand\_1(64bits)\_mode(3bits)\_operand\_2(64bits) 在 mode = 4-7 的 時候,我們只會用到一個 operand,所以只有 operand\_1 會有值,operand\_2 會設為 0

output 的形式為 result(64 bits)

posim:放置 post-sim 所需檔案

test post sim.v 為唯一模擬的 testbench.v

其餘皆按照 checklist 要求放置,需要注意的是助教若想試試 post-sim 以及 power\_analysis,.tcl 以及.f 的路徑可能需要修改