|                                                                                                                                                                                                                                             | 000: SCREENO WIDTH40 (TEXT1) 010: SCREENO WIDTH80 (TEXT2) 000: SCREEN1 (GRAPHIC1) 001: SCREEN2 (GRAPHIC2) 000: SCREEN3 (MULTI COLOR) 010: SCREEN4 (GRAPHIC3) 011: SCREEN4 (GRAPHIC4) 100: SCREEN6 (GRAPHIC5) 111: SCREEN7 (GRAPHIC6) 111: SCREEN7 (GRAPHIC6) 111: SCREEN7 (GRAPHIC7) 111: SCREEN10 (GRAPHIC7) |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                                                                                                                                                                                                                                             | <ul> <li>111: SCREEN12 (GRAPHIC7)</li> <li>111: SCREEN12 (GRAPHIC7)</li> <li>         水平帰線割込許可レジスタ         <ul> <li>○: 水平帰線割り込み禁止(通常の状態)</li> <li>1: 水平帰線割り込み許可</li> <li>いわゆる「走査線割り込み」の許可指定。</li> <li>割り込む走査線番号は R#19 に指定する。</li> </ul> </li> </ul>                                                           |
|                                                                                                                                                                                                                                             | <ul> <li>ライトペン割込許可レジスタ (MSX2では未使用, V9958ではこの機能は削除)</li> <li>○: ライトペン割り込み禁止 (通常の状態)</li> <li>1: ライトペン割り込み許可</li> <li>カラーバスの入出力方向指定レジスタ</li> </ul>                                                                                                                                                              |
| R#1: Mode register 1 bit 7 6 5 4 3 2 1 0 0 BL IE <sub>0</sub> M <sub>1</sub> M <sub>2</sub> 0 SI MAG                                                                                                                                        | 0: 出力(通常の状態)<br>1: 入力(デジタイズ機能を持ったMSX2でのみ使用可能)                                                                                                                                                                                                                                                                 |
|                                                                                                                                                                                                                                             | <ul><li>スプライトの拡大指定レジスタ</li><li>0: 拡大しない</li><li>1: 拡大する</li><li>スプライトのサイズ指定レジスタ</li><li>0: 8x8</li></ul>                                                                                                                                                                                                      |
|                                                                                                                                                                                                                                             | 1: 16x16  画面モードの指定レジスタ  10: SCREENO WIDTH40 (TEXT1) 10: SCREENO WIDTH80 (TEXT2) 00: SCREEN1 (GRAPHIC1) 00: SCREEN2 (GRAPHIC2)                                                                                                                                                                                 |
|                                                                                                                                                                                                                                             | 01: SCREEN3 (MULTI COLOR) 00: SCREEN4 (GRAPHIC3) 00: SCREEN6 (GRAPHIC4) 00: SCREEN6 (GRAPHIC5) 00: SCREEN7 (GRAPHIC6) 00: SCREEN8 (GRAPHIC7) 00: SCREEN10 (GRAPHIC7) 00: SCREEN11 (GRAPHIC7) 00: SCREEN11 (GRAPHIC7)                                                                                          |
|                                                                                                                                                                                                                                             | ● 垂直帰線割込許可レジスタ  0: 垂直帰線割り込み禁止 1: 垂直帰線割り込み許可(通常の状態)  いわゆる「垂直同期割り込み」の許可指定。 タイマーのように使われており、H. TIMIフックの割り込みそのものである。                                                                                                                                                                                               |
|                                                                                                                                                                                                                                             | <ul><li>■面表示許可レジスタ</li><li>0: 画面表示禁止</li><li>1: 画面表示許可(通常の状態)</li><li>名前は blind を示す BL だが、0 で表示禁止である。</li></ul>                                                                                                                                                                                               |
| R#2: Pattern name table base address register bit 7 6 5 4 3 2 1 0 0 A16 A15 A14 A13 A12 A11 A10                                                                                                                                             | ➤ SCREEN0~4 のパターンネームテーブルのアドレスを指定するレジスタ。<br>A9~A0 は 0 固定。                                                                                                                                                                                                                                                      |
| R#3: Color table base address register low bit 7 6 5 4 3 2 1 0 A13 A12 A11 A10 A9 A8 A7 A6                                                                                                                                                  | ➤ SCREEN2, 4 のカラーテーブルのアドレスを指定するレジスタ。<br>A5~A0 は 0 固定。A16~A14 は R#10 で指定する。                                                                                                                                                                                                                                    |
| R#4: Pattern generator table base address register bit 7 6 5 4 3 2 1 0 0 0 A16 A15 A14 A13 A12 A11  R#5: Sprite attribute table base address register low                                                                                   | ➤ SCREEN0~4 のパターンジェネレーターテーブルのアドレスを指定するレジスタ。<br>A10~A0 は 0 固定。                                                                                                                                                                                                                                                 |
| R#6: Sprite pattern generator table base address register low                                                                                                                                                                               | ➤ SCREEN1~12 のスプライトアトリビュートテーブルのアドレスを指定するレジスタ。<br>A8~A0 は 0b110000000 固定。A16~A15 は R#11 で指定。                                                                                                                                                                                                                   |
| hit 7 6 5 4 3 2 1 0 0 0 A16 A15 A14 A13 A12 A11  R#7: Text color/Back drop color register bit 7 6 5 4 3 2 1 0                                                                                                                               | ➤ SCREEN1~12 のスプライトパターンジェネレータテーブルのアドレスを指定するレジスタ。<br>A10~A0 は 0 固定。                                                                                                                                                                                                                                            |
| bit 7 6 5 4 3 2 1 0 BD7 BD6 BD5 BD4 BD3 BD2 BD1 BD0                                                                                                                                                                                         | GRAPHIC7以外の場合  TC3~TC0 SCREEN0 におけるテキストの色 BD3~BD0 パックドロップの色  GRAPHIC7の場合                                                                                                                                                                                                                                      |
| R#8: Mode register 2 bit 7 6 5 4 3 2 1 0 MS LP TP CB VR 0 SPD BW                                                                                                                                                                            | <ul> <li>▶ BD7~BD0 バックドロップの色<br/>SCREEN 10,11,12 の場合、YJKではなく SCREEN8と同じ色になる。</li> <li>▶ 白黒モード</li> </ul>                                                                                                                                                                                                      |
|                                                                                                                                                                                                                                             | 0: カラー(通常の状態) 1: 白黒32階調 MSXでは無効。                                                                                                                                                                                                                                                                              |
|                                                                                                                                                                                                                                             | 1: スプライト非表示<br>非表示にすると、VDPコマンドが多少速くなる。<br>▶ VRAMの種類指定<br>0: 16K×1bit または 16K×4bit<br>1: 64K×1bit または 64K×4bit                                                                                                                                                                                                 |
|                                                                                                                                                                                                                                             | <ul> <li>カラーバスの入出力選択         <ul> <li>0: 出力モード (通常の状態)</li> <li>1: 入力モード</li> </ul> </li> <li>カラーコード0をカラーパレットの色にする         <ul> <li>0: 透明の扱い (通常の状態)</li> <li>1: カラーパレットの色の扱い</li> </ul> </li> </ul>                                                                                                          |
|                                                                                                                                                                                                                                             | 1: カラーパレットの色の扱い  MSX-BASICで下記を実行すれば違いがわかる。 COLOR 15, 0, 2                                                                                                                                                                                                                                                     |
| R#9: Mode register 3                                                                                                                                                                                                                        | 1: マイトペンを使用する  ▼ウス (MSX2では未使用、V9958ではこの機能は削除)  0: マウスを使用しない (MSXでは常に0にする)  1: マウスを使用する  MS、LP は、MSXでは使用しない。 (MSX用のマウスは、PSGに接続されるのでこの機能とは無関係)                                                                                                                                                                  |
| bit 7 6 5 4 3 2 1 0  LN 0 S1 S0 IL EO NT DC                                                                                                                                                                                                 | <ul> <li>DLCLKモード</li> <li>0: DLCLK端子を出力モードにする</li> <li>1: DLCLK端子を入力モードにする</li> </ul> NTSC/PALモード                                                                                                                                                                                                            |
|                                                                                                                                                                                                                                             | <ul> <li>NTSC/PALモード         <ul> <li>0: NTSC (2621 ine)</li> <li>1: PAL (3131 ine)</li> </ul> </li> <li>RGB出力のみ有効。MSXはRGB出力を変換してコンポジット出力を精製しているため、この設定で NTSC, PAL を切り替えられる。</li> <li>Even/Odd 交互表示</li> </ul>                                                                                                |
|                                                                                                                                                                                                                                             | 0: Even field/0dd Field で同じ画像を表示 1: Even filed/0dd Field で2枚の画像を交互表示  → インターレース表示 0: ノンインターレース 1: インターレース                                                                                                                                                                                                     |
|                                                                                                                                                                                                                                             | ● 同期モード(YS信号)  00: VDPの画面を表示(常にYS=0)  01: 表示画面の透明部分で同期信号(YS=1)発生  10: 常に外部信号を選択(常にYS=1)  11: 予約  ■ 表示ライン数  0: 垂直192ライン                                                                                                                                                                                        |
| R#10: Color table base address register high bit 7 6 5 4 3 2 1 0 0 0 0 0 0 A16 A15 A14                                                                                                                                                      | 0: 垂直192ライン 1: 垂直212ライン  ト                                                                                                                                                                                                                                                                                    |
| R#11: Sprite attribute table base address register high bit 7 6 5 4 3 2 1 0 0 0 0 0 0 0 A16 A15                                                                                                                                             | A5~A0 は 0 固定。A13~A6 は R#3 で指定する。  ■ SCREENI~12 のスプライトアトリビュートテーブルのアドレスを指定するレジスタ。                                                                                                                                                                                                                               |
| <u> </u>                                                                                                                                                                                                                                    | A8~A0 は 0b000000000 固定。A14~A9 は R#5 で指定。                                                                                                                                                                                                                                                                      |
| R#13: Blinking period register bit 7 6 5 4 3 2 1 0 CN3 CN2 CN1 CN0 CF3 CF2 CF1 CF0                                                                                                                                                          | SCREENO WIDTH 80 (TEXT2) のモードにおいて、パターンにブリンク属性が付いているときは、このレジスタで指定された色と R#7 で指定された色が交互に表示される。                                                                                                                                                                                                                   |
|                                                                                                                                                                                                                                             | <ul> <li>偶数ページの表示時間 (GRAPHIC4~7 の場合)</li> <li>R#7 の色の表示時間 (TEXT2 の場合)</li> <li>奇数ページの表示時間 (GRAPHIC4~7 の場合)</li> <li>R#12 の色の表示時間 (TEXT2 の場合)</li> <li>SCREENO WIDTH 80 (TEXT2) のモードではブリンク属性が付いているパターンの R#7, R#12 の色の切り替え時間 GRAPHIC4~7 のモードでは偶数ページ・奇数ページの交互切り替え時間指定。</li> </ul>                                |
| R#14: VRAM A ccess base address register bit 7 6 5 4 3 2 1 0 0 0 0 0 0 A16 A15 A14                                                                                                                                                          | VRAMにアクセスするときに、アドレスの上位3bit をこのレジスタにセットする。<br>この値は、SCREEN0~3 の時には、VRAMアクセスによるアドレスインクリメント<br>の影響を受けない。(TMS9918との互換のため)                                                                                                                                                                                          |
| R#15: Status register pointer bit 7 6 5 4 3 2 1 0 0 0 0 0 S3 S2 S1 S0                                                                                                                                                                       | <ul> <li>SCREEN4以上では A13 のキャリーを受けて自動的にインクリメントする。</li> <li>▶ VDPのステータスレジスタ(S#0~S#9)を読みだす際に、読みだすステータスレジスタの番号を指定するレジスタである。0~9 の範囲で指定する。</li> </ul>                                                                                                                                                               |
|                                                                                                                                                                                                                                             | ▶ カラーパレットにアクセスする際に、アクセスするカラーパレット番号を指定するレジスタである。0~15 の範囲で指定する。                                                                                                                                                                                                                                                 |
|                                                                                                                                                                                                                                             | <ul><li>▶ VDPのレジスタに対して連続アクセスするときの、レジスタ番号を指定する。<br/>0~46 の範囲で指定する。</li><li>▶ アクセスの際に、レジスタ番号をインクリメントするか否か指定する。</li></ul>                                                                                                                                                                                        |
| R#18: Display adjust register bit 7 6 5 4 3 2 1 0 V3 V2 V1 V0 H3 H2 H1 H0                                                                                                                                                                   | 0: オートインクリメント<br>1: オートインクリメント禁止       水平方向の表示位置指定。-8~+7 の範囲で指定。                                                                                                                                                                                                                                              |
| R#19: Interrupt line register                                                                                                                                                                                                               | ● 垂直方向の表示位置指定。-8~+7 の範囲で指定。 MSX-BASIC の SET ADJUST命令で設定されるレジスタである。 水平方向では+の値で左にずれ、垂直方向では+にすると上にずれる。                                                                                                                                                                                                           |
| R#20: Color burst register 1 bit 7 6 5 4 3 2 1 0                                                                                                                                                                                            | ▶ R#0 の bit4 (IE <sub>1</sub> ) が 1 の場合に、割り込みが発生するライン番号を指定する。<br>画面表示上のライン番号ではなく、VRAM上のライン番号を指定するため、<br>画面上のどのあたりで割り込みが発生するかは、R#23 に設定している内容に影響されて上下することに注意すること。<br>VDPのコンポジット出力の設定レジスタ。                                                                                                                      |
| bit 7 6 5 4 3 2 1 0 0 0 0 0 0 0 0 0 0  R#21: Color burst register 2 bit 7 6 5 4 3 2 1 0 0 0 1 1 1 1 0 1 1  R#22: Color burst register 3 bit 7 6 5 4 3 2 1 0                                                                                 | MSXでは、VDPのコンポジット出力は使っていないことが多いので書き換えてはならない。 VDPのコンポジット出力の設定レジスタ。 MSXでは、VDPのコンポジット出力は使っていないことが多いので書き換えてはならない。                                                                                                                                                                                                  |
| R#23: Display offset register bit 7 6 5 4 3 2 1 0 D07, D06, D05, D04, D03, D02, D01, D00                                                                                                                                                    | VDPのコンポジット出力の設定レジスタ。 MSXでは、VDPのコンポジット出力は使っていないことが多いので書き換えてはならない。                                                                                                                                                                                                                                              |
| R#24: 欠番  R#25: Mode register 4 (V9958) bit 7 6 5 4 3 2 1 0  O CMD VDS YAE YJK WTE MSK SP2                                                                                                                                                  |                                                                                                                                                                                                                                                                                                               |
|                                                                                                                                                                                                                                             | <ul> <li>★平スクロールの画面サイズ指定         <ul> <li>0: スクロールは 1ページ内で行われる (通常の状態)</li> <li>1: スクロールは 2ページつなげて行われる</li> </ul> </li> <li>左端8画素マスク指定         <ul> <li>0: マスクしない (通常の状態)</li> <li>1: マスクする</li> </ul> </li> </ul>                                                                                            |
|                                                                                                                                                                                                                                             | <ul> <li>VDPアクセスウェイト機能</li> <li>0: ウェイト機能を無効にする (通常の状態)</li> <li>1: ウェイト機能を有効にする</li> <li>CPUがアクセスした際に、V9958のVRAMアクセスが完了するまで、全てのV9958ボートに対するアクセスに対してでを発生させる。</li> <li>レジスタとカラーバレットのアクセス未完了及びVDPコマンドのデータレディによるウェイト機能は無い。</li> <li>YJKモード</li> </ul>                                                            |
|                                                                                                                                                                                                                                             | YJKモード     O: VRAM上のデータをRGB方式と解釈して表示する     スプライトの表示に関しては従来通り。     I: VRAM上のデータをYJK方式と解釈して、これを RGBに変換して表示する     スプライトの表示に関してはカラーバレットを使う。      YAEモード     O: VRAM上の各画素データにアトリビュートがないモード。     I: VRAM上の各画素データにアトリビュートがあるモード。                                                                                     |
|                                                                                                                                                                                                                                             | 1: VRAM上の各画素データにアトリビュートがあるモード。  VDSモード 0: V9958の端子8は CPUCLK出力 1: V9958の端子8は VDS出力  VDPコマンドモード 0: SCREEN5~12でのみVDPコマンド使用可能(通常の状態) 1: SCREEN0~4でもVDPコマンド使用可能                                                                                                                                                    |
| R#26: Horizontal scroll register high (V9958) bit 7 6 5 4 3 2 1 0 0 0 HO8 HO7 HO6 HO5 HO4 HO3                                                                                                                                               | 1: SCREEN0~4でもVDPコマンド使用可能  1 にすると、SCREEN0~4では、SCREEN8 と同じ動作になる。                                                                                                                                                                                                                                               |
| R#27: Horizontal scroll register low (V9958) bit 7 6 5 4 3 2 1 0 0 0 0 0 0 HO2 HO1 HO0 R#32: Source X low register                                                                                                                          | <ul><li>水平スクロール位置指定</li><li>水平スクロール位置指定</li></ul>                                                                                                                                                                                                                                                             |
| bit 7 6 5 4 3 2 1 0  SX7 , SX6 , SX5 , SX4 , SX3 , SX2 , SX1 , SX0  R#33: Source X high register bit 7 6 5 4 3 2 1 0                                                                                                                        | ▶ VDPコマンドにおける転送元基準点のX座標 下位8bit                                                                                                                                                                                                                                                                                |
| R#34: Source Y low register bit 7 6 5 4 3 2 1 0 SY7 SY6 SY5 SY4 SY3 SY2 SY1 SY0                                                                                                                                                             | ▶ VDPコマンドにおける転送元基準点のX座標 上位1bit                                                                                                                                                                                                                                                                                |
| R#35: Source Y high register bit 7 6 5 4 3 2 1 0 0 0 0 0 0 SY9 SY8                                                                                                                                                                          | <ul><li>VDPコマンドにおける転送元基準点のY座標 下位8bit</li><li>VDPコマンドにおける転送元基準点のY座標 上位2bit</li></ul>                                                                                                                                                                                                                           |
| R#36: Destination X low register bit 7 6 5 4 3 2 1 0 DX7 , DX6 , DX5 , DX4 , DX3 , DX2 , DX1 , DX0  R#37: Destination X high register                                                                                                       | ▶ VDPコマンドにおける転送先基準点のX座標 下位8bit                                                                                                                                                                                                                                                                                |
| bit 7 6 5 4 3 2 1 0 0 0 0 0 0 0 0 DX8  R#38: Destination Y low register bit 7 6 5 4 3 2 1 0                                                                                                                                                 | ▶ VDPコマンドにおける転送先基準点のX座標 上位1bit                                                                                                                                                                                                                                                                                |
| R#39: Destination Y high register bit 7 6 5 4 3 2 1 0 0 0 0 0 0 DY9 DY8                                                                                                                                                                     | ▶ VDPコマンドにおける転送先基準点のY座標 下位8bit                                                                                                                                                                                                                                                                                |
| R#40: Number of dot X low register bit 7 6 5 4 3 2 1 0  NX7 NX6 NX5 NX4 NX3 NX2 NX1 NX0                                                                                                                                                     | <ul><li>VDPコマンドにおける転送先基準点のY座標 上位2bit</li><li>VDPコマンドにおけるX方向の転送数 下位8bit</li></ul>                                                                                                                                                                                                                              |
| R#42: Number of dot Y low register                                                                                                                                                                                                          | ▶ VDPコマンドにおけるX方向の転送数 上位1bit                                                                                                                                                                                                                                                                                   |
| bit 7 6 5 4 3 2 1 0  NY7 NY6 NY5 NY4 NY3 NY2 NY1 NY0                                                                                                                                                                                        | ▶ VDPコマンドにおけるY方向の転送数 下位8bit                                                                                                                                                                                                                                                                                   |
| R#44: Color register bit 7 6 5 4 3 2 1 0 CH3 CH2 CH1 CH0 CL3 CL2 CL1 CL0                                                                                                                                                                    | ▶ VDPコマンドにおけるY方向の転送数 上位2bit  ■ 悪値指定                                                                                                                                                                                                                                                                           |
| R#45: Argument register bit 7 6 5 4 3 2 1 0 0 MXC MXD MXS DIY DIX EQ MAJ                                                                                                                                                                    | ● 画素値指定  VDPコマンドのパラメータ                                                                                                                                                                                                                                                                                        |
| i i                                                                                                                                                                                                                                         | <ul><li>ロジカルオペレーションコード指定</li><li>コマンドコード指定</li></ul>                                                                                                                                                                                                                                                          |
| register (Read only) S#0: Status register 0 bit 7 6 5 4 3 2 1 0 F 55 C , 5th sprite, # ,                                                                                                                                                    | <b>第5/第0) フポニ ハ 平</b> 口                                                                                                                                                                                                                                                                                       |
|                                                                                                                                                                                                                                             | <ul> <li>第5 (第9) スプライト番号</li> <li>衝突フラグ<br/>複数のスプライトのドットが重なっている状態が発生しているときに 1 になる。<br/>どこも重なっていない場合は 0 になる。</li> <li>第5 (第9) スプライトフラグ<br/>1水平線上にスプライトが 5個 (GRAPHIC3~7 では 9個)並んでいるときに 1 になる。<br/>並んでいない場合は 0 になる。</li> </ul>                                                                                   |
| S#1: Status register 1 bit 7 6 5 4 3 2 1 0 FL LPS , ID# , FH                                                                                                                                                                                | 並んでいない場合は 0 になる。  ■ 垂直帰線割り込みフラグ  垂直帰線割り込みが発生したときに 1 になり、読みだすと 0 にクリアされる。                                                                                                                                                                                                                                      |
|                                                                                                                                                                                                                                             | <ul> <li>水平帰線割り込みフラグ<br/>水平帰線割り込みが発生したときに 1 になり、読みだすと 0 にクリアされる。</li> <li>✓ VDPのID番号 (固定値)<br/>0: V9938<br/>2: V9958</li> </ul>                                                                                                                                                                               |
|                                                                                                                                                                                                                                             | <ul><li>ライトペンスイッチ (MSX2では未使用、V9958でこの機能は削除)</li><li>ライトペンスイッチ (MSX2では未使用、V9958でこの機能は削除)</li></ul>                                                                                                                                                                                                             |
|                                                                                                                                                                                                                                             | <ul> <li>VDPコマンド実行中フラグ         <ul> <li>() VDPコマンド停止中</li> <li>() VDPコマンド実行中</li> </ul> </li> <li>表示フィールドフラグ         <ul> <li>() 第1フィールド</li> <li>() 第2フィールド</li> </ul> </li> </ul>                                                                                                                           |
|                                                                                                                                                                                                                                             | <ul> <li>境界色発見フラグ</li> <li>0: 定常状態</li> <li>1: VDPコマンドの SRCH で境界色・非境界色を発見したら 1</li> <li>水平帰線期間フラグ (Hブランキング)</li> <li>0: 水平帰線期間でない</li> <li>1: 水平帰線期間中</li> <li>垂直帰線期間フラグ (Vブランキング)</li> </ul>                                                                                                                 |
|                                                                                                                                                                                                                                             | <ul> <li>垂直帰線期間フラグ (Vブランキング)</li> <li>0: 垂直帰線期間でない</li> <li>1: 垂直帰線期間中</li> <li>転送準備完了フラグ (Transfer Ready)</li> <li>0: 転送不可</li> <li>1: 転送可</li> <li>CPU to VRAM, VRAM to CPU 等のVDPコマンドを実行中に、CPUはこのフラグをみながらデータを読み書きする。</li> </ul>                                                                             |
| S#4: Column register high bit 7 6 5 4 3 2 1 0                                                                                                                                                                                               | CPU to VRAM, VRAM to CPU 等のVDPコマントを実行中に、CPUはこのプラグをみなからデータを読み書きする。  ▶ スプライトの衝突位置 X座標下位8bit                                                                                                                                                                                                                     |
| S#5: Row register low bit 7 6 5 4 3 2 1 0 Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0                                                                                                                                                                           | ▶ スプライトの衝突位置 X座標上位1bit                                                                                                                                                                                                                                                                                        |
| S#6: Row register high bit 7 6 5 4 3 2 1 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1                                                                                                                                                              | ▶ スプライトの衝突位置 Y座標下位8bit  ▶ スプライトの衝突位置 Y座標上位2bit  + 体標を示す MSY2ではライトない/マウスは接続できないので、実際スプライトの衝突座標のみの利用になる                                                                                                                                                                                                         |
| <ul> <li>※S#3.4,5,6 は、S#5 を読みだすとリセットされるので読みだし順序に注意。</li> <li>※Y9 は、実質常に0。ライトベン/マウスの座標の時に EOフラグ(偶数・奇数の</li> <li>※X座標、Y座標ともに実際の衝突位置を(XC,YC)とした場合に、下記のオ(X,Y)=(XC+12,YC+8)</li> <li>S#7: Color register</li> <li>bit 7 6 5 4 3 2 1 0</li> </ul> |                                                                                                                                                                                                                                                                                                               |
| S#8: Border register low bit 7 6 5 4 3 2 1 0 BX7 BX6 BX5 BX4 BX3 BX2 BX1 BX0                                                                                                                                                                | ▶ POINT, VRAM to CPU 等のVDPコマンドを実行すると、VRAM上の値がこのレジスタにセットされる。                                                                                                                                                                                                                                                   |
| S#9: Border register high bit 7 6 5 4 3 2 1 0 1 1 1 1 1 1 BX8                                                                                                                                                                               | <ul><li>▶ VDPコマンド SRCH で検出した境界・非境界位置 X座標下位8bit</li><li>▶ VDPコマンド SRCH で検出した境界・非境界位置 X座標上位1bit</li></ul>                                                                                                                                                                                                       |
|                                                                                                                                                                                                                                             |                                                                                                                                                                                                                                                                                                               |

VDPのレジスタ Control register (Write only)

R#0: Mode register 0
bit 7 6 5 4 3 2 1 0
0 DG IE2 IE1 M5 M4 M3 0

→ 画面モードの指定レジスタ

Control Register は書き込み専用。Status Register は読み出し専用である。 MSX-BASIC では、VDP(n) を使うことで、Control Register に対する読み出しのような挙動をするが、これは書き込んだ内容をワークエリア内に保持していて、読みだし時にはそのワークエリアに保持している内 容を返しているのである

答を返じているのである。 Control Register と、MSX-BASICでの VDP(n) の n と、ワークエリアの対応関係を下記表にまとめておく。 なお、MSX-BASIC でも VDP(33)~VDP(47) は、書き込み専用である。読みだすと Iliegal Function Call のエラーになる。

|                  |         |          | -          |
|------------------|---------|----------|------------|
| Control Register | VDP(n)  | ワークエリア名  | ワークエリアアドレス |
| R#0              | VDP(0)  | REG0SAV  | 0xF3DF     |
| R#1              | VDP(1)  | REG1SAV  | 0xF3E0     |
| R#2              | VDP(2)  | REG2SAV  | 0xF3E1     |
| R#3              | VDP(3)  | REG3SAV  | 0xF3E2     |
| R#4              | VDP(4)  | REG4SAV  | 0xF3E3     |
| R#5              | VDP(5)  | REG5SAV  | 0xF3E4     |
| R#6              | VDP(6)  | REG6SAV  | 0xF3E5     |
| R#7              | VDP(7)  | REG7SAV  | 0xF3E6     |
| R#8              | VDP(9)  | REG8SAV  | 0xFFE7     |
| R#9              | VDP(10) | REG9SAV  | 0xFFE8     |
| R#10             | VDP(11) | REG10SAV | 0xFFE9     |
| R#11             | VDP(12) | REG11SAV | 0xFFEA     |
| R#12             | VDP(13) | REG12SAV | 0xFFEB     |
| R#13             | VDP(14) | REG13SAV | 0xFFEC     |
| R#14             | VDP(15) | REG14SAV | 0xFFED     |
| R#15             | VDP(16) | REG15SAV | 0xFFEE     |
| R#16             | VDP(17) | REG16SAV | 0xFFEF     |
| R#17             | VDP(18) | REG17SAV | 0xFFF0     |
| R#18             | VDP(19) | REG18SAV | 0xFFF1     |
| R#19             | VDP(20) | REG19SAV | 0xFFF2     |
| R#20             | VDP(21) | REG20SAV | 0xFFF3     |
| R#21             | VDP(22) | REG21SAV | 0xFFF4     |
| R#22             | VDP(23) | REG22SAV | 0xFFF5     |
| R#23             | VDP(24) | REG23SAV | 0xFFF6     |
| R#25             | VDP(26) | REG25SAV | 0xFFF8     |
| R#26             | VDP(27) | REG26SAV | 0xFFF9     |
| R#27             | VDP(28) | REG27SAV | 0xFFFA     |
| R#32             | VDP(33) | 無し       | 無し         |
| R#33             | VDP(34) | 無し       | 無し         |
| R#34             | VDP(35) | 無し       | 無し         |
| R#35             | VDP(36) | 無し       | 無し         |
| R#36             | VDP(37) | 無し       | 無し         |
| R#37             | VDP(38) | 無し       | 無し         |
| R#38             | VDP(39) | 無し       | 無し         |
| R#39             | VDP(40) | 無し       | 無し         |
| R#40             | VDP(41) | 無し       | 無し         |
| R#41             | VDP(42) | 無し       | 無し         |
| R#42             | VDP(43) | 無し       | 無し         |
| R#43             | VDP(44) | 無し       | 無し         |
| R#44             | VDP(45) | 無し       | 無し         |
| R#45             | VDP(46) | 無し       | 無し         |

## BIOSからのアクセス VDPを制御するためのBIOSファンクションがいくつか存在している。 BIOSを使うことにより、I/Oを直接制御するよりも簡単にVDPをコントロールすることができる。

```
ここでは、それらを紹介する。
■DISSCR (0x0041)
 機能: 画面表示の禁止 (R#1 bit6(BL) を 0 にする)
 入力: なし
```

VDP(47) 無し

無し

出力: なし 変化するレジスタ: AF, BC

R#46

■ENASCR (0x0044) 機能: 画面の表示 (R#1 bit6(BL) を 1 にする)

入力: なし 出力: なし 変化するレジスタ: AF, BC

■WRTVDP (0x0047) 機能: VDPのレジスタに値を書き込む 入力: CIにレジスタ番号, BIこ書き込むデータ。レジスタ番号は 0~23, 32~46 出力: なし 変化するレジスタ: AF, BC

■RDVRM (0x004A) 機能: VRAMの内容を読み込む(※TMS9918想定のためアドレスは下位14bitのみ指定可能。)

入力: HLに読みだすVRAMアドレス 出力: Aに読みだした値

変化するレジスタ: AF

■MTV YNN (XXXVIII CAMPA) 機能・VRAMに値を書き込む (※TMS9918想定のためアドレスは下位14bitのみ指定可能。) 入力: HLに書き込むVRAMアドレス, Aに書き込む値

出力: なし

■SETRD (0x0050)

機能・VDPにVRAMアドレスをセットして読み出せる状態にする(※TMS9918想定のためアドレスは下位14bitのみ指定可能。) 入力: HLにVRAMアドレス 出力・だし

変化するレジスタ: AF ■SETWRT (0x0053) 機能・VDFCVRAMアドレスをセットして書き込める状態にする(※TMS9918想定のためアドレスは下位14bitのみ指定可能。) 入力: HLにVRAMアドレス

出力: なし 変化するレジスタ: AF

■FILVRM (0x0056)

■ IL VM (MADOM) 機能・VRAMの指定領域を指定の値で埋める(※TMS9918想定のためアドレスは下位14bitのみ指定可能。) 入力: HLICVRAMの指定の領域の先頭アドレス, BCに指定の領域のバイト数, A埋める値

出力: なし 変化するレジスタ: AF, BC

■LDIRMV (0x0059) 機能: VRAMからCPUメモリヘブロック転送 入力: HLに転送元VRAMアドレス, DEに転送先CPUメモリアドレス, BCに転送バイト数。VRAMアドレスは 16bit有効。 出力: なし

変化するレジスタ: すべて

■LDIRVM (0x005C) 機能: CPUメモリからVRAMへブロック転送

MAI: GLUNG STORM 変化するレジスタ: すべて

■CHGMOD (0x005F) 機能: スクリーンモードを変更する。パレットは初期化しない。 入力: Aにスクリーンモード (0~8)

出力: なし

変化するレジスタ: すべて 備考: 内部で SUB-ROM を呼び出す。

■CHGCLR (0x0062) 機能: 画面の色を変える。 入力: FORCLR(0xF3E9)に前景色。BAKCLR (0xF3EA) に背景色。BDRCLR (0xF3EB) に周辺色。

変化するレジスタ: すべて

■NMI (0x0066)

■NMI (UXUU06) 機能: NMI 処理ルーチンを実行。 入力: なし 出力: なし 変化するレジスタ: なし

■CLRSPR (0x0069) 

出力: なし 変化するレジスタ: すべて 備考: 内部で SUB-ROM を呼び出す。

■INITXT (0x006C) 

出力: なし 変化するレジスタ: すべて

備考: 内部で SUB-ROM を呼び出す。

■INIT32 (0x006F) 機能: 画面を SCREEN1モードに初期化する。パレットは初期化しない。 入力: T32NAM (0xF3BD) にパターンネームテーブル。T32COL (0xF3C1) にカラーテーブル。T32ATR (0xF3C3) にスプライトアトリビュートテーブル。T32PAT (0xF3C5) にスプライトジェネレータテーブル。 出力: なし 変化するレジスタ: すべて

備考: 内部で SUB-ROM を呼び出す。 ■INIGRP (0x0072) 機能: 画面を SCREEN2に初期化する。パレットは初期化しない。

入力: GRPNAM (0xF3C7) にパターンネームテーブル。GRPC OL (0xF3C9) にカラーテーブル。GRPC QP(0xF3CB)にパターンジェネレータテーブル。GRPATR (0xF3CD) にスプライトアトリビュートテーブル。GRPATR (0xF3CD) にスプライトアトリビュートテーブル。GRPATR (0xF3CD) にスプライトジェネレータテーブル。出力: なし 変化するレジスタ: すべて 備考: 内部で SUB-ROMを呼び出す。

■INIMUL (0x0075)

■Midmol (0x0007) 機能・画面を SCREEN3モードに初期化する。パレットは初期化しない。 入力: MLTNAM (0xF3D1) にパターンネームテーブル。MULC OL (0xF3D3) にカラーテーブル。MULC GP(0xF3D5)にパターンジェネレータテーブル。MULATR (0xF3D7) にスプライトアトリビュートテーブル。 MULPAT (0xF3D9) にスプライトジェネレータテーブル。 変化するレジスタ: すべて 備考: 内部で SUB-ROM を呼び出す。

■SETTXT (0x0078) 機能: VDPのみを SCREENOモード(40x24)にする。 入力: INITXTと同じ。

出力: なし 変化するレジスタ: すべて 備考: 内部で SUB-ROM を呼び出す。 ■SETT32 (0x007B)

機能: VDPのみを SCREEN1モードにする。 入力: INIT32と同じ。 出力: なし 変化するレジスタ: すべて 備考: 内部で SUB-ROM を呼び出す。

■SETGRP (0x007E) 機能: VDPのみを SCREEN2モードにする。 入力: INIGRPと同じ。

出力: なし 変化するレジスタ: すべて 備考: 内部で SUB-ROM を呼び出す。 ■SETMUL (0x0081) 機能: VDPのみを SCREEN3モードにする。 入力: INIMLTと同じ。

出力: なし 変化するレジスタ: すべて 備考: 内部で SUB-ROM を呼び出す。

■CALPAT (0x0084)

■CALFAT (0X0084) 機能: スプライトジェネレータテーブルのアドレスを返す。 入力: Aにスプライト番号 出力: HLにアドレス 変化するレジスタ: AF,DE,HL

■CALATR (0x0087) 機能: スプライトアトリビュートテーブルのアドレスを返す。 入力: Aにスプライト番号 出力: HLにアドレス 変化するレジスタ: AF.DE.H

■GSPSIZ (0x008A) 機能:現在のスプライトサイズを返す。 入力: なし 出力: Aにスプライトサイズ。

16x16のとき Cフラグ=1, それ以外の時 Cフラグ=0 変化するレジスタ: AF

■GRPPRT (0x008D) 機能: グラフィック画面に文字を描画する。 入力: Aにキャラクタコード。SCREEN5~8の場合は LOGOPR (0xFB02) にロジカルオペレーションコード。 出力:なし 変化するレジスタ:なし

備考: SCREEN5以上の場合、内部でSUB-ROMを呼び出す。

#### I/Oポートを使った直接アクセス

CPU の OUT命令、IN命令 等を用いて VDP に直接アクセスできる。 ここではその手順について紹介する。

VDPが接続されている I/Oアドレスは固定ではなく、MAIN-ROM の 0x0006番地、0x0007番地に記録されている値から求めるのが正式なアドレス取得方法である。0x0006番地に記録されている値を n, 0x0007番地に記録されている値を n とすると、下記の表の方法で Port#0~3 のアドレスが確定する。

| ポート番号          | アドレス | 用途                      |
|----------------|------|-------------------------|
| Port#0 (READ)  | n    | VRAMからのデータ読みだし          |
| Port#0 (WRITE) | n'   | VRAMへのデータ書き込み           |
| Port#1 (READ)  | n+1  | ステータスレジスタ読みだし           |
| Port#1 (WRITE) | n'+1 | コントロールレジスタへの書き込み        |
| Port#2 (WRITE) | n'+2 | パレットレジスタへの書き込み          |
| Dort#3 (WDITE) | n'+3 | 問接指定されたコントロールレジスタへの重き込み |

しかしながら、一般的には、n=n'=0x98 である。

MSX1をMSX2に拡張する「MSXアダプタ」というカートリッジが存在していたが、このカートリッジでは本体側の TMS9918 と、カートリッジ側の V9938 の 1/0 が衝突しないように、 カートリッジ側の V9938 を n = n' = 0x88 で接続し、カートリッジ内にある「置き換え用のMAIN-ROM」の 0x0006番地・0x0007番地には 0x88 と記録されているらしい。

### ■コントロールレジスタへの書き込み

単発でコントロールレジスタに書き込むのであれば、この方法を利用する。 下記に設定手順のフローチャートを示す。 コントロールレジスタへの書き込み Port#1(WRITE) に書き込みたい値を出力 Port#1(WRITE) に (0x80 | レジスタ番号) を出力

終了

様々な用途で使われている 垂直帰線割り込み の中でも VDP にアクセスしているため、上記の途中で割り込まれてシーケンスが狂ってしまわないように、割り込み禁止するなどしてシーケンスを保証する必要が

ある。 当然、冒頭で説明した n, n'の計算も必要となる。 これらを踏まえて、一般的な書き込みのサンプルコードを下記に示す。



VDPコントロールレジスタは書き込み専用である。 そのため、BIOSでは特定のビットだけ書き換えたい場合に、以前何を書き込んだのかをワークエリアに保存している。 プログラムの実行後に MSX-BASIC に戻るケースや、後で BIOSのVDP関連の機能を利用するようなケースでは、BIOSが矛盾した動作にならないように、そのワークエリアも更新しておくべきである。

#### I/Oポートを使った直接アクセスの動作タイミング(NGケース)





[note]

※想像で埋めたところ

- (1) OUT [C], D の M2サイクルが T4サイクルまでは資料を見つけたが、T4サイクルがリフレッシュなのかどうかはわからずじまい。
- EDがプレフィックス的(命令セット切り替え)な命令、51が OUT [C],D に対応するコードと考えれば、両方とも M1的な動作をするはず、という推測。 (2) 12cycle というのも、左の図 (V9938の英語版データシートから抜粋) の数値を CPUCLK であるとの推測から。資料にはこの数字の単位は書かれていない。 sent from CPU と書かれているので、おそらく CPUクロックで書かれているのではないかとの推測。
- (3)上記赤い縦長円で囲んだ部分を取り込みタイミングとしたが、その右隣もVDPからみると同じ波形になっている。「先に来たタイミングで動き始めて、 その直後は所定の時間無視されるだろう」という推測。

上記のように、OUT [0x99]、A を使うと、VDP側がCPU側の要求を取りこぼす場合があるので注意が必要である。 OUT [C], A であれば問題は起こらないので、常にこちらを使う方が面倒なことを考えなくて良い。

# ■コントロールレジスタへの連続書き込み(非オートインクリメント)

1つのコントロールレジスタへ、連続で複数回書さ込むのであれば、この方法を利用する。 VDPには、間接指定によるアドレス非オートインクリメントのデータ連続書き込みという機能があり、R#17 に書き込むレジスタ番号を書き込んでから、Port#3 に書き込みたい値を書き込むという手順になる。 R#17 への書き込み自体は、単発の書き込みのやり方を使うことになるので、つなげてフローを示すと下記のようになる。



■コントロールレジスタへの連続書き込み(オートインクリメント) 連続アドレスのコントロールレジスタへ、連続で書き込むのであれば、この方法を利用する。
VDPには、間接指定によるアドレスオートインクリメントのデータ連続書き込みという機能があり、R#17 に書き込むレジスタ番号を書き込んでから、Port#3 に書き込みたい値を書き込むという手順になる。
R#17 への書き込み自体は、単発の書き込みのやり方を使うことになるので、つなげてフローを示すと下記のようになる。



このモードは、特に VDPコマンドを利用する際に VDPコマンドのパラメータとなるレジスタ群への設定値指定に便利である。同じ I/Oアドレスへ連続書き込みすればいいので、OTIR 等を利用して VDPコマンドを実行できるのである。