表 3-2 中顯示常見的n-MOS與n-MOSFET之臨界電壓為正值,而常見的p-MOS 與 p-MOSFET 之臨界電壓  $V_T$  為負值(將於§4.1 節中介紹,此類型式的 MOSFET稱為常關型 normally-off或增強型 enhancement ) ;其對應的功函數 ♠ms 由圖 3-11 可知分別為負值與正值。n-MOS的空乏區電荷 Qsc 為負因為此時空乏 區中為帶負電的受體離子,而p-MOS的Qsc為正乃因空乏區中為帶正電的施體 離子。至於Ψ<sub>B</sub>已於§3.2.1 節中定義為半導體基底中性區的(E<sub>i</sub>-E<sub>F</sub>)/q 值,故對 n-MOS(為p型基底)其值為正,而對p-MOS(為n型基底)其值為負。

因為臨界電壓決定 MOS 反轉層的形成與否 (即相當於控制 MOSFET 的開 或關),所以在設計與製造時須要能夠準確地調配出符合需求的臨界電壓。於  $V_T$ 的公式(3.41)或(3.42)中,除了 $Q_{ox}/C_{ox}$ 這一項以外,其餘各項均和半導 體基板的掺雜濃度  $N_B$  有關。其中  $\phi_{ms}$  和  $2\psi_B$  二項與  $Q_{sc}/C_{ox}$  比較起來,其由於 N<sub>B</sub>的改變而產生的變化量是相對小很多的,這是因為其變化量僅跟 E<sub>F</sub> 在能帶 圖中受到不同 $N_B$ 而向上或向下的移動量有關(例如, $\phi_{ms}$ 和 $N_B$ 的關係可見圖 3-10);但對  $Q_{sc}/C_{ox}$  來說,受到  $N_B$  的影響較明顯因為由(3.42)式可知  $Q_{sc}/C_{ox}$ 是和基板雜質濃度的平方根成正比。

圖 3-19 顯示的數值包括 n-MOS 與 p-MOS 使用 n<sup>+</sup>和 p<sup>+</sup> 複晶矽當作金屬閘 極材料時,臨界電壓 V<sub>T</sub>與基板摻雜濃度 N<sub>B</sub>的變化關係圖。由此圖可看出當基 板摻雜濃度較淡(如圖中濃度小於10<sup>16</sup>cm<sup>-3</sup>)時,臨界電壓主要決定於平帶電 壓(即 $\phi_{ms}$ 和 $-Q_{ox}/C_{ox}$ 兩項),故圖中 n-MOS 或 p-MOS 依使用不同的閘極材 料,其 $V_T$ 可為正值或負值。然而,當基板摻雜濃度較濃時,因 $Q_{sc}/C_{ox}$ 對臨界 電壓的貢獻度變大,使得 n-MOS 的  $V_T$  為正值而 p-MOS 的  $V_T$  為負值。簡單的 想法為,若增加 n-MOS 的基底濃度 NA 則外加於閘極上的正電壓 ( 此正電壓 將排斥半導體表面的電洞形成空乏及反轉 ) 也必須跟着增加,才可達到相同 的效果;當 p-MOS 的  $N_D$ 增加,則  $V_T$ 值會更負些才能達到相同排斥半導體表 面電子的效果。

臨界電壓除了上述可由半導體基底之摻雜濃度來改變外,還可藉其他方式 (如改變氧化層厚度)來控制,這將在§4.4.3 節中討論MOSFET元件特性時, 一併作完整的探討與整理。最後,在結束氧化層電荷的討論前,我們將式 (3.40)至(3.42)中的等效氧化層電荷Qox作更一廣義的表示如下:若 ρ<sub>αx</sub>(x)(C/cm³) 為氧化層中任意分布之單位體積氧化層電荷密度(如圖 3-20 所