$$\begin{split} &\text{Measure ID1 with Vs = VB = 0V, VDS = 0.1V, VGS1 = Vt - 0.1} \\ &\text{Measure ID2 with Vs = VB = 0V, VDS = 0.1V, VGS2 = Vt - 0.2} \\ &\text{When } \Delta V_{GS} = 0.1, \text{ then} \\ &S_t = 1000* \bigg[ \frac{\Delta log_{10} \, I_D}{\Delta V_G} \bigg]^{-1} = 1000* \bigg[ \frac{0.1}{log_{10}(I_{D1}/I_{D2})} \bigg] \end{split}$$

## 5.基底電流(Substrate Current)

以 NMOS 為例,當元件受閘極正電壓使通道打開時,除了正常的汲極電 流之外,由於汲極與基極接面造成的電場太大,將使介面原子產生電子、電洞 對的分離,稱之為 avalanche breakdown,負電荷受正電壓吸引而流向汲極而正 電荷則受基材接近的吸引而流向基材,是為基底電流(substrate current),此 現象又稱之為熱載子效應(hot carrier effect),元件在長期熱載子效應下,將 造成元件參數(Vt, Gm, Ids)的偏離,甚至造成功能性喪失,是元件可靠性的 重要課題。

> At Pinch-off point, we can measure ISUB= IB, max Masure ISUB with VD=VG=VCC, VS=VB=0V



基底電流量測與電流產生模型。 圖 13-7