











#### CSD75208W1015

ZHCSCW3A - JULY 2014 - REVISED MAY 2017

# **CSD75208W1015** 双路 20V 共源 P 通道 NexFET™功率金属氧化物半导体 场效应晶体管 (MOSFET)

#### 特性

- 双路 P 通道 MOSFET
- 共源配置
- 1.5mm x 1mm 小尺寸封装
- 栅极 源电压钳位
- 栅极静电放电 (ESD) 保护 3kV
- 无铅
- 符合 RoHS 环保标准
- 无卤素

#### 应用

- 电池管理
- 负载开关
- 电池保护

## 3 说明

此器件设计用于在超薄且具有出色散热特性的超小外形 尺寸封装内提供最低的导通电阻和栅极电荷。低导通电 阻与小型低厚度封装结合在一起, 使得此器件成为电池 供电运行空间受限应用的 理想选择。

#### 顶视图





#### 产品概要

| T <sub>A</sub> = 25°C      |                | 典型值                        | 单位   |           |  |
|----------------------------|----------------|----------------------------|------|-----------|--|
| $V_{DS}$                   | 漏源电压           | V                          |      |           |  |
| $Q_g$                      | 栅极电荷总量 (-4.5V) | 1.9                        |      | nC        |  |
| $Q_{gd}$                   | 栅极电荷 (栅极到漏极)   | 0.23                       | 0.23 |           |  |
| R <sub>DS(on)</sub>        |                | $V_{GS} = -1.8V$           | 100  | mΩ        |  |
|                            | 漏源<br>  导通电阻   | V <sub>GS</sub> = -2.5V    | 70   | mΩ        |  |
|                            | 4 A2 GIB       | V <sub>GS</sub> = -4.5V    | 56   | mΩ        |  |
|                            |                | V <sub>GS</sub> = -1.8V    | 190  | mΩ        |  |
| R <sub>D1D2</sub> (导<br>通) | 漏极到漏极<br>导通电阻  | $V_{GS} = -2.5V$           | 120  | $m\Omega$ |  |
|                            | , - Cim        | V <sub>GS</sub> = -4.5V 90 |      | mΩ        |  |
| $V_{GS(th)}$               | 阈值电压           | -0.8                       | V    |           |  |

#### 订购信息(1)

| 器件             | 数量   | 介质     | 封装            | 出货           |  |
|----------------|------|--------|---------------|--------------|--|
| CSD75208W1015  | 3000 | 7 英寸卷带 | 1.0mm × 1.5mm | <b>半</b> # † |  |
| CSD75208W1015T | 250  | 7 英寸卷带 | 晶圆级封装         | 卷带封装         |  |

(1) 如需了解所有可用封装,请参阅数据表末尾的可订购产品附 录。

### 绝对最大额定值

| $T_A = 2$                            | 5°C                                                    | 值         | 单位 |  |  |  |  |  |
|--------------------------------------|--------------------------------------------------------|-----------|----|--|--|--|--|--|
| $V_{DS}$                             | 漏源电压                                                   | -20       | V  |  |  |  |  |  |
| $V_{\text{GS}}$                      | 栅源电压 -6                                                |           |    |  |  |  |  |  |
| I <sub>D1D2</sub>                    | 持续漏极到漏极电流,<br>T <sub>C</sub> = 25°C 时测得                | -1.6      | Α  |  |  |  |  |  |
|                                      | 脉冲漏极到漏极电流,<br>T <sub>C</sub> = 25°C <sup>(1)</sup> 时测得 | -22       | Α  |  |  |  |  |  |
|                                      | 持续源引脚电流                                                | -3        | Α  |  |  |  |  |  |
| I <sub>S</sub>                       | (1)脉冲源引脚电流 (2)                                         | -39       | Α  |  |  |  |  |  |
| I <sub>G</sub>                       | 持续栅极钳位电流                                               | -0.5      | Α  |  |  |  |  |  |
|                                      | 脉冲栅极钳位电流(1)                                            | -7        | Α  |  |  |  |  |  |
| P <sub>D</sub>                       | 功率耗散                                                   | 0.75      | W  |  |  |  |  |  |
| T <sub>J</sub> ,<br>T <sub>stg</sub> | 运行结温和<br>储存温度范围                                        | -55 至 150 | °C |  |  |  |  |  |

- (1) 最大  $R_{\theta JA} = 165$  °C/W,脉冲持续时间  $\leq 100 \mu s$ ,占空比  $\leq 1$ %
- (2) 两器件并行









|                                | 目录 |      |            |   |
|--------------------------------|----|------|------------|---|
| 特性                             | 1  | 6.1  | 接收文档更新通知   | 8 |
| 应用                             | 1  | 6.2  | 社区资源       | 8 |
| 说明                             | 1  | 6.3  | 商标         | 8 |
| 修订历史记录                         |    | 6.4  | 静电放电警告     | 8 |
| Specifications                 |    |      | Glossary   |   |
| 5.1 Floatrical Characteristics | 7  | 7 机械 | i、封装和可订购信息 | 9 |

7.1 CSD75208W1015 封装尺寸.......9

7.2 建议印刷电路板 (PCB) 焊盘图案...... 10

7.3 卷带封装信息...... 10

# 4 修订历史记录

5.2 Thermal Information ...... 4

5.3 Typical MOSFET Characteristics...... 5

器件和文档支持......8

| Cł | changes from Original (July 2014) to Revision A | Page |
|----|-------------------------------------------------|------|
| •  | Changed Figure 1.                               |      |
|    | 己添加 社区资源 和接收文档更新通知 部分添加到了器件和文档支持。               |      |



# 5 Specifications

## 5.1 Electrical Characteristics

 $T_{A} = 25^{\circ}C$  unless otherwise stated

|                       | PARAMETER                        | TEST CONDITIONS                                                                 | MIN  | TYP   | MAX  | UNIT |
|-----------------------|----------------------------------|---------------------------------------------------------------------------------|------|-------|------|------|
| STATIC C              | CHARACTERISTICS                  |                                                                                 |      |       |      |      |
| BV <sub>DSS</sub>     | Drain-to-Source Voltage          | $V_{GS} = 0 \text{ V}, I_{DS} = -250 \mu\text{A}$                               | -20  |       |      | V    |
| BV <sub>GSS</sub>     | Gate-to-Source Voltage           | $V_{DS} = 0 \text{ V}, I_{G} = -250 \mu\text{A}$                                | -6.1 |       | -7.2 | V    |
| I <sub>DSS</sub>      | Drain-to-Source Leakage Current  | V <sub>GS</sub> = 0 V, V <sub>DS</sub> = -16 V                                  |      |       | -1   | μΑ   |
| I <sub>GSS</sub>      | Gate-to-Source Leakage Current   | $V_{DS} = 0 \text{ V}, V_{GS} = -6 \text{ V}$                                   |      |       | -100 | nA   |
| V <sub>GS(th)</sub>   | Gate-to-Source Threshold Voltage | $V_{DS} = V_{GS}, I_{DS} = -250 \mu A$                                          | -0.5 | -0.8  | -1.1 | V    |
|                       |                                  | $V_{GS} = -1.8 \text{ V}, I_D = -1 \text{ A}$                                   |      | 100   | 150  | mΩ   |
| R <sub>DS(on)</sub>   | Drain-to-Source On-Resistance    | $V_{GS} = -2.5 \text{ V}, I_D = -1 \text{ A}$                                   |      | 70    | 88   | mΩ   |
|                       |                                  | $V_{GS} = -4.5 \text{ V}, I_D = -1 \text{ A}$                                   |      | 56    | 68   | mΩ   |
|                       |                                  | $V_{GS} = -1.8 \text{ V}, I_{D1D2} = -1 \text{ A}$                              |      | 190   | 285  | mΩ   |
| R <sub>D1D2(on)</sub> | Drain-to-Drain On-Resistance     | $V_{GS} = -2.5 \text{ V}, I_{D1D2} = -1 \text{ A}$                              |      | 120   | 150  | mΩ   |
|                       |                                  | $V_{GS} = -4.5 \text{ V}, I_{D1D2} = -1 \text{ A}$                              |      | 90    | 108  | mΩ   |
| g <sub>fs</sub>       | Transconductance                 | $V_{DS} = -2 \text{ V}, I_{D} = -1 \text{ A}$                                   |      | 7.5   |      | S    |
| DYNAMIC               | CHARACTERISTICS                  | •                                                                               | •    |       |      |      |
| C <sub>ISS</sub>      | Input Capacitance                |                                                                                 |      | 315   | 410  | pF   |
| C <sub>OSS</sub>      | Output Capacitance               | $V_{GS} = 0 \text{ V, } V_{DS} = -10 \text{ V,}$<br>f = 1  MHz                  |      | 132   | 172  | pF   |
| C <sub>RSS</sub>      | Reverse Transfer Capacitance     | ) - 1 W. 12                                                                     |      | 7.7   | 10   | pF   |
| Qg                    | Gate Charge Total (-4.5 V)       |                                                                                 |      | 1.9   | 2.5  | nC   |
| $Q_{gd}$              | Gate Charge, Gate-to-Drain       | $V_{DS} = -10 \text{ V},$                                                       |      | 0.23  |      | nC   |
| Q <sub>gs</sub>       | Gate Charge, Gate-to-Source      | $I_{DS} = -1 A$                                                                 |      | 0.48  |      | nC   |
| Q <sub>g(th)</sub>    | Gate Charge at V <sub>th</sub>   |                                                                                 |      | 0.31  |      | nC   |
| Q <sub>OSS</sub>      | Output Charge                    | $V_{DS} = -10 \text{ V}, V_{GS} = 0 \text{ V}$                                  |      | 2.1   |      | nC   |
| t <sub>d(on)</sub>    | Turn On Delay Time               |                                                                                 |      | 9     |      | ns   |
| t <sub>r</sub>        | Rise Time                        | $V_{DS} = -10 \text{ V}, V_{GS} = -4.5 \text{ V},$                              |      | 5     |      | ns   |
| t <sub>d(off)</sub>   | Turn Off Delay Time              | $I_{DS} = -1 A$ , $R_G = 0 \Omega$                                              |      | 29    |      | ns   |
| t <sub>f</sub>        | Fall Time                        | 11                                                                              |      |       | ns   |      |
| DIODE CI              | HARACTERISTICS                   |                                                                                 |      |       |      |      |
| $V_{SD}$              | Diode Forward Voltage            | $I_{DS} = -1 A$ , $V_{GS} = 0 V$                                                |      | -0.75 | -1   | V    |
| $Q_{rr}$              | Reverse Recovery Charge          | \\ = 10 \\ \ \ \ = 1 \\ \ \ \ \ \ \ \ \ \ \ \ \                                 |      | 4.3   |      | nC   |
| t <sub>rr</sub>       | Reverse Recovery Time            | $V_{DD} = -10 \text{ V}, I_F = -1 \text{ A}, di/dt = 200 \text{ A}/\mu\text{s}$ |      | 9     |      | ns   |

## 5.2 Thermal Information

 $T_A = 25$ °C unless otherwise stated

|                 | THERMAL METRIC                                 | MIN | TYP | MAX | UNIT |
|-----------------|------------------------------------------------|-----|-----|-----|------|
| $R_{\theta JA}$ | Junction-to-Ambient Thermal Resistance (1) (2) |     | 165 |     | °C/W |
|                 | Junction-to-Ambient Thermal Resistance (2) (3) |     | 95  |     | C/VV |

- (1) Device mounted on FR4 material with minimum Cu mounting area
- Measured with both devices biased in a parallel condition.

  Device mounted on FR4 material with 1-inch² (6.45-cm²), 2-oz. (0.071-mm thick) Cu.





Typ  $R_{\theta JA} = 95^{\circ}\text{C/W}$  when mounted on 1 inch<sup>2</sup> (6.45 cm<sup>2</sup>) of 2-oz. (0.071-mm thick) Cu.



Typ  $R_{\theta JA}$  = 165°C/W when mounted on minimum pad area of 2-oz. (0.071-mm thick) Cu.

## 5.3 Typical MOSFET Characteristics

 $(T_A = 25^{\circ}C \text{ unless otherwise stated})$ 



## TEXAS INSTRUMENTS

## **Typical MOSFET Characteristics (continued)**







Figure 2. Saturation Characteristics



Figure 3. Transfer Characteristics



Figure 4. Gate Charge



Figure 5. Capacitance



Figure 6. Threshold Voltage vs Temperature

Figure 7. On-State Drain-to-Drain Resistance vs Gate-to-Source Voltage



## **Typical MOSFET Characteristics (continued)**







Figure 8. On-State Drain-to-Source Resistance vs Gate-to-Source Voltage







Figure 10. Typical Diode Forward Voltage

Figure 11. Maximum Safe Operating Area



Figure 12. Maximum Drain Current vs Temperature



#### 6 器件和文档支持

将

#### 6.1 接收文档更新通知

要接收文档更新通知,请导航至 ti.com 上的器件产品文件夹。请单击右上角的通知我进行注册,即可收到任意产品信息更改每周摘要。有关更改的详细信息,请查看任意已修订文档中包含的修订历史记录。

#### 6.2 社区资源

下列链接提供到 TI 社区资源的连接。链接的内容由各个分销商"按照原样"提供。这些内容并不构成 TI 技术规范,并且不一定反映 TI 的观点;请参阅 TI 的 《使用条款》。

TI E2E™ 在线社区 TI 的工程师对工程师 (E2E) 社区。此社区的创建目的在于促进工程师之间的协作。在 e2e.ti.com 中,您可以咨询问题、分享知识、拓展思路并与同行工程师一道帮助解决问题。

设计支持 71 参考设计支持 可帮助您快速查找有帮助的 E2E 论坛、设计支持工具以及技术支持的联系信息。

#### 6.3 商标

NexFET, E2E are trademarks of Texas Instruments. All other trademarks are the property of their respective owners.

#### 6.4 静电放电警告



这些装置包含有限的内置 ESD 保护。 存储或装卸时,应将导线一起截短或将装置放置于导电泡棉中,以防止 MOS 门极遭受静电损伤。

#### 6.5 Glossary

SLYZ022 — TI Glossary.

This glossary lists and explains terms, acronyms, and definitions.



## 7 机械、封装和可订购信息

以下页面包括机械、封装和可订购信息。这些信息是指定器件的最新可用数据。这些数据发生变化时,我们可能不会另行通知或修订此文档。如欲获取此产品说明书的浏览器版本,请参见左侧的导航栏。

#### 7.1 CSD75208W1015 封装尺寸





Front View

NOTE: 全部尺寸单位为 mm (除非另外注明)。

表 1. 引脚分配

| 位置     | 名称   |  |  |
|--------|------|--|--|
| B1, B2 | 源极   |  |  |
| C1     | 栅极 1 |  |  |
| C2     | 漏极 1 |  |  |
| A2     | 栅极 2 |  |  |
| A1     | 漏极 2 |  |  |



# 7.2 建议印刷电路板 (PCB) 焊盘图案



NOTE: 全部尺寸单位为 mm(除非另外注明)。

## 7.3 卷带封装信息







M0159-01

NOTE: 全部尺寸单位为 mm(除非另外注明)。



## PACKAGE OPTION ADDENDUM

11-Jul-2017

#### **PACKAGING INFORMATION**

www.ti.com

| Orderable Device | Status | Package Type | Package | Pins | Package | Eco Plan                   | Lead/Ball Finish | MSL Peak Temp      | Op Temp (°C) | Device Marking | Samples |
|------------------|--------|--------------|---------|------|---------|----------------------------|------------------|--------------------|--------------|----------------|---------|
|                  | (1)    |              | Drawing |      | Qty     | (2)                        | (6)              | (3)                |              | (4/5)          |         |
| CSD75208W1015    | ACTIVE | DSBGA        | YZC     | 6    | 3000    | Green (RoHS<br>& no Sb/Br) | SNAGCU           | Level-1-260C-UNLIM | -40 to 85    | 75208          | Samples |
| CSD75208W1015T   | ACTIVE | DSBGA        | YZC     | 6    | 250     | Green (RoHS<br>& no Sb/Br) | SNAGCU           | Level-1-260C-UNLIM | -40 to 85    | 75208          | Samples |

(1) The marketing status values are defined as follows:

ACTIVE: Product device recommended for new designs.

LIFEBUY: TI has announced that the device will be discontinued, and a lifetime-buy period is in effect.

NRND: Not recommended for new designs. Device is in production to support existing customers, but TI does not recommend using this part in a new design.

PREVIEW: Device has been announced but is not in production. Samples may or may not be available.

**OBSOLETE:** TI has discontinued the production of the device.

(2) RoHS: TI defines "RoHS" to mean semiconductor products that are compliant with the current EU RoHS requirements for all 10 RoHS substances, including the requirement that RoHS substance do not exceed 0.1% by weight in homogeneous materials. Where designed to be soldered at high temperatures, "RoHS" products are suitable for use in specified lead-free processes. TI may reference these types of products as "Pb-Free".

RoHS Exempt: TI defines "RoHS Exempt" to mean products that contain lead but are compliant with EU RoHS pursuant to a specific EU RoHS exemption.

**Green:** TI defines "Green" to mean the content of Chlorine (CI) and Bromine (Br) based flame retardants meet JS709B low halogen requirements of <=1000ppm threshold. Antimony trioxide based flame retardants must also meet the <=1000ppm threshold requirement.

- (3) MSL, Peak Temp. The Moisture Sensitivity Level rating according to the JEDEC industry standard classifications, and peak solder temperature.
- (4) There may be additional marking, which relates to the logo, the lot trace code information, or the environmental category on the device.
- (5) Multiple Device Markings will be inside parentheses. Only one Device Marking contained in parentheses and separated by a "~" will appear on a device. If a line is indented then it is a continuation of the previous line and the two combined represent the entire Device Marking for that device.
- (6) Lead/Ball Finish Orderable Devices may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead/Ball Finish values may wrap to two lines if the finish value exceeds the maximum column width.

**Important Information and Disclaimer:** The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.





11-Jul-2017

#### 重要声明

德州仪器 (TI) 公司有权按照最新发布的 JESD46 对其半导体产品和服务进行纠正、增强、改进和其他修改,并不再按最新发布的 JESD48 提供任何产品和服务。买方在下订单前应获取最新的相关信息,并验证这些信息是否完整且是最新的。

TI 公布的半导体产品销售条款 (http://www.ti.com/sc/docs/stdterms.htm) 适用于 TI 己认证和批准上市的已封装集成电路产品的销售。另有其他条款可能适用于其他类型 TI 产品及服务的使用或销售。

复制 TI 数据表上 TI 信息的重要部分时,不得变更该等信息,且必须随附所有相关保证、条件、限制和通知,否则不得复制。TI 对该等复制文件不承担任何责任。第三方信息可能受到其它限制条件的制约。在转售 TI 产品或服务时,如果存在对产品或服务参数的虚假陈述,则会失去相关 TI 产品或服务的明示或暗示保证,且构成不公平的、欺诈性商业行为。TI 对此类虚假陈述不承担任何责任。

买方和在系统中整合 TI 产品的其他开发人员(总称"设计人员")理解并同意,设计人员在设计应用时应自行实施独立的分析、评价和判断,且应全权负责并确保应用的安全性,及设计人员的应用(包括应用中使用的所有 TI 产品)应符合所有适用的法律法规及其他相关要求。设计人员就自己设计的应用声明,其具备制订和实施下列保障措施所需的一切必要专业知识,能够(1)预见故障的危险后果,(2)监视故障及其后果,以及(3)降低可能导致危险的故障几率并采取适当措施。设计人员同意,在使用或分发包含 TI 产品的任何应用前,将彻底测试该等应用和该等应用中所用 TI 产品的功能。

TI 提供技术、应用或其他设计建议、质量特点、可靠性数据或其他服务或信息,包括但不限于与评估模块有关的参考设计和材料(总称"TI资源"),旨在帮助设计人员开发整合了 TI 产品的 应用, 如果设计人员(个人,或如果是代表公司,则为设计人员的公司)以任何方式下载、访问或使用任何特定的 TI资源,即表示其同意仅为该等目标,按照本通知的条款使用任何特定 TI资源。

TI 所提供的 TI 资源,并未扩大或以其他方式修改 TI 对 TI 产品的公开适用的质保及质保免责声明;也未导致 TI 承担任何额外的义务或责任。TI 有权对其 TI 资源进行纠正、增强、改进和其他修改。除特定 TI 资源的公开文档中明确列出的测试外,TI 未进行任何其他测试。

设计人员只有在开发包含该等 TI 资源所列 TI 产品的 应用时, 才被授权使用、复制和修改任何相关单项 TI 资源。但并未依据禁止反言原则或其他法理授予您任何TI知识产权的任何其他明示或默示的许可,也未授予您 TI 或第三方的任何技术或知识产权的许可,该等产权包括但不限于任何专利权、版权、屏蔽作品权或与使用TI产品或服务的任何整合、机器制作、流程相关的其他知识产权。涉及或参考了第三方产品或服务的信息不构成使用此类产品或服务的许可或与其相关的保证或认可。使用 TI 资源可能需要您向第三方获得对该等第三方专利或其他知识产权的许可。

TI 资源系"按原样"提供。TI 兹免除对资源及其使用作出所有其他明确或默认的保证或陈述,包括但不限于对准确性或完整性、产权保证、无屡发故障保证,以及适销性、适合特定用途和不侵犯任何第三方知识产权的任何默认保证。TI 不负责任何申索,包括但不限于因组合产品所致或与之有关的申索,也不为或对设计人员进行辩护或赔偿,即使该等产品组合已列于 TI 资源或其他地方。对因 TI 资源或其使用引起或与之有关的任何实际的、直接的、特殊的、附带的、间接的、惩罚性的、偶发的、从属或惩戒性损害赔偿,不管 TI 是否获悉可能会产生上述损害赔偿,TI 概不负责。

除 TI 己明确指出特定产品已达到特定行业标准(例如 ISO/TS 16949 和 ISO 26262)的要求外,TI 不对未达到任何该等行业标准要求而承担任何责任。

如果 TI 明确宣称产品有助于功能安全或符合行业功能安全标准,则该等产品旨在帮助客户设计和创作自己的 符合 相关功能安全标准和要求的应用。在应用内使用产品的行为本身不会 配有 任何安全特性。设计人员必须确保遵守适用于其应用的相关安全要求和 标准。设计人员不可将任何 TI 产品用于关乎性命的医疗设备,除非己由各方获得授权的管理人员签署专门的合同对此类应用专门作出规定。关乎性命的医疗设备是指出现故障会导致严重身体伤害或死亡的医疗设备(例如生命保障设备、心脏起搏器、心脏除颤器、人工心脏泵、神经刺激器以及植入设备)。此类设备包括但不限于,美国食品药品监督管理局认定为 III 类设备的设备,以及在美国以外的其他国家或地区认定为同等类别设备的所有医疗设备。

TI 可能明确指定某些产品具备某些特定资格(例如 Q100、军用级或增强型产品)。设计人员同意,其具备一切必要专业知识,可以为自己的应用选择适合的 产品, 并且正确选择产品的风险由设计人员承担。设计人员单方面负责遵守与该等选择有关的所有法律或监管要求。

设计人员同意向 TI 及其代表全额赔偿因其不遵守本通知条款和条件而引起的任何损害、费用、损失和/或责任。

邮寄地址: 上海市浦东新区世纪大道 1568 号中建大厦 32 楼,邮政编码: 200122 Copyright © 2017 德州仪器半导体技术(上海)有限公司