# Corrigé TD n° 1: MODELES D'EXECUTION INSTRUCTIONS ARITHMETIQUES ET LOGIQUES

#### 1. Quatre modèles d'exécution

Le modèle d'exécution des instructions est donné par le couple (n, m) où n est le nombre d'opérandes spécifié par instruction, et m est le nombre d'opérandes mémoire.

- Soient les quatre modèles
  - a) Modèle (3,0) : machine chargement –rangement. Les accès mémoire ne sont possibles que par les instructions de chargement (Load) et rangement (Store). Les instructions arithmétiques et logiques ne portent que sur des opérandes situés dans des registres.
  - b) Modèle (1,1) : machine à accumulateur. Un seul opérande de type mémoire est spécifié dans les instructions arithmétiques et logiques, l'autre étant un registre (implicite) : l'accumulateur
  - c) Modèle (2,1): les instructions arithmétiques et logiques ont deux opérandes, l'un dans un registre (qui est à la fois source et destination) et l'autre étant un opérande mémoire. Le modèle (2,1) inclut le modèle (2,0) où les deux instructions sont dans des registres
  - d) Modèle (0,0): machine à pile. Dans une machine à pile, une instruction arithmétique ou logique dépile les deux opérandes en sommet d'une pile, effectue l'opération et empile le résultat. L'instruction Push empile un opérande mémoire. L'instruction Pop dépile un opérande mémoire.

Les instructions disponibles dans les quatre processeurs considérés avec ces modèles d'exécution sont données dans la table ci-dessous. Pour les instructions mémoire, on ne se préoccupe pas des modes d'adressage. Pour les multiplications, on considère que le produit de deux registres ou d'un registre et d'un mot mémoire peut être contenu dans le registre résultat. :

| M0 (0,0) | M1 (1,1)          | M2 (2,1)      | M3 (3,0)       |
|----------|-------------------|---------------|----------------|
| PUSH X   | LOAD X            | LOAD Ri,X     | LOAD Ri,X      |
|          | (accu ← X)        | (Ri ← X)      |                |
| POP X    | STORE X           | STORE Ri,X    | STORE Ri,X     |
|          | (X ← accu)        | (X ← Ri)      |                |
| ADD      | ADD X             | ADD Ri,X      | ADD Ri,Rj,Rk   |
|          | (accu ← accu + X) | (Ri ← Ri + X) | (Ri ← Rj+Rk)   |
| SUB      | SUB X             | SUB Ri,X      | SUB Ri,Rj,Rk   |
|          | (accu ← accu - X) | (Ri ← Ri - X) | (Ri ← Rj - Rk) |
| MUL      | MUL X             | MUL Ri,X      | MUL Ri,Rj,Rk   |
|          | (accu ← accu * X) | (Ri ← Ri * X) | (Ri ← Rj * Rk) |

2013-2014

Architecture - Système

Les variables A, B, C, D sont initialement en mémoire.

### Q 1) Ecrire les séquences de code pour les quatre machines pour A = B + C. Donner le nombre d'instructions et le nombre d'accès mémoire

| M0              | M1              | M2              | M3              |
|-----------------|-----------------|-----------------|-----------------|
| Push B          | Load B          | Load R1,B       | Load R1, B      |
| Push C          | Add C           | Add R1,C        | Load R2, C      |
| Add             | Store A         | Store R1,A      | ADD R1, R1, R2  |
| Pop A           |                 |                 | Store R1, A     |
| 4 instructions  | 3 instructions  | 3 instructions  | 4 instructions  |
| 3 accès mémoire | 3 accès mémoire | 3 accès mémoire | 3 accès mémoire |

Q2) Ecrire les séquences de code pour les quatre machines pour la suite d'instructions suivantes. Donner le nombre d'instructions et le nombre d'accès mémoire

$$A = B + C \;; \\ B = A + C \;; \\ D = A - B \;; \\ \\ M0 \qquad \qquad M1 \qquad \qquad M2 \qquad \qquad M3 \\ Push B \qquad \qquad Load B \qquad \qquad Load R1, B \qquad \qquad Load R2, C \\ ADD \qquad \qquad Add C \qquad \qquad Add R1, C \qquad \qquad Add R3, R1, R2 \\ Pop A \qquad \qquad Store A \qquad \qquad Store R1, A \qquad \qquad Store R3, A \\ Push A \qquad \qquad Push C \\ Add \qquad \qquad Add C \qquad \qquad Add R1, C \qquad \qquad Add R1, R3, R2 \\ Pop B \qquad \qquad Store B \qquad \qquad Store R1, B \qquad \qquad Store R1, B \\ Push B \qquad \qquad Load A \qquad \qquad Load R1, A \\ Push A \qquad \qquad \qquad Sub \qquad \qquad Sub B \qquad \qquad Sub R1, B \qquad \qquad Sub R3, R3, R1 \\ Pop D \qquad \qquad Store D \qquad \qquad Store R1, B \qquad \qquad Store R3, D \\ 12 \; instructions \qquad 8 \; instructions \qquad 8 \; instructions \\ 9 \; accès \; mémoire \qquad 8 \; accès \; mémoire \qquad 5 \; accès \; mémoire \\ \end{tabular}$$

Q3) Ecrire les séquences de code pour les quatre machines pour l'expression. Donner le nombre d'instructions et le nombre d'accès mémoire

$$W = (A+B)(C+D) + (D.E)$$

#### L3 Informatique – L313 Architecture - Système

| MO              | M1               | M2              | M3              |
|-----------------|------------------|-----------------|-----------------|
| Push A          | Load A           | Load R1,A       | Load R1, A      |
| Push B          | Add B            | Add R1,B        | Load R2, B      |
| Add             | Store temp       |                 | Add R1,R1,R2    |
| Push C          | Load C           | Load R2,C       | Load R3,C       |
| Push D          |                  |                 | Load R4, D      |
| Add             | Add D            | Add R2, D       | Add R3, R3, R4  |
| Mul             | Mul temp         | Mul R1,R2       | Mul R1, R1, R3  |
| Push D          | Store temp       |                 |                 |
| Push E          | Load D           | Load R2,B       | Load R5, E      |
| Mul             | Mul E            | Mul R2, E       | Mul R3, R4, R5  |
| Add             | Add temp         | Add R1,R2       | Add R1, R1, R3  |
| Store W         | Store W          | Store R1,W      | Store R1, W     |
| 12 instructions | 11 instructions  | 9 instructions  | 11 instructions |
| 7 accès mémoire | 11 accès mémoire | 7 accès mémoire | 6 accès mémoire |

#### 2. Instructions arithmétiques et logiques

Pour cette partie, on utilise le jeu d'instructions NIOS II.

Q 4) On considère l'instruction ADD. Donner la plus grande valeur et la plus petite valeur représentable dans les registres en supposant que les registres contiennent des entiers signés en complément à deux. Pour les deux valeurs, on demande la forme hexadécimale et son équivalent décimal.

Plus petite valeur 8000 0000H -2<sup>31</sup> Plus grande valeur 7FFF FFFFH 2<sup>31</sup>-1

Q 5) Même question que Q 4) en supposant que les registres contiennent des entiers non signés.

Plus petite valeur 0000 0000H 0 Plus grande valeur FFFF FFFFH 2<sup>32</sup>-1

On suppose maintenant que les registres du processeur contiennent initialement les valeurs données dans la table 1 :

| Registre | Contenu (hexa) |
|----------|----------------|
| R0       | 00000000       |
| R1       | 30001000       |
| R2       | 50001016       |
| R3       | 8432A380       |
| R4       | ECDF1234       |
| R5       | 89765432       |
| R6       | C2345678       |
| R7       | A0123456       |

Table 1

L3 Informatique – L313

Architecture - Système

Q 6 ) En partant à chaque fois du contenu de la table 1, donner le contenu des registres après exécution des instructions MIPS. On considérera que les registres contiennent des entiers signés en complément à deux. Dans chaque cas, on considérera que l'instruction est à l'adresse 1000 0000<sub>H</sub>

D. Etiemble

- a) ADD R8,R1,R2
- b) ADD R9,R6,R7
- c) SUB R10, R1,R2
- d) SUB R11, R6,R7

Indiquer si le résultat est correct ou non.

R8 = inchangé Trappe de débordement (R1>0, R2 >0 et R1+R2 <0) R9 = inchangé Trappe de débordement (R6<0, R7 <0 et R6+R7 >0)

R10 = DFFFFEA Correct (Soustraction de deux positifs : pas de débordement)

R1 + complément à 2 de R2

R11 = 22222222 Correct (soustraction de deux négatifs : pas de débordement)

En supposant que les registres contiennent maintenant des entiers non signés, donner le contenu des registres après exécution des instructions

- e) ADDU R8,R1,R2
- f) ADDU R9,R6,R7

Indiquer si le résultat est correct ou non

 $R8 = 8000\ 2016$  Correct (R8 > R1 et R8 > R2 : une seule condition suffit R9 = 4BAA AAAA Faux (R9 < R6 et R9 < R7 : une seule condition suffit)

Q 7) En prenant en compte les bits de signe des deux opérandes source et le bit de signe du résultat, définir à quelle condition le résultat de l'addition de deux nombres signés est correct ?

Le résultat est faux si l'addition de deux positifs donne un négatif ou si l'addition de deux négatifs donne un positif, c'est-à-dire si le signe du résultat est différent du signe de chacun des opérandes source.

En appelant r, s1 et s2 les bits de signe du résultat et des opérandes source, on a donc l'expression logique suivante

Débordement =  $(r \times s1)$  and  $(r \times s2)$ 

Soit le squelette suivant d'un programme assembleur NIOS II. Ecrire la suite d'instructions telle que le programme se termine à l'étiquette STOP si le résultat est correct et à l'étiquette DEB si le résultat est incorrect (débordement). Les registres r1 et r2 contiennent des entiers signés en complément à deux.

add r6,r1,r2 //partie à compléter

STOP: br STOP

```
L3 Informatique – L313

Architecture - Système

DEB : br DEB

Solution

addu r6,r1,r2
xor r7, r6,r1 // r7 <0 si signe r6 différent signe r1
xor r8, r6, r2 // r8 <0 si signe r6 différent signe r2
and r9,r7,r8 // r9 négatif si r7 <0 et r8 <0
bgtz r9, DEB // r7 < 0 si bit de signe =1

END:

b END // Correct

DEB :
b DEB // Débordement
```

#### Q 8) A quelle condition le résultat de l'addition de deux nombres non signés est correct ?

Soit le squelette suivant d'un programme assembleur NIOS II. Ecrire la suite d'instructions telle que le programme se termine à l'étiquette STOP si le résultat est correct et à l'étiquette DEB si le résultat est incorrect (débordement). Les registres r3 et r4 contiennent des entiers non signés.

Le résultat est faux si le résultat est inférieur à l'un ou l'autre des opérandes source.

```
addu r5,r3,r4
//partie à compléter

STOP: b STOP

DEB: b DEB

Solution
    addu r7,r3,r4
    sltu r1, r5,r3
    bgtz r1,DEB

STOP: br STOP

DEB: br DEB
```

## Q 9) Sans utiliser l'instruction de multiplication, écrire la suite d'instructions permettant de ranger dans R2 les valeurs suivantes

- a) R1\*8
- b) R1\*10
- c) R1\*31
- a) SLL R2,R1,3
- b) SLL R2,R1, 3 SLL R3,R1,1 ADD R2,R2,R3
- c) SLL R2,R1,5

5 2013-2014

D. Etiemble

Architecture - Système

**SUB R2,R2,R1** 

### 3. Variante ARM (optionnel)

Le processeur ARM dispose de 16 registres de 32 bits (dont R15≡PC et R0 n'est pas câblé à 0). Les instructions arithmétiques et logiques sont du type

Rd ← Rs opération Opérande 2.

L'une des manière d'obtenir l'opérande 2 est Opérande 2 = Rm décalé de imm5 position, où Rm est un deuxième registre source et imm5 une constante sur 5 bits.

Par exemple, ADD R0, R1, R2 LSL #4 range dans R0 le résultat de R1+ (R2 <<4)

Extrait des opérations arithmétiques disponibles

| Instructions arithmétiques | ADD, SUB      | Rd ← Rs op opérande 2         |
|----------------------------|---------------|-------------------------------|
| Instructions arithmétiques | RSB           | Rd ← opérande 2 - Rs          |
| Instructions logiques      | AND, ORR, EOR | Rd ← Rs op opérande 2         |
| Instructions de transfert  | MOV, MVN      | Rd ← opérande 2               |
|                            |               | Rd ← complément de opérande 2 |

Q 10) Sans utiliser l'instruction de multiplication, écrire la suite d'instructions ARM permettant de ranger dans R2 les valeurs suivantes

- a) R1\*8
- b) R1\*10
- c) R1\*31
- a) MOV R2, R1 LSL#3
- b) ADD R2,R1, R1 LSL # 2 MOV R2, R2 LSL #1
- c) RSB R2, R1, R1 LSL # 5