# ĐẠI HỌC QUỐC QIA THÀNH PHỐ HỒ CHÍ MINH TRƯỜNG ĐẠI HỌC BÁCH KHOA KHOA ĐIỆN – ĐIỆN TỬ

\_\_\_\_\_



### **MILESTONE 1**

## **DESIGN OF A VENDING MACHINE**

GVHD: Trần Hoàn Linh

Cao Xuân Hải

Lớp: L01

Nhóm số: 16

Danh sách thành viên:

| STT | Họ và tên        | MSSV    |
|-----|------------------|---------|
| 1   | PHẠM VIỆT HÙNG   | 2113592 |
| 2   | Lê Trung Hiếu    | 2111185 |
| 3   | Nguyễn Đức Hoàng | 2110184 |

Thành phố Hồ Chí Minh – 2024

# Mục lục

| I. S | State Graph                             | 2  |
|------|-----------------------------------------|----|
| II.  | Schamatic Module và các tín hiệu        | 3  |
| 1.   | Sơ đồ khối tổng thể thực hiện chức năng | 3  |
| 2.   | Module Encode và mux                    | 4  |
| 3.   | Adder và Sub                            | 5  |
| A    | A. Adder                                | 5  |
| I    | B. Sub                                  | 6  |
| 4.   | Bộ so sánh                              | 7  |
| 5.   | Register total_reg và change_reg        | 9  |
| A    | A. Total_reg                            |    |
| I    | B. Change_reg                           | 11 |
| 6.   | Decoder                                 |    |
| 7.   | 7.FSM                                   | 13 |
| 8.   | Sơ đồ khối tổng                         | 16 |
| ш    | Testhench                               | 17 |

## I. State Graph

Để thực hiện hóa ý tưởng thiết kết ta chia thành 3 trạng thái để kiểm soát luồng tín hiệu ra và các register. Ba trạng thái là: Idle, Load, Vend.



| State | Chức năng                                                                                                                           | Kích khởi khi                               | Next State |
|-------|-------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------|------------|
| Idle  | Khi chưa có xu bỏ vào máy thì trạng thái duy trì ở state Idle để chờ.                                                               | !Start                                      | Load       |
| Load  | Khi có một đồng xu bỏ vào, tín hiệu State lên 1 thì liên tục cộng dồn tiền xu bỏ vào cho đến khi đạt được số tiền total $\geq $620$ | Start = 1                                   | Vend       |
| Vend  | Khi total ≥ ¢20 thì cho tín<br>hiệu output: soda lên 1 và<br>trừ total cho 20 để tính tiền<br>dư                                    | Tín hiệu báo so<br>sánh total ≥ ¢20<br>thỏa | Idle       |

## II. Schamatic Module và các tín hiệu

1. Sơ đồ khối tổng thể thực hiện chức năng





Figure 1 Sơ đồ tổng thể

Ta thêm các Buffer vào các vị trí màu đỏ để đảm bảo về mặt timing data.

Các tín hiệu điều khiển ( màu xanh ) là các tín hiệu điều khiển nối ra từ FSM đùng để điều khiển các register.



Figure 2: FSM

### 2. Module Encode và mux

Ngõ ra Start: Nhận biết có đồng xu được bỏ vào hay không bằng cách or 3 tín hiệu ngõ vào. Tín hiệu start=1 có nghĩa là đã có đồng xu được bỏ vào. Chuyển trạng thái từ Idle sang Load.

```
assign start = dime | quarter | nickel;
```

Ngõ ra sel với 3 bit đùng để select mux các giá trị tương đương về mệnh giá cho ra giá tiền ở ngõ ra y [5:0]

```
always @(*) begin

case (sel)

2'b00: y = 6'd0;

2'b01: y = 6'd5;

2'b10: y = 6'd10;

2'b11: y = 6'd25;

default: y = 6'd0; // Default case (should not happen)

endcase
end
```

### 3. Adder và Sub

Adder và Sub đề có nhân là bộ cla 6bit, dùng để cộng hoặc trừ các ngõ vào A cho ngõ vào B 6 bit

```
module cla 6bit
  input wire [5:0] A, B,
  input wire Cin,
  output reg [5:0] S
 // output reg Co
);
  wire [5:0] P, G;
  wire [6:0] C;
  assign C[0] = Cin;
  generate
        genvar i;
        for (i = 0; i < 6; i = i + 1) begin: adder loop
        assign G[i] = A[i] \& B[i]; // Generate
     assign P[i] = A[i] ^ B[i]; // Propagate
     assign C[i+1] = G[i] | (P[i] \& C[i]); // Carry
        assign S[i] = P[i] ^ C[i]; // Sum
     end
  endgenerate
        //assign Co=C[6];
endmodule
```

### A. Adder

Để tính tổng giá tiền khách đã bỏ xu vào máy ta cộng dồn các giá trị từng đồng xu khách bỏ vào.

```
Total = Total + y
```

Tổng số tiền Total sẽ được lưu vào trong thanh ghi total\_reg và hồi tiếp về bộ cộng để tiếp tục cộng với giá trị đồng xu y khác bỏ vào tiếp theo.



Figure 3 Sơ đồ khối bộ Adder

# **B.** Sub Để tính tiền thối lại khách hàng ta trừ giá trị tổng tiền đã nạp lưu trong register total\_reg cho tiền một soda ( $$\phi 20$$ ).



Figure 5: Sơ đồ khối bộ Sub



Figure 4: Schemetic CLA\_Adder

### 4. Bộ so sánh

Ngõ vào là giá trị của thanh ghi total, ta so sánh giá trị trong thanh ghi total với số 19. Nếu lớn hơn 19 thì ngõ ra result sẽ bằng 1

| Ngõ vào total         | Ngõ ra comp_result |
|-----------------------|--------------------|
| total_out $> 6$ 'd19; | 1                  |
| total out $< 6$ 'd19; | 0                  |

```
module comparator_6bit (
input [5:0] a,
output reg result
);
```

```
logic [5:0] b;
  reg [1:0] ab;
  always @(*) begin
     integer i;
     result = 1'b0;
           b = 6'd19;
     for (i = 5; i \ge 0; i = i - 1) begin
       ab = \{a[i], b[i]\};
       if (ab == 2'b10) begin
          result = 1'b1;
          break;
       end else if (ab == 2'b01) begin
          result = 1'b0;
          break;
       end
     end
  end
endmodule
```



Figure 6: Ngõ vào ngõ ra của bộ so sánh

### 5. Register total\_reg và change\_reg

Total\_reg và change\_reg là 2 DFF 5 bit, ngỗ vào D ngỗ ra Q, rst và xung clk. Để enable DFF ta cho tín hiệu D vào một bộ mux ngỗ vào còn lại là hồi tiếp từ Q, tương đương với việc không thay đổi ngỗ vào. Sel là tín hiệu en.



Figure 7: Schematic của Register

```
module register #(parameter WIDTH = 6)

(
input logic rst,

// input logic set,
input logic en,
input logic clk,
input logic [WIDTH-1:0] D,
output logic [WIDTH-1:0] Q

);

logic [WIDTH-1:0] D_in;

// Combinational logic to determine D_in
```

```
always_comb begin

if (en)

D_in = D;

else

D_in = Q;

end

// Sequential logic to update Q on the rising edge of the clock

always_ff @(posedge clk or posedge rst) begin

if (rst)

Q <= 0;

else

Q <= D_in;

end

endmodule
```

### A. Total\_reg



Figure 8: Sơ đồ ngõ vào ngõ ra của total\_reg với các tín hiệu điều khiển được nối với FSM

### B. Change\_reg

Change\_reg có nhân là register được nối chân như sau:

### 6. Decoder

Decoder dùng để chuyển từ 6 bit tương ứng với số tiền thối còn lại thành mã 3 bit đã được định sẵn từ trước

000 ¢0

001 ¢5

010 ¢10

011 ¢15

100 ¢20

```
E
Change in [5:0]
                   A
                                            Out [ 2:0]
                             a
                                       0
                    4
             5
       0
                                  0
                                       0
                        0
                   0
                             0
             0
                                              000
       5
                        0
                                  O
             0
                             1
                                       1
                                              001
                   0
      10
                        1
                   0
                                       0
             0
                             0
                                  1
                                              010
     15
             0
                        1
                   0
                             1
                                  1
                                       1
                                              011
      20
                             1
             0
                        0
                                  0
                                       0
                                             100
```

```
Out [2] = ABCOE

Out [1] = \overline{ABCOE} + \overline{ABCOE}

= \overline{ABO}(\overline{CE} + CE)

= \overline{ABO}(\overline{C\ThetaE})

Out [O] = \overline{ABCOE} + \overline{ABCOE}

= \overline{ACE}(\overline{BO} + BO)

= \overline{ACE}(\overline{B\Theta})
```

```
module change_decode(
input wire [5:0] in, // Đầu vào 6-bit
output reg [2:0] change // Đầu ra 3-bit
);

// Gán giá trị cho từng bit của tín hiệu change
// Sử dụng khối always để gán giá trị cho reg
always @(*) begin
// Gán giá trị cho từng bit của tín hiệu change
change[2] = in[4] & ~in[3] & in[2] & ~in[0];
```

```
change[1] = \sim in[4] \& in[3] \& in[1] \& (in[2] \mid \sim in[0]); change[0] = \sim in[4] \& in[2] \& in[0] \& (in[3] \mid \sim in[1]); end end \\ end end \\
```

### 7. 7.FSM

Bộ FSM quyết định việc các trạng thái của máy bán nước, quyết định các bước nhảy trạng thái cũng như ngõ ra và điều khiển việc nạp các thanh ghi

FSM là một hệ gồm một bộ combination (hệ tổ hợp) để quyết định trạng thái nhảy và sequential (hệ tuận tự) dùng để thực hiện nhảy.





design\_test.dut.FSM\_block.FSM:FSM0:32:104:FSM

Figure 10: Bảng chuyển trạng thái mô phỏng trên tool verdi



## 8. Sơ đồ khối tổng



Figure 11: Sơ đổ khối tỏng

```
File Edit View Search Terminal Help

../00_src/encoder.sv

../00_src/mux.sv

../00_src/cla_6bit.sv

../00_src/register.sv

../00_src/comparator_6bit.sv

../00_src/change_decode.sv

../00_src/FSM.sv

../00_src/vending_machine.sv
```

### III. Testbench



Figure 12: Sơ đồ khối top module



Figure 13: wave form

```
module design_test();
reg clk;
reg rst_n; // Tín hiệu reset active-low
reg nickel; // Đầu vào đồng 5 xu
reg dime; // Đầu vào đồng 10 xu
reg quarter; // Đầu vào đồng 25 xu
wire soda; // Đầu ra phát soda
wire [2:0] change; // Đầu ra tiền thừa (change)
```

```
// Khởi tạo module vending machine
vending machine dut (
  .clk(clk),
  .rst n(rst n),
  .nickel(nickel),
  .dime(dime),
  .quarter(quarter),
  .soda(soda),
  .change(change)
);
initial begin
  $fsdbDumpfile("design test.fsdb");
  $fsdbDumpvars(0, design test, "+all","+mda");
end
 always #5 clk = \simclk;
// Khối kiểm tra
initial begin
  // Khởi tạo tín hiệu
  clk = 0:
  rst n = 0;
  nickel = 0;
  dime = 0;
  quarter = 0;
  // Reset hệ thống
  #10;
  rst n = 1;
  // Test case 1: Đưa vào 5 xu
  #10;
  nickel = 1;
  #10;
  nickel = 0;
  // Test case 2: Đưa vào 10 xu
  #10;
  dime = 1;
  #10;
  dime = 0;
  // Test case 3: Đưa vào 25 xu
  #10;
```

```
quarter = 1;
           #10;
           quarter = 0;
           // Test case 4: Đưa vào 5 xu và 10 xu (tổng 15 xu)
           #10;
           nickel = 1;
           #10;
           nickel = 0;
           dime = 1;
           #10;
           dime = 0;
           // Test case 5: Đưa vào 25 xu và 10 xu (tổng 35 xu, đủ để mua soda)
           #10;
           quarter = 1;
           #10;
           quarter = 0;
           dime = 1;
           #10;
           dime = 0;
           // Đợi một thời gian để quan sát kết quả
           #50;
           // Kết thúc mô phỏng
           $finish;
         end
         // Theo dõi giá trị của tín hiệu
         initial begin
           $monitor("Time: %0t | Soda: %b | Change: %b | Nickel: %b | Dime: %b |
Quarter: %b",
                 $time, soda, change, nickel, dime, quarter);
         end
       endmodule
```