

## 操作系统的驱动隔离改进与实现

Driver Isolation Improvement and Implementation for Operating System

答辩人: 罗博文

导 师: 陆慧梅

时间: 2024/5/27





■ 查重: 总文字复制比: 0.3%

■ 盲审:

■ 中(B) 70.0

■ 中(B) 73.0



- 研究背景 Background
- 2 安全接口设计 Safe Interface Design
- 3 驱动实现 Driver Implement
- **4** 测试

### 第一部分▷▷

## 研究背景

- 面临问题
- 现有方案
- 新的方案







- 操作系统是使计算机工作的重要部分。操作系统安全与健壮性是计算机正常工作的基础。
- 由于设备可能出现硬件故障,驱动程序经常会产生错误而危及整个系统。
- 驱动和硬件上的漏洞可能被攻击者利用,对计算机系统造成危害。

■ 提升驱动的安全性、减少其对系统可能造成的负面影响非常有必要。





#### 基于硬件的隔离

特权级划分、虚拟地址空间、可信执行环境等基础都是通过芯片结构的设计来进行隔离。 该方法可靠性较高,但在隔离区运行的代码有漏洞的情况下仍不安全。此外成本昂贵,通用性低也促使人们寻找新的方案。

### 基于软件的隔离

沙箱、虚拟机、容器技术等都是 几乎不使用硬件机制对代码进行 隔离的技术。

该方法更加轻量级,提出时间较晚,因此还有很多发展空间。





## 基于语言机制的隔离

伴随着Rust、Go等内存安全语言的出现而兴起。该方法可被分类为基于软件的。但是与常见的软件隔离机制相比,具有如下优点:

#### 更可靠

开发者无需自行验证安全约束。编译器保证的约束降低了开发者出错的可能性。

#### 更快速

对安全性的检查在编译期完成,因此没有运行时开销。





使用基于语言机制的内存隔离,设计了驱动程序与内核、设备交互的接口,实现了一系列驱动。能够有效减少漏洞,可被多个操作系统复用。

在操作系统的支持下,支持故障隔离、动态加载、自动重载特性。



### 第二部分▷▷

# 安全接口设计

- 与系统的交互
- 与设备的交互







驱动与操作系统的所有交互都被限制在了这有限的四个trait中。必须的操作都可以借由其中方法完成。

可能的安全风险来源于操作系统对这些方法的实现。最小接口可以保证出现漏洞的风险最小。

```
2 implementations
pub trait VirtIoDeviceIo: Send + Sync + Debug {
    fn read volatile u32 at(&self, off: usize) -> VirtIoResult<u32>;
    fn read_volatile_u8_at(&self, off: usize) -> VirtIoResult<u8>;
    fn write volatile u32 at(&self, off: usize, data: u32) -> VirtIoResult<()>;
    fn write volatile u8 at(&self, off: usize, data: u8) -> VirtIoResult<()>;
    fn paddr(&self) -> PhysAddr;
    fn vaddr(&self) -> VirtAddr;
 1 implementation
pub trait DevicePage: Send + Sync {
    fn as_mut_slice(&mut self) -> &mut [u8];
    fn as slice(&self) -> &[u8];
    fn paddr(&self) -> PhysAddr;
    fn vaddr(&self) -> VirtAddr;
 1 implementation
pub trait QueuePage<const SIZE: usize>: DevicePage {
    fn queue_ref_mut(&mut self, layout: &QueueLayout) -> QueueMutRef<SIZE>;
1 implementation
pub trait Hal<const SIZE: usize>: Send + Sync {
    fn dma alloc(pages: usize) -> Box<dyn QueuePage<SIZE>>;
    fn dma_alloc_buf(pages: usize) -> Box<dyn DevicePage>;
    fn to paddr(va: usize) -> usize;
```



#### 与设备的交互:虚拟内存映射



Empty

Rx FIFO

Overrun

Length

Ready Interrupt

FIFO enable

DTR

Ready

CTS

00

Character

#### Table 2 - Registers Summary

General Register Set

驱动与设备进行交互的所使 用的方法是虚拟内存映射。 设备的寄存器按照右表的布 局映射到设备地址空间处。 驱动使用上文定义的接口, 可以对该区域进行读写,以 读取基本信息、对设备进行 设置。

|                                                                      |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | 000     | R        | Register                          | RHR       | Received                         |                      |                 |                    |                                         |                         |
|----------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------|----------|-----------------------------------|-----------|----------------------------------|----------------------|-----------------|--------------------|-----------------------------------------|-------------------------|
|                                                                      |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |         | w        | Transmitter Holding<br>Register   | THR       | Character<br>to be Transmitted   |                      |                 |                    |                                         |                         |
|                                                                      |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | 001     | R/W      | Interrupt Enable Register         | ER        | DMA<br>Tx End                    | DMA<br>Rx End        | 0               | 0                  | Modem<br>Status                         | Receiver<br>Line Status |
|                                                                      |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |         | R        | Interrupt Status Register         | ISR       | FIFOs<br>enabled                 | FIFOs<br>enabled     |                 |                    | Interrupt<br>dentification Co           |                         |
| Name                                                                 | Device Register Layout<br>Function                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | 010     | w        | FIFO Control Register             | FCR       | Receiver's FIFO<br>Trigger Level |                      | 0               | Enable<br>DMA End  | DMA<br>mode                             | Tx FIFO<br>Reset        |
| Offset from base<br>Direction<br>MagicValue<br>0x000                 | Description  Magic value 0x74728976 (a Little Endian equiv                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 011     | R/W      | Line Control Register             | LCR       | DLAB                             | Set<br>Break         | Force<br>Parity | Even<br>Parity     | Parity<br>Enable                        | Stop<br>Bits            |
| R<br>Version<br>0±004<br>R                                           | Device version number<br>0x2. Note: Legacy devices (see <u>4</u>                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | 100     | R/W      | Modern Control Register           | MCR       | 0                                | 0                    | 0               | Loop back          | Out 2 /<br>lint.<br>Enable <sup>2</sup> | Out 1                   |
| DeviceAD<br>0x008<br>R<br>VendoriD                                   | Virtio Subsystem Device ID<br>See <u>5 Device Types</u> for possible v<br>depending on user's needs.<br>Virtio Subsystem Vendor ID                                                                                                                                                                                                                                                                                                                                                                                                      | 101     | R        | Line Status Register              | LSR       | FIFO data<br>Error               | Transmitter<br>Empty | THR<br>Empty    | Break<br>Interrupt | Framing<br>Error                        | Parity<br>Error         |
| 0x00c<br>R<br>DeviceFeatures<br>0x010                                | Flags representing features the<br>Reading from this register returns                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 110     | R        | Modern Status Register            | MSR       | CD                               | RI                   | DSR             | стѕ                | delta<br>CD                             | trailing<br>edge RI     |
| R<br>Device/FeaturesSel<br>0x014                                     | DeviceFeaturesSel - 32 to (Device<br>2.2 Easture Bits                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 111     | R/W      | Scratch Pad Register              | SPR       | User<br>Oata                     |                      |                 |                    |                                         |                         |
| W<br>CriverFeetures<br>0x020<br>W<br>CriverFeaturesSe/<br>0x024<br>W | Flags representing device features understood and activated by the driver Writing to this register sets 32 consecutive flag bits, the loast eignificant bit depending on the last value written to DriverFeaturesSel. Access to this register sets bits DriverFeaturesSel + 32 to (DriverFeaturesSel is set to 1. Also see 2.2 Feature Bits.  Activated (guest) features word selection Writing to this register selects a set of 32 activated feature bits accessible by writing to DriverFeatures.                                    |         |          |                                   |           |                                  |                      |                 |                    |                                         |                         |
| QueueSel<br>0x030<br>W<br>QueueMumMax<br>0x034                       | Virtual queue index Writing to this register selects the virtual queue that the following operations on QueueNumMax, QueueNum, QueueReady, QueueDescLow, QueueDescHigh, QueueAyakLow, QueueAyakHigh, QueueAyakLow, QueueAyakHigh, QueueSized, ow and QueueAyakLow, and QueueSized the first queue is zero (0x0).  Maximum virtual queue size Reading from the register returns the maximum size (number of elements) of the queue the device is ready to process or zero (0x0) if the queue is not available. This applies to the queue |         |          |                                   |           |                                  |                      |                 |                    |                                         |                         |
| R<br>QueueNum<br>0x038<br>W                                          | Virtual queue size  United to the number of elements in the queue. Writing to this register notifies the device what size of the queue the driver will use. This applies to the queue selected by writing to OnewSet.                                                                                                                                                                                                                                                                                                                   |         |          |                                   |           |                                  |                      |                 |                    |                                         |                         |
| QueueReady<br>0x044<br>RW<br>QueueNatify<br>0x050                    | Virtual queue ready bit Writing one (0x1) to this register notifies the device that it can execute requests from this virtual queue. Reading from this register returns the last value written to it. Both read and write accesses apply to the queue selected by writing to QueueSel.  Queue notifier Writing a value to this register notifies the device that there are new buffers to process in a queue.                                                                                                                           |         |          |                                   |           |                                  |                      |                 |                    |                                         |                         |
| W                                                                    | When VIRTIO_F_NOTIFICATION_D                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | ATA has | not been | negotiated, the value entitien is | the queue | index.                           |                      |                 |                    |                                         |                         |

Register

Access



#### 与设备的交互: 虚拟队列



虚拟队列是VirtIO设备接受操 作请求、返回结果的数据结构。 驱动按照规定好的结构放置请 求、进行连接(指针赋值), 蓝线为驱动进行的连接,设备 按其完成操作。

红线是设备返回结果时需要进 行的连接。驱动按其读取结果。



### 第三部分 >>

## 驱动实现

- 各设备特点
- 复用性







#### 块设备

模式: 系统 → 驱动

与VirtIO操作模式 一致,因此可以直 接实现。



#### 输入设备

模式: 驱动 → 系统

与VirtIO操作模式相反,需要先把请求全部发出,否则驱动无法返回事件。

#### 网卡

模式: 驱动 → 系统

同左边。

需要传输大量数据,因此发出的请求需为数据分配空间。





使用Rust包 (crate) 的形式发布在github上。可 以被操作系统直接引入。

使用时,操作系统需要为接口实现若干方法。

为了让开发者能够无缝切换,在导出的方法上尽力做到与不安全驱动保持一致。



## 第四部分▷▷

## 测试

- 功能测试
- 性能测试
- 总结







- 为验证驱动实用性,在Alien系统中以隔离域形式加入该驱动。
- Alien 是一个着眼于使用语言机制提高操作系统的健壮性与安全性,并加入多种实验性新功能的微内核操作系统。它使用了多种设计模式和约束。如模块化OS各组件、严格的隔离机制、各部分的动态加载与替换等。
- 隔离域是Alien内的单元,需要满足故障隔离、内存隔离、代理调用等约束。满足之后,隔离域支持动态加载、无感恢复等特性。
- 此外, 在裸机上对全部实现的驱动的功能正确性进行了测试。





#### 块设备性能对比

绿色为设计的安全驱动。褐色为对比不安全驱动(rCore的VirtIO驱动)。

可以看出,两者性能没有明显差异。在写入时甚至略快于不安全驱动。









## 总结

通过展示驱动的设计,并对其进行多方面测试,可以看出安全驱动取代现有不安全驱动的巨大潜力。

本驱动目前支持的设备特性没有覆盖全部特性,可以进一步完善。

Rust语言与其带来的新兴安全约束模式还有很多的可探索空间。希望本项目能够为基于语言机制的安全程序设计提供参考,推动系统编程领域的安全改进。

## 谢谢各位老师 敬请批评指正

Thanks for your listening



答辩人: 罗博文

导 师: 陆慧梅

时间: 2024/5/27