

FCH FEH

| FFFEH           |  |
|-----------------|--|
|                 |  |
| . >> - 4.1# -15 |  |
| レジスタ構成          |  |

**FFFCH** 

|             | 15      | 0 |
|-------------|---------|---|
| G0          |         |   |
| G1          |         |   |
| G2          |         |   |
| G3          |         |   |
| G4          |         |   |
| G5          |         |   |
| G6          |         |   |
| G7          |         |   |
| G8          |         |   |
| G9          |         |   |
| G10         |         |   |
| G11         |         |   |
| G12(FP)     |         |   |
| SP(SSP/USP) |         |   |
| USP         |         |   |
|             | CPUレジスタ |   |

|      | レシ    | ジスタの意       | 意味         |  |  |  |
|------|-------|-------------|------------|--|--|--|
|      | G0-12 | 汎用レ         | <b>ジスタ</b> |  |  |  |
| CPUL | FP    | フレーム        | ムポインタ      |  |  |  |
| ジスタ  | SSP   | システム        | ムスタックポインタ  |  |  |  |
|      | USP   | ユーザスタックポインタ |            |  |  |  |
|      | PC    | プログラムカウンタ   |            |  |  |  |
|      |       | フラグ         |            |  |  |  |
|      |       | Е           | 割込み許可      |  |  |  |
| PSW  |       | Р           | 特権モード      |  |  |  |
| FSW  | FLAG  | ٧           | オーバフロー     |  |  |  |
|      |       | С           | キャリー       |  |  |  |
|      |       | S           | 符号         |  |  |  |
|      |       | Z           | ゼロ         |  |  |  |

| _    | 15   |      |      | 0    |
|------|------|------|------|------|
| PC   |      |      |      |      |
| FLAG | 0000 | 0000 | EP00 | VCSZ |
|      |      | PS   | SW   |      |

Ver.8.8.0 2018/12/09

|                          |             | T         |      |       |     |        |     |      |      |        |      |     | 2018/12/0                                                                | 9  |
|--------------------------|-------------|-----------|------|-------|-----|--------|-----|------|------|--------|------|-----|--------------------------------------------------------------------------|----|
| 命令                       | ニーモニック      | オペコート     |      | アド    | レッシ | ングモ    |     | 数値は  | ステー  | - ト数)  |      | フラグ | 説明                                                                       |    |
|                          | 命令 オペラント    | OP Rd Rx  | Drct | Index | Imm | FP Rlt | Reg | Imm4 | Indr | B Indr | Othr | 変化  |                                                                          |    |
| No Operation             | NO          | 00h 0h 0h |      |       |     |        |     |      |      |        | 3    | ×   | 何もしない                                                                    |    |
| Load                     | LD Rd, EA   | 08h Rd EA | 7    | 7     | 5   | 7      | 4   | 4    | 6    | 6      |      | ×   | $Rd \leftarrow [EA]$                                                     |    |
| Load                     | LD Rd,FLAG  |           |      |       |     |        | 4   |      |      |        |      | ×   | $Rd \leftarrow FLAG$                                                     | 注( |
| Store                    | ST Rd, EA   | 10h Rd EA | 6    | 6     |     | 6      |     |      | 5    | 5      |      | ×   | $[Dsp] \leftarrow EA$                                                    |    |
| Add                      | ADD Rd, EA  | 18h Rd EA | 7    | 7     | 5   | 7      | 5   | 4    | 6    | 6      |      | 0   | $Rd \leftarrow Rd + [EA]$                                                |    |
| Subtract                 | SUB Rd, EA  | 20h Rd EA | 7    | 7     | 5   | 7      | 5   | 4    | 6    | 6      |      | 0   | $Rd \leftarrow Rd - [EA]$                                                |    |
| Compare                  | CMP Rd, EA  | 28h Rd EA | 7    | 7     | 5   | 7      | 5   | 4    | 6    | 6      |      | 0   | Rd - [EA]                                                                |    |
| Logical And              | AND Rd, EA  | 30h Rd EA | 7    | 7     | 5   | 7      | 5   | 4    | 6    | 6      |      | 0   | $Rd \leftarrow Rd \text{ and } [EA]$                                     |    |
| Logical Or               | OR Rd, EA   | 38h Rd EA | 7    | 7     | 5   | 7      | 5   | 4    | 6    | 6      |      | 0   | $Rd \leftarrow Rd \text{ or } [EA]$                                      |    |
| Logical Xor              | XOR Rd, EA  | 40h Rd EA | 7    | 7     | 5   | 7      | 5   | 4    | 6    | 6      |      | 0   | $Rd \leftarrow Rd \text{ xor } [EA]$                                     |    |
| Add with Scale           | ADDS Rd, EA | 48h Rd EA | 8    | 8     | 6   | 8      | 6   | 5    | 7    | 7      | i    | 0   | $Rd \leftarrow Rd + [EA]*2$                                              |    |
| Multiply                 | MUL Rd, EA  | 50h Rd EA | 57   | 57    | 55  | 57     | 55  | 54   | 56   | 56     |      | 0   | $Rd \leftarrow Rd \times [EA]$                                           |    |
| Divide                   | DIV Rd, EA  | 58h Rd EA | 73   | 73    | 71  | 73     | 71  | 70   | 72   | 72     |      | 0   | $Rd \leftarrow Rd / [EA]$                                                |    |
| Modulo                   | MOD Rd, EA  | 60h Rd EA | 73   | 73    | 71  | 73     | 71  | 70   | 72   | 72     |      | 0   | $Rd \leftarrow Rd \% [EA]$                                               |    |
| Multiply Long            | MULL Rd, EA | 680h Rd E | 57   | 57    | 55  | 57     | 55  | 54   | 56   | 56     |      | 0   | $(Rd+1,Rd) \leftarrow Rd \times [EA]$                                    | 注: |
| Divide Long              | DIVL Rd,EA  | 70h Rd EA | 73   | 73    | 71  | 73     | 71  | 70   | 72   | 72     |      | 0   | $Rd \leftarrow (Rd+1,Rd) / [EA],$<br>$Rd+1 \leftarrow (Rd+1,Rd) \% [EA]$ | 注: |
| Shift Left Arithmetic    | SHLA Rd, EA | 80h Rd EA | 8+n  | 8+n   | 6+n | 8+n    | 6+n | 5+n  | 7+n  | 7+n    |      | 0   | $Rd \leftarrow Rd \ll [EA]$                                              |    |
| Shift Left Logical       | SHLL Rd, EA | 88h Rd EA | 8+n  | 8+n   | 6+n | 8+n    | 6+n | 5+n  | 7+n  | 7+n    |      | 0   | $Rd \leftarrow Rd \ll [EA]$                                              | 1  |
| Shift Right Arithmetic   | SHRA Rd, EA | 90h Rd EA | 8+n  | 8+n   | 6+n | 8+n    | 6+n | 5+n  | 7+n  | 7+n    |      | 0   | $Rd \leftarrow Rd \gg [EA]$                                              |    |
| Shift Right Logical      | SHRL Rd, EA | 98h Rd EA | 8+n  | 8+n   | 6+n | 8+n    | 6+n | 5+n  | 7+n  | 7+n    |      | 0   | Rd ← Rd >>> [EA]                                                         |    |
| Jump on Zero             | JZ EA       | A0h 0h EA | 4/5  | 4/5   |     |        |     |      | 4/5  |        |      | ×   | If (Z) $PC \leftarrow EA$                                                |    |
| Jump on Carry            | JC EA       | A0h 1h EA | 4/5  | 4/5   |     |        |     |      | 4/5  |        |      | ×   | If (C) $PC \leftarrow EA$                                                | -  |
| Jump on Minus            | JM EA       | A0h 2h EA | 4/5  | 4/5   |     |        |     |      | 4/5  |        |      | ×   | If (S) $PC \leftarrow EA$                                                | 7  |
| Jump on Overflow         | JO EA       | A0h 3h EA | 4/5  | 4/5   |     |        |     |      | 4/5  |        |      | ×   | if (V) $PC \leftarrow EA$                                                | -  |
| Jump on greater than     | JGT EA      | A0h 4h EA | 4/5  | 4/5   |     |        |     |      | 4/5  |        |      | ×   | If (not (Z or (S xor V))) $PC \leftarrow EA$                             | -  |
| Jump on greater or equal | JGE EA      | A0h 5h EA | 4/5  | 4/5   |     |        |     |      | 4/5  |        |      | ×   | if (not (S xor V)) $PC \leftarrow EA$                                    | 7  |
| Jump on less or equal    | JLE EA      | A0h 6h EA | 4/5  | 4/5   |     |        |     |      | 4/5  |        |      | ×   | If $(Z \text{ or } (S \text{ xor } V)) \text{ PC} \leftarrow EA$         | -  |
| Jump on less than        | JLT EA      | A0h 7h EA | 4/5  | 4/5   |     |        |     |      | 4/5  |        |      | ×   | If (S xor V) PC ← EA                                                     | -  |
| Jump on Non Zero         | JNZ EA      | A0h 8h EA | 4/5  | 4/5   |     |        |     |      | 4/5  |        |      | ×   | If (not Z) $PC \leftarrow EA$                                            | 1  |
| Jump on Non Carry        | JNC EA      | A0h 9h EA | 4/5  | 4/5   |     |        |     |      | 4/5  |        |      | ×   | If (not C) $PC \leftarrow EA$                                            | 1  |
| Jump on Non Minus        | JNM EA      | A0h Ah EA | 4/5  | 4/5   |     |        |     |      | 4/5  |        |      | ×   | If (not S) PC ← EA                                                       | -  |
| Jump on Non Overflow     | JNO EA      | A0h Bh EA | 4/5  | 4/5   |     |        |     |      | 4/5  |        |      | ×   | If (not V) PC ← EA                                                       | 1  |
| Jump on higher           | JHI EA      | A0h Ch EA | 4/5  | 4/5   |     |        |     |      | 4/5  |        |      | ×   | If (not (Z or C)) $PC \leftarrow EA$                                     | -  |
| Jump on lower or same    | JLS EA      | A0h Eh EA | 4/5  | 4/5   |     |        |     |      | 4/5  |        |      | ×   | If $(Z \text{ or } C) PC \leftarrow EA$                                  | 1  |
| Jump                     | JMP EA      | A0h Fh EA | 5    | 5     |     |        |     |      | 5    |        |      | ×   | PC ← EA                                                                  | -  |
| Call subroutine          | CALL EA     | A8h Oh EA | 6    | 6     |     |        |     |      | 6    |        |      | ×   | $[SP] \leftarrow PC, PC \leftarrow EA$                                   | -  |
| Input                    | IN Rd,EA    | B0h Rd EA | 7    |       |     |        |     |      | 6    | 6      |      | ×   | Rd ← IO[EA]                                                              | -  |
| Output                   | OUT Rd,EA   | B8h Rd EA | 6    |       |     |        |     |      | 5    | 5      |      | ×   | IO[EA] ← Rd                                                              | -  |
| Push Register            | PUSH Rd     | C0h Rd 0h |      |       |     |        |     |      |      |        | 5    | ×   | [SP] ← Rd                                                                | 1  |
| Pop Register             | POP Rd      | C4h Rd 0h |      |       |     |        |     |      |      |        | 6    | ×   | Rd ← [SP++]                                                              | 7  |
| Return from Subroutine   | RET         | D0h 0h 0h |      |       |     |        |     |      |      |        | 6    | ×   | PC ← [SP++]                                                              | 1  |
| Return from Interrupt    | RETI        | D4h 0h 0h |      |       |     |        |     |      |      |        | 9    | ×   | $FLAG \leftarrow [SP++], PC \leftarrow [SP++]$                           | 1  |
| Enable Interrupt         | EI          | E0h 0h 0h |      |       |     |        |     |      |      |        | 5    | ×   | 割込み許可                                                                    | 1  |
| Disable Interrupt        | DI          | E4h 0h 0h |      |       |     |        |     |      |      |        | 5    | ×   | 割込み禁止                                                                    | ┨  |
| Supervisor Call          | svc         | F0h 0h 0h |      |       |     |        |     |      |      |        | 12   | ×   | システムコール                                                                  | 1  |
| Halt                     | HALT        | FFh 0h 0h |      |       |     |        |     |      |      |        | 5    | ×   | CPU停止                                                                    | -  |

## アドレッシングモード (上の表中EAの詳細) に付いて

| アドレッシンクモード (上の表中EAの詳細) に付いて |        |                       |           |       |                |                                        |     |
|-----------------------------|--------|-----------------------|-----------|-------|----------------|----------------------------------------|-----|
| アドレッシングモード                  | 略記     | ニーモニック                | 命令フォーマット  |       | EA(実効アドレス)の決め方 |                                        |     |
| プ ドレッシングモード                 | 四百百日   | (EA部分の標記方法)           | 第1ワード     | 第2ワード | 略記             | 解説                                     |     |
| Direct                      | Drct   | OP Rd, Dsp            | OP+0 Rd0h | Dsp   | [Dsp]          | Dsp番地                                  | ]   |
| Indexed                     | Index  | OP Rd, <u>Dsp, Rx</u> | OP+1 RdRx | Dsp   | [Dsp+Rx]       | (Dsp+Rx レジスタの内容)番地                     | ]   |
| Immediate                   | Imm    | OP Rd, <u>#Imm</u>    | OP+2 Rd0h | Imm   | Imm            | Immそのもの                                | ]   |
| FP Rerative                 | FP Rlt | OP Rd, Dsp4, FP       | OP+3 RdD4 |       | [Dsp4+FP]      | (D4を符号拡張した値×2 + FPレジスタの内容)番地(D4=Dsp4/2 | 2 注 |
| Register                    | Reg    | OP Rd, <u>Rs</u>      | OP+4 RdRs |       | Rs             | Rsレジスタの内容                              |     |
| 4bit Signed Immediate       | Imm4   | OP Rd, <u>#Imm4</u>   | OP+5 RdI4 |       | Imm4           | I4を符号拡張した値そのもの                         | 注   |
| Register Indirect           | Indr   | OP Rd <u>,0,Rx</u>    | OP+6 RdRx |       | [Rx]           | Rxレジスタの内容番地                            | 1   |
| Byte Regsiter Indirect      | B Indr | OP Rd, <u>@Rx</u>     | OP+7 RdRx |       | [Rx]           | Rx レジスタの内容番地(但し番地の内容は 8 bitデータ)        | 1   |
| Other                       | Othr   | OP Rd                 | OP Rd0h   |       |                | なし                                     | ]   |
|                             | Othr   | OP                    | OP 0h0h   |       |                | なし                                     | 1   |
|                             |        |                       |           |       |                |                                        |     |

注0:フラグからレジスタへの転送命令、オペコードは14h 注1:MUL, DIV命令ではRdは偶数番号のレジスタ 注2:D4はDsp4(4bitディスプレースメント)の1/2の値 注3:14はImm4 (4bit即値)のこと 注4:アドレッシングモードによりOPの値が変化する

ダイレクト(\*0) OP Rd ショートイミディエイト(\*5) OP Rd Imm4 0H Dsp レジスタインダイレクト(\*6) OP Rd Rx インデクスド(\*1) ΟP Rd Dsp バイト・レジスタインダイレクト(\*7) O P Rd Rx イミディエイト(\*2) OP Rd 0H Imm レジスタ(\*8) FP相対(\*3) ΟP ΟP Rd 0H Rd Dsp4 レジスタレジスタ(\*4) オペランドなし(\*9) O P Rd ΟP 00H Rs

| OP        |       |          |          |          |          |            |          |          |          |  |
|-----------|-------|----------|----------|----------|----------|------------|----------|----------|----------|--|
|           |       | OP下位3ビット |          |          |          |            |          |          |          |  |
|           |       | 0        | 1        | 2        | 3        | 4          | 5        | 6        | 7        |  |
|           | 00000 | NO(*9)   |          |          |          |            |          |          |          |  |
|           | 00001 | LD(*0)   | LD(*1)   | LD(*2)   | LD(*3)   | LD(*4)     | LD(*5)   | LD(*6)   | LD(*7)   |  |
|           | 00010 | ST(*0)   | ST(*1)   |          | ST(*3)   | LD(*8) ※ 1 |          | ST(*6)   | ST(*7)   |  |
|           | 00011 | ADD(*0)  | ADD(*1)  | ADD(*2)  | ADD(*3)  | ADD(*4)    | ADD(*5)  | ADD(*6)  | ADD(*7)  |  |
|           | 00100 | SUB(*0)  | SUB(*1)  | SUB(*2)  | SUB(*3)  | SUB(*4)    | SUB(*5)  | SUB(*6)  | SUB(*7)  |  |
|           | 00101 | CMP(*0)  | CMP(*1)  | CMP(*2)  | CMP(*3)  | CMP(*4)    | CMP(*5)  | CMP(*6)  | CMP(*7)  |  |
|           | 00110 | AND(*0)  | AND(*1)  | AND(*2)  | AND(*3)  | AND(*4)    | AND(*5)  | AND(*6)  | AND(*7)  |  |
|           | 00111 | OR(*0)   | OR(*1)   | OR(*2)   | OR(*3)   | OR(*4)     | OR(*5)   | OR(*6)   | OR(*7)   |  |
|           | 01000 | XOR(*0)  | XOR(*1)  | XOR(*2)  | XOR(*3)  | XOR(*4)    | XOR(*5)  | XOR(*6)  | XOR(*7)  |  |
|           | 01001 | ADDS(*0) | ADDS(*1) | ADDS(*2) | ADDS(*3) | ADDS(*4)   | ADDS(*5) | ADDS(*6) | ADDS(*7) |  |
|           | 01010 | MUL(*0)  | MUL(*1)  | MUL(*2)  | MUL(*3)  | MUL(*4)    | MUL(*5)  | MUL(*6)  | MUL(*7)  |  |
|           | 01011 | DIV(*0)  | DIV(*1)  | DIV(*2)  | DIV(*3)  | DIV(*4)    | DIV(*5)  | DIV(*6)  | DIV(*7)  |  |
|           | 01100 | MOD(*0)  | MOD(*1)  | MOD(*2)  | MOD(*3)  | MOD(*4)    | MOD(*5)  | MOD(*6)  | MOD(*7)  |  |
|           | 01101 | MULL(*0) | MULL(*1) | MULL(*2) | MULL(*3) | MULL(*4)   | MULL(*5) | MULL(*6) | MULL(*7) |  |
| <u> </u>  | 01110 | DIVL(*0) | DIVL(*1) | DIVL(*2) | DIVL(*3) | DIVL(*4)   | DIVL(*5) | DIVL(*6) | DIVL(*7) |  |
| O P 上位5ビッ | 01111 |          |          |          |          |            |          |          |          |  |
| #         | 10000 | SHLA(*0) | SHLA(*1) | SHLA(*2) | SHLA(*3) | SHLA(*4)   | SHLA(*5) | SHLA(*6) | SHLA(*7) |  |
| Д.        | 10001 | SHLL(*0) | SHLL(*1) | SHLL(*2) | SHLL(*3) | SHLL(*4)   | SHLL(*5) | SHLL(*6) | SHLL(*7) |  |
| 0         | 10010 | SHRA(*0) | SHRA(*1) | SHRA(*2) | SHRA(*3) | SHRA(*4)   | SHRA(*5) | SHRA(*6) | SHRA(*7) |  |
|           | 10011 | SHRL(*0) | SHRL(*1) | SHRL(*2) | SHRL(*3) | SHRL(*4)   | SHRL(*5) | SHRL(*6) | SHRL(*7) |  |
|           | 10100 | JMP(*0)  | JMP(*1)  |          |          |            |          | JMP(*6)  |          |  |
|           | 10101 | CALL(*0) | CALL(*1) |          |          |            |          | CALL(*6) |          |  |
|           | 10110 | IN(*0)   |          |          |          |            |          | IN(*6)   | IN(*7)   |  |
|           | 10111 | OUT(*0)  |          |          |          |            |          | OUT(*6)  | OUT(*7)  |  |
|           | 11000 | PUSH(*8) |          |          |          | POP(*8)    |          |          |          |  |
|           | 11001 |          |          |          |          |            |          |          |          |  |
|           | 11010 | RET(*9)  |          |          |          | RETI(*9)   |          |          |          |  |
|           | 11011 |          |          |          |          |            |          |          |          |  |
|           | 11100 | EI(*9)   |          |          |          | DI(*9)     |          |          |          |  |
|           | 11101 |          |          |          |          |            |          |          |          |  |
|           | 11110 | SVC(*9)  |          |          |          |            |          |          |          |  |
|           | 11111 |          |          |          |          |            |          |          | HALT(*9) |  |

| t-t-1-ケ ∧ ∧    | Т |
|----------------|---|
| 特權命令           |   |
| 1.2 IET ida la |   |

| _ |     |     |       |       |        |
|---|-----|-----|-------|-------|--------|
|   | ※ 1 | : 7 | フラグから | レジスタ〜 | への転送命令 |

| {   |      | >   | >=  | =  | !=  | <=  | <   |
|-----|------|-----|-----|----|-----|-----|-----|
| -{  | 符号あり | JGT | JGE | JZ | JNZ | JLE | JLT |
| - { | 符号無し | JНI | JNC | JΖ | JNZ | JLS | JC  |

| FLAGのビット割り        |   |
|-------------------|---|
| (00000000EP00VCSZ | ) |

| Rd/Rs/Rx |             |  |  |  |  |  |
|----------|-------------|--|--|--|--|--|
| 値        | 意味          |  |  |  |  |  |
| 0        | G0          |  |  |  |  |  |
| 1        | G1          |  |  |  |  |  |
| 2        | G2          |  |  |  |  |  |
| 3        | G3          |  |  |  |  |  |
| 4        | G4          |  |  |  |  |  |
| 5        | G5          |  |  |  |  |  |
| 6        | G6          |  |  |  |  |  |
| 7        | G7          |  |  |  |  |  |
| 8        | G8          |  |  |  |  |  |
| 9        | G9          |  |  |  |  |  |
| А        | G10         |  |  |  |  |  |
| В        | G11         |  |  |  |  |  |
|          | G12(FP)     |  |  |  |  |  |
| C<br>D   | SP(SSP/USP) |  |  |  |  |  |
| Е        | USP         |  |  |  |  |  |
| F        | PC          |  |  |  |  |  |
|          |             |  |  |  |  |  |

SPの意味はPフラグで変化 (P=1:SSP、P=0:USP)

| JMP命令のRd |     |  |  |
|----------|-----|--|--|
| 値        | 意味  |  |  |
| 0        | JZ  |  |  |
| 1        | JC  |  |  |
| 2        | JM  |  |  |
| 3        | JO  |  |  |
| 4        | JGT |  |  |
| 5        | JGE |  |  |
| 6        | JLE |  |  |
| 7        | JLT |  |  |
| 8        | JNZ |  |  |
| 9        | JNC |  |  |
| A        | JNM |  |  |
| В        | JNO |  |  |
| С        | JHI |  |  |
| D        |     |  |  |
| Е        | JLS |  |  |
| F        | JMP |  |  |

| メモリマップ |            |           |         |  |  |
|--------|------------|-----------|---------|--|--|
|        | +0番地       | +1番地      |         |  |  |
| 0000h  |            |           |         |  |  |
| 0002h  |            |           |         |  |  |
| 0004h  | DAM/       | RAM(56kB) |         |  |  |
|        | KAIVI(     | JOKD)     | R       |  |  |
| •••    |            |           | RAM     |  |  |
| DFFEh  |            |           |         |  |  |
| E000h  | 予約         |           |         |  |  |
|        | (アトリビュー    | VRAM(2kB) |         |  |  |
| EFFEh  | F)         |           |         |  |  |
| F000h  |            |           | Ro      |  |  |
|        | IPL(4064B) |           | ROM     |  |  |
| FFDEh  |            |           |         |  |  |
| FFE0h  | Timer0     |           | 割り込みベクタ |  |  |
| FFE2h  | Timer1     |           |         |  |  |
| FFE4h  | INT2       |           |         |  |  |
| FFE6h  | INT3       |           |         |  |  |
| FFE8h  | SIO 受信     |           |         |  |  |
| FFEAh  | SIO 送信     |           |         |  |  |
| FFECh  | PS2 受信     |           |         |  |  |
| FFEEh  | PS2 送信     |           |         |  |  |
| FFF0h  | uSD        |           |         |  |  |
| FFF2h  | ADC        |           |         |  |  |
| FFF4h  | 不正(奇数)アドレス |           |         |  |  |
| FFF6h  | 上下限アドレス違反  |           |         |  |  |
| FFF8h  | ゼロ除算(※1)   |           |         |  |  |
| FFFAh  | 特権違反(※1)   |           |         |  |  |
| FFFCh  | 未定義命令(※1)  |           |         |  |  |
| FFFEh  | SVC (※1)   |           |         |  |  |

|      | 2018/12/9                 |               |                                            |
|------|---------------------------|---------------|--------------------------------------------|
| IOV  | ップ                        |               |                                            |
|      | +0番地                      | +1番地          |                                            |
| 00h  | Timer0(In:現在値             | /Out:周期)      |                                            |
| 02h  | Timer0(In:フラグ/Out:コントロール) |               |                                            |
| 04h  | Timer1(In:現在値             | /Out:周期)      |                                            |
| 06h  | Timer1(In:フラグ             | /Out:コントロール)  |                                            |
| 08h  | 00H                       | SIO-Data      |                                            |
| 0Ah  | 00H                       | SIO-Stat/Ctrl |                                            |
| 0Ch  | 00H                       | PS2-Data      |                                            |
| 0Eh  | 00H                       | PS2-Stat/Ctrl |                                            |
| 10h  | 00H                       | uSD-Stat/Ctrl | 1/                                         |
| 12h  | 00H                       | uSD-MemAddr   | /0装置                                       |
| 14h  | 00H                       | uSD-BlkAddrH  | 拼                                          |
| 16h  | 00H                       | uSD-BlkAddrL  | 甲                                          |
| 18h  | 00H                       | 拡張ポート(In/Out) |                                            |
| 1Ah  | 00H                       | ADC参照電圧(Out)  |                                            |
| 1Ch  | 00H                       | 拡張ポートHi(Out)  |                                            |
| 1Eh  | 00H                       | モード(In)       |                                            |
| 20h  | 00H                       | ADC(CH0)      |                                            |
| 22h  | 00H                       | ADC(CH1)      |                                            |
| 24h  | 00H                       | ADC(CH2)      |                                            |
| 26 h | 00H                       | ADC(CH3)      |                                            |
| 28h  | 空き                        | 空き            | 空                                          |
|      |                           |               | 14                                         |
| F4h  | 下限アドレス                    |               | メモリ<br>保護                                  |
| F6h  | 上限アドレス                    |               | J.<br>···································· |
| F8h  | データレジスタ(Out)/データSW(IN)    |               | П                                          |
| FAh  | アドレスレジスタ(IN)              |               | コンソー                                       |
| FCh  | 00H                       | ロータリーSW(IN)   | 7                                          |
| FEh  | 00H                       | 機能レジスタ(IN)    | — <i>)</i> ]                               |

※1:マイクロプログラムにより発生 ※2:拡張ポートHi (M000 VVVV) M(0:入力, 1:出力), VVVV(I7~I4に出力)

## IPLルーチンのエントリーポイント

| HB/1 / V 1/2 V 1/2 V 1/2 V |       |        |  |  |  |
|----------------------------|-------|--------|--|--|--|
| 番地                         | 関数    | 意味     |  |  |  |
| F000h                      | ipl() | IPLに戻る |  |  |  |