

#### SERVIÇO PÚBLICO FEDERAL UNIVERSIDADE FEDERAL DO SUL E SUDESTE DO PARÁ - UNIFESSPA INSTITUTO DE GEOCIÊNCIAS E ENGENHARIAS - IGE FACULDADE DE COMPUTAÇÃO E ENG. ELÉTRICA – FACEEL CURSO ENGENHARIA DE COMPUTAÇÃO

#### Microeletrônica

T-2018

Prof. José Carlos Da Silva jcdsilv@hotmail.com jose-carlos.silva@unifesspa.edu.br whatsApp: 94-981431852

Maio/2022

#### 21.5 ALU

ALU (arithmetic-logic unit) foi estudada na Seção 12.14. Seu símbolo é mostrado à esquerda na Figura 21.8, enquanto que as especificações para o presente exemplo são mostradas à direita (emprestadas da Figura 12.17). O projeto dessa ALU, usando VHDL, é apresentado a seguir.

**VHDL** 



| Unit       | Instruction    | Operation    | opcode |
|------------|----------------|--------------|--------|
| Logic      | Transfer a     | y = a        | 0000   |
|            | Complement a   | y = NOT a    | 0001   |
|            | Transfer b     | y = b        | 0010   |
|            | Complement b   | y = NOT b    | 0011   |
|            | AND            | y = a AND b  | 0100   |
|            | NAND           | y = a NAND b | 0101   |
|            | OR             | y=aORb       | 0110   |
| Arithmetic | NOR            | y = a NOR b  | 0111   |
|            | Increment a    | y = a+1      | 1000   |
|            | Increment b    | y = b+1      | 1001   |
|            | Add a and b    | y = a+b      | 1010   |
|            | Sub b from a   | y = a-b      | 1011   |
|            | Sub a from b   | y = -a+b     | 1100   |
|            | Add negative   | y = -a-b     | 1101   |
|            | Add with 1     | y = a+b+1    | 1110   |
|            | Add with carry | y = a+b+cin  | 1111   |

FIGURA 21.8. Símbolo e especificações da ALU projetada na Seção 21.5.

Lembre-se de que ALUs são circuitos combinacionais, portanto podemos usar código concorrente ou código sequencial. O primeiro foi escolhido nesse exemplo (veja a instrução select no código a seguir); se o último tivesse sido escolhido, então um process seria necessário (e case seria a instrução mais adequada).

Observe também que STD\_LOGIC\_VECTOR foi especificado como o tipo dos sinais principais (linhas 7 e 10). Contudo, o pacote original para esse tipo de dado, std\_logic\_1164 (linhas 2 e 3), não define operações aritméticas. Por essa razão, o pacote std\_logic\_unsigned foi acrescentado ao código (linha 4), que, como mencionado na Seção 19.3, contém operações aritméticas para STD\_LOGIC\_VECTOR. Poderíamos considerar a utilização de INTEGER em vez de STD\_LOGIC\_VECTOR, porque o primeiro suporta operações aritméticas, mas então o problema passaria para as operações lógicas, que não são definidas no pacote original (standard) para INTEGER.

```
LIBRARY ieee;
  USE ieee.std logic 1164.all;
   USE ieee.std logic unsigned.all;
   ENTITY alu IS
      PORT (a, b: IN STD LOGIC VECTOR(7 DOWNTO 0);
            cin: IN STD LOGIC;
           opcode: IN STD LOGIC VECTOR(3 DOWNTO 0);
            y: OUT STD LOGIC VECTOR (7 DOWNTO 0));
10
   END alu;
11
   ARCHITECTURE alu OF alu IS
14
   BEGIN
      WITH opcode SELECT
15
          --logic part:---
16
         v \le a WHEN "0000",
17
         NOT a WHEN "0001",
18
        b WHEN "0010",
19
        NOT b WHEN "0011",
20
          a AND b WHEN "0100",
         a NAND b WHEN "0101",
          a OR b WHEN "0110",
23
          a NOR b WHEN "0111",
24
25
          --arithmetic part:---
          a+1 WHEN "1000",
        b+1 WHEN "1001",
          a+b WHEN "1010",
          a-b WHEN "1011",
         -a+b WHEN "1100",
 31
          -a-b WHEN "1101",
 32
          a+b+1 WHEN "1110",
 33
          a+b+cin WHEN OTHERS;
    END alu;
```

Eletrônica Digital Moderna e VHDL | Volnei A. Pedroni

**ELSEVIER** 

Resultados de simulação são mostrados na Figura 21.9. Os valores a="00010001" (=17) e b="01010001" (=81) foram adotados para as entradas, e sete opcodes foram testados, para os quais espera-se os resultados listados a seguir (observe a ocorrência dos mesmos na Figura 21.9).

```
opcode = "0100" \rightarrow y = a \text{ AND } b = "00010001" (=17)
opcode = "0110" \rightarrow y = a \text{ OR } b = "01010001" (=81)
opcode = "0111" \rightarrow y = a \text{ NOR } b = "10101110" (=174, \text{ ou} - 82 \text{ em notação com sinal})
opcode = "1000" \rightarrow y = a + 1 = "00010010" (=18)
opcode = "1010" \rightarrow y = a + b = "01100010" (=98)
opcode = "1111" \rightarrow y = a + b + cin = "01100011" (=99)
opcode = "1101" \rightarrow y = -a - b = "100111110" (= -98, \text{ ou} 158 \text{ em notação sem sinal})
```



FIGURA 21.9. Resultados de simulação da ALU projetada na Seção 21.5.

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.STD LOGIC ARITH.ALL;
use IEEE.STD_LOGIC_UNSIGNED.ALL;
entity ULA is
Port (A: in STD LOGIC VECTOR (3 downto 0);
B: in STD_LOGIC_VECTOR (3 downto 0);
C: in STD_LOGIC_VECTOR (1 downto 0);
F: out STD_LOGIC_VECTOR (3 downto 0));
end ULA:
architecture Behavioral of ULA is
Begin
process (A, B, C)
begin
CASE C is
WHEN "00" => F <= A+B;
WHEN "01" => F <= A-B;
WHEN "10" => F \le A \times B;
WHEN others => F \le not A;
END CASE;
end process;
end Behavioral;
```

# **OBRIGADO**