

گزارش فاز اول پروژه نهایی FPGA

زبان برنامه نویسی Verilog و نرم افزار Xilinx

نسرین کریمی ۹۷۲۳۶۰۸۱ – nasrinkarimi7979@gmail.com

دانشکده مهندسی برق شهید عباسپور – دانشگاه شهید بهشتی

#### مقدمه

در این تمرین با استفاده از وریلاگ یک ماژول پردازش تصویر برای استخراج لبه های یک تصویر طراحی می نماییم. بدین منظور از فیلتر سوبل (Sobel) استفاده می نماییم. فیلتر سوبل در واقع یک عملیات ماتریسی است که بر روی تصویر (که خود یک ماتریس از پیکسلها است) اجرا می شود. در این فیلتر، پیکسل واقع در سطر m ام و ستون n ام از خروجی، به صورت زیر تعریف میشود:

$$y(m.n) = \sum_{i=-1}^{1} \sum_{j=-1}^{1} x(m-i.n-j)h(i.j)$$
$$h = \begin{bmatrix} 1 & 2 & 1\\ 0 & 0 & 0\\ -1 & -2 & -1 \end{bmatrix}$$

در رابطه بالا، x ماتریس ورودی (تصویر ورودی) با ابعاد  $M^*N$  و  $M^*N$  اصطلاحاً kernel نامیده می شود (البته کرنل مربوط به فیلتر سوبل شامل یک مولفه دیگر نیز هست که برای سادگی در این پروژه از آن صرف نظر میکنیم). همچنین در اینجا منظور از سطر و ستون  $M^*N$  سطر و ستون وسط ماتریس  $M^*N$  هستند. همچنین، از آنجا که ماتریس  $M^*N$  سطر و ستون منفی ندارد، فرض می کنیم تمام درایه های سطر و ستون  $M^*N$  از  $M^*N$  نیز صفر هستند تا مشکلی ستون  $M^*N$  از  $M^*N$  از  $M^*N$  نیز صفر هستند تا مشکلی در کرانه های حاصلجمع های بالا به وجود نیاید (مثلا برای محاسبه  $M^*N$  نیاز به  $M^*N$  داریم که باید آنرا صفر بگیریم. یا برای محاسبه  $M^*N$  نیاز به مقدار  $M^*N$  داریم که باید آنها را صفر در نظر بگیریم.)

در این آزمایش قصد داریم ابتدا ماژولی طراحی کنیم که حاصل جمع و ضرب های بالا (کانولوشن) را محاسبه نماید. سپس با استفاده از کنترلر و حافظه، این فیلتر را روی یک تصویر اعمال نماید.

### ماژول محاسبه كانولوشن

این ماژول شامل یک حافظه دوبعدی ۳\*۳ برای نگهداری Kernel است که می توانید آن را به صورت ROM پیاده سازی کنید (چون مقادیر داخل آن ثابت است و نیازی نداریم تغییر کند. بنابراین فقط کافیت reg را تعریف کرده و به آن مقدار اولیه بدهید). همچنبن، ماتریس ۳\*۳ ورودی را به کمک سه ورودی شاملی col\_in[1:0] و row\_in[1:0] و col\_in[1:0] دریافت می کنیم. به این ترتیب که هر موقع کاربر می خواهد ورودی را وارد کند، سیگنال data\_in را یک می کند و با row\_in و row\_in مشخص می کند که روی چه سطر و ستونی از حافظه می خواهد مقدار data[7:0] را بنویسد. (مانند سخت افزار پروژه قبلی).

توجه کنید که این ماژول فقط حاصل کانولوشن دو ماتریس ۳\*۳ را با فرض اینکه مرکز دو ماتریس کاملا بر هم منطبق است محاسبه می کند (عبارت  $(\sum_{i=-1}^1\sum_{j=-1}^1x(-i,-j)h(i,j))$ .



شكل ۱ – شماتيك ماژول محاسبه كانولوشن.

### چکیده:

در این فاز قصد داریم که کانولوشن دو ماتریس ۳ در ۳ را محاسبه کنیم. یکی از ماتریس ها بصورت ثابت درایه هاش مشخص شده است که همان ماتریس کرنل ما است و تنها درایه های یک ماتریس را بصورت رندوم قرار خواهیم داد.

#### مقدمه:

قبل از نوشتن کد این برنامه باید با دستور کانولوشن آشنا باشیم.

همانطور که در بخش دستور کار آمده بود، فرمول کانولوشن برابرست با :

$$y(m.n) = \sum_{i=-1}^{1} \sum_{j=-1}^{1} x(m-i.n-j)h(i.j)$$

و نیز ماتریس کرنل ما که در اینجا با h نام گذاری شده است برابر با مقدار زیر است:

$$h = \begin{bmatrix} 1 & 2 & 1 \\ 0 & 0 & 0 \\ -1 & -2 & -1 \end{bmatrix}$$

درایه های متناظر دو ماتریس ۳ در ۳ طبق فرمول در یکدیگر ضرب شده و برنامه عدد نهایی را به خروجی اعلام خواهد کرد.

# شرح روند انجام پروژه (کد ماژول):

برای نوشتن دستور و کد هر برنامه ای، ابتدا باید از نحوه اجرای آن در واقعیت آشنا بود و بعد آن را در قالب برنامه پیاده سازی و شبیه سازی کرد.

ما در بخش مقدمه به نحوه ی انجام محاسبه کانولوشن اشاره کردیم و در نتیجه با استفاده از آن به شرح نحوه ی

انجام فاز اول پروژه دوم خواهیم پرداخت.

همانطور که در دستور کار آمده است ما یک ماتریس ورودی به نام x داریم که در حافظه (آرایه رجیستر) در ماژول ذخیره خواهد شد به این ترتیب که در هر پالس یک درایه جدید وارد خواهد شد.

ورودی دیگری تعریف می کنیم به نام data\_in . با یک شدن data\_in به ماژول اعلام می کنیم که می خواهیم داده درون ماتریس x قرار دهیم.

تمام اعداد وارد شده از طریق data در بخش row\_in و col\_in در ماتریس مورد نظر نوشته خواهد شد. یک ورودی دیگر به نام کلاک داریم که در بخش های بعدی بطور کامل آن را معرفی خواهیم کرد.

بعد از اینکه اعمال ضرب و جمع فرمول اجرا شد، نیاز به حافظه ای داریم که نتیجه را در آن ذخیره کنیم. به این منظور حافظه دیگری به نام out از نوع (آرایه رجیستر) تعریف می کنیم که نتایج در آن یادداشت شوند و نیز در لبه کلاک نتیجه مشاهده خواهد شد.

در مرحله ماتریس ورودی و کرنل را از نوع آرایه رجیستر

معرفی خواهیم کرد که بصورت زیر خواهد بود:

```
reg [7:0]x[2:0][2:0];
reg signed [3:0]kernel[2:0][2:0];
```

در مرحله بعدی متغیر هایی از نوع انتیجر معرفی می کنیم که در مقدار دهی به فرمول کانولوشن و محاسبه مقدار آن نیاز پیدا خواهیم کرد:

```
integer m,n,sum;
```

در مرحله بعدی به مقداری دهی ماتریس کرنل خواهیم پرداخت. چون یک ماتریس مشخص است فقط به آرایه های متناظر مقدار مشخص شده را اختصاص می دهیم .در نتیجه داریم:

```
initial begin
   kernel[0][0]= 1;
   kernel[0][1]= 2;
   kernel[0][2]= 1;
   kernel[1][0]= 0;
   kernel[1][1]= 0;
   kernel[1][2]= 0;
   kernel[2][0]= -1;
   kernel[2][1]= -2;
   kernel[2][2]= -1;
end
```

شماتیک پروژه بصورت زیر شد:



در شروع کد نویسی در بالای صفحه گزینه

scale time وجود دارد و می توان آن را به ۱۰ پیکو

ثانیه تغییر داد.

```
`timescale 1ns / 1ps
```

در مرحله بعدی تعیین ورودی ها و خروجی هارا

انجام می دهیم که به این صورت خواهد شد:

```
module conv( input clk, input data_in,
input [1:0]row_in, input [1:0]col_in,
input signed [7:0]data, output reg signed [7:0]out
):
```

در نتیجه داریم:

```
else if (data_in == 0) begin
sum = 0;
for (m = 0; m <= 2; m = m + 1) begin
for (n = 0; n <= 2; n = n + 1) begin
sum = sum + x[m][n]*kernel[2-m][2-n];
end
end
out = sum;
end</pre>
```

حال باید شرایط خاص برنامه را تعیین کنیم. به این شکل که اگر عدد نهایی از ۲۵۵ بیشتر شود یا عدد مورد نظر منفی شود. چون ما دیتا را ۸ بیت تعریف کردیم حداکثر عدد ما ۲۵۵ ( ۲۵۵ =  $1-^{1}$  ) است در نتیجه این شرط را قرار می دهیم که اگر خروجی بیشتر از ۲۵۵ شد عدد ۲۵۵ و اگر منفی شد عدد صفر را در خروجی قرار دهد و در نهایت برنامه ماژول را با یک endmodule به پایان می

رسانیم. در نتیجه خواهیم داشت:

```
if (sum > 255 ) begin
out = 255 ;
end
if (sum < 0 ) begin
out = 0 ;
end
end
end
endmodule</pre>
```

بعد از تعیین ورودی ها و خروجی ها به تعریف بدنه ماژول می پردازیم، در این بخش برنامه ما باید حساس به لبه کلاک باشد .

پس برای این مورد از (posedge clk) استفاده کردیم. سپس با یک شدن data\_in و صفر بودن ریست به ماژول اعلام می کنیم که می خواهیم داده جدید را درون ماتریس قرار دهیم و یا خروجی را به نمایش بگذاریم. در نتیجه داریم:

```
always @(posedge clk) begin
if (data_in == 1) begin
x[row_in][col_in] = data;
end
```

در مرحله بعدی وقتی data\_in برابر صفر شد یعنی دیگر داده جدیدی در درایه های ماتریس قرار نخواهد گرفت، به محاسبه خروجی خواهیم پرداخت. برای این منظور دو حلقه تعریف کردیم که مرحله به مرحله مقدار sum جدید را محاسبه کرده و با مقدار قبلی جمع کند.

در نهایت مقدار نهایی را در رجیستر خروجی out برای نمایش قرار دهد.

#### در حالت اولیه تمامی مقدار ها را صفر در نظر می گیریم:

## شرح روند انجام پروژه (کد تست بنچ):

```
initial begin
    clk = 0;
    data_in=0;
    row_in=0;
    col_in=0;
    data=0;
```

در شروع کد نویسی در بالای صفحه گزینه

scale time وجود دارد و می توان آن را به ۱۰ پیکو

ثانیه تغییر داد.

در مرحله بعدی یک تاخیر ایجاد کرده و حالت های مختلف را برای ورودی ها در نظر میگیرم و سپس دوباره کلاک را صفر کرده و تاخیر قرار داده و دوباره با شرایط کلاک برابر یک حالت دیگری را برای ورودی ها قرار می دهیم و این روند را تا زمانی که تمام حالات را بررسی کنیم ادامه پیدا

`timescale 1ns / 1ps

همانطور که انتظار داریم ورودی ها خروجی ها را

مشاهده کردیم:

```
می کند. در نتیجه داریم:
```

```
#100;
      clk = 1;
      data in = 1;
      row in = 0;
      col in = 0;
      data = 1;
#10;
      clk = 0;
#10;
      clk = 1;
      data in = 1;
      row in = 0;
      col in = 1;
      data = 2;
#10;
      clk = 0;
#10;
```

```
module testconv;
   // Inputs
   reg clk;
   reg data_in;
   reg [1:0] row in;
   reg [1:0] col_in;
   reg [7:0] data;
   // Outputs
   wire [7:0] out;
   // Instantiate the Unit Under Test (UUT)
   conv uut (
      .clk(clk),
      .data in (data in),
      .row in (row in),
      .col_in(col_in),
      .data(data),
      .out (out)
```

برای data می توان مقدار random\$ را قرار داد ولی چون با قرار دادن در آن جا خروجی منفی بدست آمد و صفر را گزارش داد برای نمایش و درک بهتر خروجی از اعداد بهینه تری استفاده کردم که خروجی به صورت واضح قابل رویت و درک باشد.

در انتها نیز دستور را با یک endmodule به پایان می رسانیم:

#10; clk=0; end endmodule

## توضیح روند کلاک در برنامه:

همانطور که میدانیم مدار های ترتیبی به این گونه اند که با کلاک کار می کردند و با استناد به مدار منطقی t\_setuptime و t\_holdtime بین لبه بالا رونده اول و لبه بالا رونده بعدی دستورات را اجرا می کنند و دیتا پایدار می شود.

در مدار های ترتیبی هر دستوری با کلاک انجام می شود.

در fpga برای اینکه تعریف کنیم با یک کلاک تنظیم شود و دستورات را انجام دهد، خود یک ورودی ای را تعریف می کنیم به نام clk که مفهوم کلاک را برای کاربر دارد.

همانطور که می دانیم همه مدار های ترتیبی در بلوک always توصیف می شوند. به همین دلیل در این مورد از آن بلوک استفاده کرده و داخل شرط آن قرار می دهیم که حساس به لبه ی کالک باشد، posedge لبه بالا رونده، و سپس دستورات را انجام دهد. شرط های always بصورت موازی انجام می شوند یعنی اینکه در هر لبه کلاک در هر تعداد بلوک همه دستوات را چک می کند و دستورات را

اجرا مي كند.

kernel[2][1]= -2;

### كد ماژول:

kernel[2][2]= -1;

end

always @(posedge clk) begin

if (data\_in == 1) begin

x[row\_in][col\_in] = data;

end

else if (data\_in == 0) begin

sum = 0;

for  $(m = 0; m \le 2; m = m + 1)$  begin

for  $(n = 0; n \le 2; n = n + 1)$  begin

sum = sum + x[m][n]\*kernel[2-m][2-n];

end

end

out = sum;

end

if (sum > 255) begin

out = 255;

end

module conv( input clk, input data\_in,

input [1:0]row\_in, input [1:0]col\_in,

input signed [7:0]data, output reg signed

[7:0]out

;(

reg [7:0]x[2:0;[Y:+][

reg signed [3:0]kernel[2:0;[7:+][

integer m,n,sum;

initial begin

kernel[0][0]= 1;

kernel[0][1]= 2;

kernel[0][2]= 1;

kernel[1][0]= 0;

kernel[1][1]= 0;

kernel[1][2]= 0;

kernel[2][0]= -1;

| if (sum < 0 ) begin |
|---------------------|
| out = 0;            |
| end                 |
| end                 |
| endmodule           |
|                     |
|                     |
|                     |
|                     |
|                     |
|                     |
|                     |
|                     |
|                     |
|                     |
|                     |
|                     |
|                     |
|                     |
|                     |
|                     |

```
.col_in(col_in) ,
                .data(data),
                                                        module testconv;
                .out(out)
                                                                 //Inputs
       ;(
                                                                reg clk;
                //Initialize Inputs
                                                                reg data_in;
                                                                reg [1:0] row_in;
initial begin
                                                                reg [1:0] col_in;
                clk = 0;
                                                                reg [7:0] data;
                data_in=0;
                                                                 //Outputs
                row_in=0;
                col_in=0;
                                                                wire [7:0] out;
                data=0;
                                                                 //Instantiate the Unit Under Test
;#1••
                                                        (UUT)
                clk = 1;
                                                                conv uut)
                data_in = 1;
                                                                         .clk(clk),
                row_in = 0;
                                                                         .data_in(data_in),
                col_in = 0;
                                                                        .row_in(row_in),
                data = 1;
```

;#1• ;#1• clk = 1; clk = 0; data\_in = 1; ;#1• row\_in = 1; clk = 1; col\_in = 0; data\_in = 1; data = 4; row\_in = 0; ;#1• col\_in = 1; clk = 0; data = 2; ;#1• clk = 0; ;#1• ;#1• clk = 1; data\_in = 1; clk = 1; row\_in = 1; data\_in = 1; col\_in = 1; row\_in = 0; data = 5; col\_in = 2; data = 3; ;#1• ;#1• clk = 0; clk = 0;

data\_in = 1; ;#1• row\_in = 2; clk = 1; col\_in = 1; data\_in = 1; data = 8; row\_in = 1; ;#1• col\_in = 2; clk = 0; data = 6; ;#1• ;#1• clk = 1; clk = 0; data\_in = 1; ;#1• row\_in = 2; **clk = 1**; col\_in = 2; data\_in = 1; data = 9; row\_in = 2; ;#1• col\_in = 0; clk = 0; data = 7; ;#1• ;#1• clk = 1; clk = 0; ;#1• data\_in = 0; row\_in = 0; **clk = 1**;

| clk=0;#10;clk=1;#10;clk=0;#10;                       | col_in = 0;                    |
|------------------------------------------------------|--------------------------------|
| clk=1;#10;clk=0;#10;clk=1;#10;                       | data=0;                        |
| clk=0;#10;clk=1;#10;clk=0;#10;                       | ;#1·clk=0;#10;                 |
| clk=1;#10;clk=0;#10;clk=1;#10;                       | clk=1;#10;clk=0;#10;clk=1;#10; |
| clk=0;#10;clk=1;#10;clk=0;#10;                       | clk=0;#10;clk=1;#10;clk=0;#10; |
| clk=1;#10;clk=0;#10;clk=1;#10;                       | clk=1;#10;clk=0;#10;clk=1;#10; |
| clk=0;#10;clk=1;#10;clk=0;#10;                       | clk=0;#10;clk=1;#10;clk=0;#10; |
| clk=1;#10;clk=0;#10;clk=1;#10;                       | clk=1;#10;clk=0;#10;clk=1;#10; |
| clk=0;#10;clk=1;#10;clk=0;                           | clk=0;#10;clk=1;#10;clk=0;#10; |
| end                                                  | clk=1;#10;clk=0;#10;clk=1;#10; |
| endmodule                                            | clk=0;#10;clk=1;#10;clk=0;#10; |
|                                                      | clk=1;#10;clk=0;#10;clk=1;#10; |
| (کلاک های آخری قرار داده شدند تا فضای ۱ میکرو ثانیه  | clk=0;#10;clk=1;#10;clk=0;#10; |
| پر شود در صورتی که تنها با اولین کلاک بعد از صفر شدن | clk=1;#10;clk=0;#10;clk=1;#10; |
| Data_in به کلاک های دیگر نیازی نبود.)                | clk=0;#10;clk=1;#10;clk=0;#10; |
|                                                      | clk=1;#10;clk=0;#10;clk=1;#10; |
|                                                      | clk=0;#10;clk=1;#10;clk=0;#10; |
|                                                      | clk=1;#10;clk=0;#10;clk=1;#10; |









### خطاهای مواجه شده:







