#### РАБОТА № 4

### ЭМУЛЯЦИЯ КОМАНД МИКРОПРОЦЕССОРА 18086

Цель работы: ознакомление с принципами микропрограммной эмуляции ЭВМ с программным управлением, микропрограммирование машинных команд микропроцессора i8086 (МП-86).

## 1. ПОРЯДОК ВЫПОЛНЕНИЯ РАБОТЫ

- 1) по материалам раздела 2 ознакомиться с принципами микропрограммной эмуляции;
- 2) по материалам раздела 3 ознакомиться с архитектурой МП-86 и основными этапами выполнения машинных команд в МП-86;
- 3) по материалам раздела 4 ознакомиться с режимами адресации (регистровый, непосредственный и относительный) и соответствующими форматами команд;
- 4) в соответствии с вариантом задания разработать алгоритм, написать программу на языке ассемблера, закодировать и ввести ее в оперативную память (ОП);
- 5) составить список операций, входящих в программу решения задачи;
- 6) пользуясь рекомендациями раздела 5, разработать микропрограммы операций и разместить их в микропрограммной памяти;
- 7) составить и ввести в модель таблицу преобразования адресов;
- 8) ввести исходные данные и установить указатель команды IP на начало программы;
- 9) отладить программу в режиме МИКРОКОМАНДА;
- 10) выполнить программу на различных наборах исходных данных в режимах КОМАНДА и АВТОМАТ, фиксируя изменения состояния модели после выполнения каждой команды.

## 2. ПРИНЦИПЫ МИКРОПРОГРАММНОЙ ЭМУЛЯЦИИ

Эмуляцией в общем случае называют метод приспособления одних ЭВМ для решения задач, подготовленных для других машин. Под микропрограммной эмуляцией понимается выполнение

микропрограммируемым процессором операций программноуправляемой ЭВМ. В нашем случае ПЭВМ эмулирует микропрограммируемый процессор, а тот, в свою очередь, эмулирует некоторое подмножество команд МП-86.

В предыдущих работах составлялись микропрограммы решения задач в целом. Теперь речь идет о микропрограммировании отдельных операций, решение же задачи происходит на программном уровне.

Реализация ЭВМ с заданной системой команд на микропрограммируемых микропроцессорных наборах является часто встречающейся задачей проектирования.

# 3. АРХИТЕКТУРА ПРОЦЕССОРА И ОСНОВНЫЕ ЭТАПЫ ВЫПОЛНЕНИЯ МАШИННЫХ КОМАНД

В состав процессора входят (рис. 1) регистр команд RGK, арифметико-логическое устройство (АЛУ), устройство управления (УУ) и регистры, доступные программисту на уровне команд программы. Эти регистры можно разделить на четыре группы:

- а) регистры общего назначения (РОНы). РОНы разделены на две половины старшую и младшую. В некоторых командах РОНы специализированны. Это отражается в их названиях:
- аккумулятор (AX) главный рабочий регистр, команды, относящиеся к нему, являются самыми короткими;
- база (BX) кроме общего назначения, этот регистр используется также для адресации операндов в памяти;
- счетчик (СХ) в некоторых командах содержимое СL или СХ используется как счетчик.



Рис. 1. Архитектура микропроцессора

- б) указательные (SP указатель стека, BP указатель базы) и индексные (SI индекс источника, DI индекс получателя) регистры это 16-битные регистры, которые используются для хранения адресов, а также участвуют в командах как РОНы;
- в) сегментные регистры (CS кода, DS данных, SS стека, ES дополнительных данных). Их необходимость вызвана способом организации памяти. В общем пространстве памяти (1МБ) в любом месте произвольно находятся 4 сегмента памяти емкостью 64 Кб. Эти сегменты называются:
  - сегмент кода (программы), содержащий команды программы;
  - сегмент данных, содержащий данные, обрабатываемые программой;
  - сегмент стека, содержащий стек;
  - сегмент дополнительных данных (экстра-сегмент).

Сегментные регистры содержат начальные адреса этих 4-х сегментов, точнее, 16 старших бит адреса сегмента, а четыре младших бита считаются нулевыми;

- г) регистр состояния PSW. Он состоит из программного счетчика PC (указатель IP) и регистра флажков (FLAG). IP содержит адрес\_*следующей* команды, выполняемой МП-86. Регистр флажков содержит 9 флажков, 3 из которых являются управляющими и 6 арифметические, которые отражают признаки результата. Рассмотрим некоторые их флажков:
  - SF фиксирует знаковый бит результата;
  - ZF фиксирует нулевой результат;
  - PF фиксирует четное число единиц результата (флажок паритета);
  - СF фиксирует перенос (заем) из старшего бита результата.

**АЛУ** необходимо для выполнения указанных в КОП команд арифметических и логических операций над данными.

**УУ** осуществляет в соответствии с КОП команды выработку внутренних и внешних управляющих сигналов, необходимых для выполнения текущей команды.

RGK содержит код *текущей* команды на время ее дешифрации и выполнения.

В прототипе МП-86 полный (физический) адрес содержит 20 бит и равен сумме сегментного регистра, сдвинутого на 4 бита влево (сегментный адрес), и 16-битного эффективного адреса (смещение). В модели считаем, что данные и программа находятся в одном сегменте (CS=0000H, DS=0000H).

В общем виде порядок выполнения команд (программы на машинном языке) в процессоре представлен на рис. 2. В регистре IP начальный адрес программы в ОП. Микропроцессор обращается к ОП и осуществляет выборку команды по адресу из IP. Затем загружает ее в регистр команд RGK и дешифрирует ее с одновременным инкрементом ІР для адресации следующей по порядку команды. Если команда не является командой перехода, то выполняем ее и переходим к следующей по порядку команде. Команды выполняются последовательно до тех пор, пока не Если встречается встретится команда перехода. команда естественный безусловного перехода, TO изменяется порядок следования команд путем замещения содержимого ІР адресом, самой определяемым командой перехода. Команды условных переходов замещают или не замещают содержимое ІР в зависимости от результатов предыдущих команд, т.е. от состояния регистра FLAG. Если, например, после команды «вычитания» находится команда «перехода по нулю», переход осуществляется, если в регистре FLAG флажок ZF=1. Если же ZF=0, то переход не производится. Когда реализован переход, начинается новая последовательность команд с адреса, к которому осуществлен переход.



Рис. 2. Последовательное выполнение команд

## 4. ФОРМАТЫ КОМАНД И ОПИСАНИЕ ОПЕРАЦИЙ

# 4.1. Пересылочные, арифметико-логические команды и команды сдвигов

В модели реализуется лишь часть команд МП-86. Отсутствуют операции над байтами, десятичные операции и некоторые другие.

Форматы пересылочных и арифметико-логических команд приведены на рис. 3. Обозначения типов форматов не являются стандартными для МП-86 и введены для удобства описания. Длина команды изменяется от 1 до 6 байтов. Штриховой линией выделены необязательные байты, наличие или отсутствие которых зависит от способа адресации и длины непосредственного операнда.

Обозначения полей команд:

КОп - код операции;

reg - адрес регистра (данных или указателей);

mod - режим адресации;

r/m - при mod ≠ 11 - указатель регистров, участвующих в формировании адреса, при mod=11 - адрес регистра;

dispL, dispH - младший и старший байты смещения;

addrL, addrH - младший и старший байты адреса;

dataL, dataH - младший и старший байты непосредственного данного.

Операции, задаваемые различными типами команд:

R - операция над регистром reg;

AR – операция над регистром reg и аккумулятором АХ;

RM – операция над регистром r/m или словом памяти;

RRM – операция над регистром reg и регистром r/m или словом памяти;

ARM - операция над АХ и регистром r/m или словом памяти;

AM – операция над AX и словом памяти [addr];

AI – операция над АХ и непосредственным одно- или двухбайтовым операндом;

RI – операция над регистром reg и непосредственным операндом;

RMI – операция над регистром r/m или словом памяти и непосредственным операндом.

В данной работе для команд типов RM, RRM, RMI используется только регистровая адресация (см. п.4.2). Другие способы адресации рассматриваются в следующей работе.

Пересылочные, арифметико-логические команды и сдвиги описываются в табл. 1.



Рис. 3. Форматы пересылочных и арифметико-логических команд

Пересылочные, арифметико-логические команды и сдвиги Таблица 1

| Пересылочные, арифме                     | Тип    | Байт 1                 | Байт 2      | Таблица 1<br><b>Флажки</b> |
|------------------------------------------|--------|------------------------|-------------|----------------------------|
| Операция                                 | 1 1111 | 7654 3210              | 76 543 210  | S Z N C                    |
| MOV – передать                           | RRM    | 1000 10d1              | mod reg r/m | 5 Z IV C                   |
| MOV - передать  MOV dst, src; dst:=(src) | RMI    | 1100 1001              | mod reg r/m | <b>-</b>                   |
|                                          | RI     | 100 0111<br>1011 1reg  | mod reg 1/m |                            |
|                                          | AM     | 1011 11cg              |             |                            |
| ХСНG – обменять                          | RRM    | 1000 0111              | mod reg r/m |                            |
| XCHG dst, src; (dst)<-                   | AR     | 1000 0111<br>1001 0reg | mod reg r/m |                            |
| >(src)                                   |        | 1001 0108              |             |                            |
| ADD – сложить                            | RRM    | 0000 00d1              | mod reg r/m | XXXX                       |
| ADD dst, src;                            | RMI    | 1000 00s1              | mod 000 r/m |                            |
| dst:=(dst) + (src)                       | AI     | 0000 0101              | ,           |                            |
| SUB - вычесть                            | RRM    | 0010 10d1              | mod reg r/m | XXXX                       |
| SUB dst, src;                            | RMI    | 1010 00s1              | mod 000 r/m |                            |
| dst:=(dst) - (src)                       | AI     | 0010 1101              |             |                            |
| INC – инкремент                          | RM     | 1111 1110              | mod 000 r/m | XXXX                       |
| INC src; (src):=src+1                    | R      | 0100 Oreg              |             |                            |
| DEC – декремент                          | RM     | 1111 1111              | mod 000 r/m | X X X X                    |
| INC src; (src):=src-1                    | R      | 0100 1reg              |             |                            |
| СМР – сравнить                           | RRM    | 0011 10d1              | mod reg r/m | XXXX                       |
| CMP dst, src; (dst) -                    | RMI    | 1011 00s1              | mod 000 r/m |                            |
| (src)                                    | AI     | 0011 1101              |             |                            |
| AND - объединить по                      | RRM    | 0010 00d1              | mod reg r/m | X X 0 0                    |
| И: AND dst, src;                         | RMI    | 1000 0001              | mod 100 r/m |                            |
| dst:=(dst) & (src)                       | AI     | 0010 0101              | _           |                            |
| TEST – проверить                         | RRM    | 1000 0101              | mod reg r/m | X X 0 0                    |
| (И без записи                            | RMI    | 1111 0111              | mod 100 r/m |                            |
| результата): TEST dst,                   | AI     | 1010 1001              |             |                            |
| src; (dst) & (src)                       | DEM    | 0000 4034              |             | X X 0 0                    |
| OR – объединить по                       | RRM    | 0000 10d1              | mod reg r/m | X X 0 0                    |
| ИЛИ                                      | RMI    | 1000 0001              | mod 001 r/m |                            |
| OR dst, src;                             | AI     | 0000 1101              |             |                            |
| dst:=(dst) v (src)                       | DDM    | 0011 00 11             |             | VVOO                       |
| XOR – сложение по                        | RRM    | 0011 00d1              | mod reg r/m | X X 0 0                    |
| mod2                                     | RMI    | 1000 0001              | mod 001 r/m |                            |
| XOR dst, src;                            | AI     | 0011 0101              |             |                            |
| dst:=(dst) ⊕ (src)                       | DM     | 1101 001               | mod 100 m/m | VVVV                       |
| SHL – сдвиг<br>логический влево          | RM     | 1101 00v1              | mod 100 r/m | XXXX                       |
|                                          | DM     | 1101 001               | mod 101 m/m | vvv                        |
| SHR – логический                         | RM     | 1101 00v1              | mod 101 r/m | XXXX                       |
| сдвиг вправо                             |        |                        |             |                            |
|                                          |        |                        |             |                            |

| SAR –          | RM | 1101 00v1 | mod 111 r/m | XXXX |
|----------------|----|-----------|-------------|------|
| арифметический |    |           |             |      |
| сдвиг вправо   |    |           |             |      |

Используемые обозначения:

src - источник;

- dst приемник;
- бит s задает длину непосредственного операнда слово (s=0) или байт (s=1);
- бит d задает функцию регистра reg источник (d=0) или приемник (d=1);
- бит v управляет сдвигами на 1 бит (v=0) или на число битов, заданное в регистре CX (v=1).

Состояния флажков обозначены следующим образом:

0 (1) - установка в нуль (единицу);

Х – установка в соответствии с результатом операции;

# 4.2. Регистровый способ адресации

При регистровом способе адресации mod=11, а поле r/m, как и поле reg, определяет номер регистра (см. табл. 2).

Пример кодирования команды MOV DX, SI; DX := SI

|            | KOII      | mod | reg | r/m |  |
|------------|-----------|-----|-----|-----|--|
| формат RRM | 1000 1011 | 11  | 01  | 110 |  |
|            |           |     | 0   |     |  |
|            |           |     | DX  | SI  |  |

Таким образом, команда занимает одно слово в ОП – 8BD6h.

Кодирование регистров

Таблица 2

| reg и r/m | Регистр | reg иr/m | Регистр |
|-----------|---------|----------|---------|
| 000       | AX      | 100      | SP      |
| 001       | CX      | 101      | BP      |
| 010       | DX      | 110      | SI      |
| 011       | BX      | 111      | DI      |

Вторым операндом может выступать непосредственный операнд (константа).

<sup>&</sup>quot; – " – флажок не модифицируется.

Пример кодирования команды ADD DX, 0ABCh; DX:= DX + 0ABCh

|            | КОП       | mod | КОП | r/ | data L | data H |
|------------|-----------|-----|-----|----|--------|--------|
|            |           |     |     | m  |        |        |
| формат RMI | 1000 0011 | 11  | 000 | 01 | BCh    | 0Ah    |
|            |           |     |     | 0  |        |        |
|            |           |     |     | DX |        | _      |

Таким образом, команда занимает два слова в ОП – 83C2h и 0ABCh.

#### 4.3. Команды переходов и циклов

Команды циклов, условных и безусловных переходов имеют формат, представленный на рис. 4. Первый байт команды занимает КОП, второй байт команды называется смещением и считается целым со знаком в дополнительном коде. Для команд переходов и циклов применяется относительная адресация (рис. 5). Байт смещения (dispL), которое представлено как целое в дополнительном коде, расширяется до слова и прибавляется к указателю команд.



Рис. 4. Формат команд переходов и циклов



Рис. 5. Относительная адресация

Этот режим дает диапазон переходов от -128 до +127 байт, относительно первого байта следующей команды. Программист указывает не значение адреса, а смещение, которое необходимо прибавить к IP, чтобы получить адрес перехода.

В команде безусловного перехода адрес перехода заносится в IP (IP:=(IP)+dispL). В командах условного перехода адрес перехода заносится в IP только при выполнении условия перехода.

В командах циклов в качестве счетчика используется регистр СХ. Вначале производится декремент СХ, если СХ≠0, то передается

управление в начало цикла, т.е. IP:=(IP)+dispL, иначе цикл завершен и выполняется следующая по порядку команда.

Команды переходов и циклов описаны в табл. 3.

### 5. РЕКОМЕНДАЦИИ ПО МИКРОПРОГРАММИРОВАНИЮ

#### 5.1. Адресация регистров

Регистры, явно определяемые командой, адресуются ее полями reg1 (биты 2-0 первого байта), reg2 (биты 5-3 второго байта) или r/m (биты 2-0 второго байта). Регистры, определяемые неявно, и рабочие регистры адресуются полями A и B микрокоманды. Источники адресов РЗУ задаются полями MA/MB.

Команды переходов и циклов

Таблица 3

| Мнемо- | Код       | Операция                         | Коды условия         |
|--------|-----------|----------------------------------|----------------------|
| ника   | , ,       | • '                              | ,, ,                 |
| JMP    | 1110 1011 | Безусловный переход              | -                    |
| JNZ    | 0111 0011 | Переход по неравенству нулю      | Z=0                  |
| JZ     | 0111 0100 | Переход по равенству нулю        | Z=1                  |
| JNS    | 0111 1001 | Переход по плюсу                 | S=0                  |
| JS     | 0111 1000 | Переход по минусу                | S=1                  |
| JNO    | 0111 0001 | Переход по непереполнению        | V=0                  |
| JO     | 0111 0000 | Переход по переполнению          | V=1                  |
| JNC    | 0111 1011 | Переход по переносу              | C=0                  |
| JC     | 0111 1010 | Переход по отсутствию переноса   | C=1                  |
| JNL    | 0111 1101 | Переход, если больше или равно   | S⊕V=0                |
| JL     | 0111 1100 | Переход, если меньше             | S⊕V=1                |
| JNLE   | 0111 1111 | Переход, если больше             | $Z\lor(S\oplus V)=0$ |
| JLE    | 0111 1110 | Переход, если меньше или равно   | $Z\lor(S\oplus V)=1$ |
| JNBE   | 0111 0111 | Переход, если больше (без знака) | C∨Z=0                |
| JBE    | 0111 0110 | Переход, если меньше или равно   | C∨Z=1                |
|        |           | (без знака)                      |                      |
| LOOP   | 1110 0010 | Зациклить                        | CX≠0                 |
| LOOPZ  | 1100 0001 | Зациклить, пока нуль или равно   | Z=1 и СХ≠0           |
| LOOPNZ | 1110 0000 | Зациклить, пока нуль или не      | Z=0 и СХ≠0           |
|        |           | равно                            |                      |
| JCXZ   | 1110 0011 | Перейти, если CX=0               | CX=0                 |
| HALT   | 1111 1111 | Останов                          |                      |

## 5.2. Выборка и дешифрация команды

Процесс выборки команды зависит от ее длины и значения младшего бита адреса. Для упрощения выборки команд примем, что

все они выровнены по границе слова и содержат четное число байтов. При этом возможно появление в программе "холостых" байтов. Основные этапы выборки и дешифрации команды:

ARAM:=IP;{адрес команды}ЧтОП; RGK:=RGR;{чтение команды}IP:=IP+2;{инкремент IP}Decode;{дешифрация}

Для записи из RGR в регистр команд используется запись в регистр **E** P3У. При этом занесение в RGK происходит автоматически.

Микропрограмма выборки команды начинается с адреса 0. В последней МК записывается инструкция ЈМАР схемы УПМ для перехода к нужной микропрограмме по коду операции (СНА=2). В конце микропрограммы исполнения команды записывается инструкция JZ для перехода к выборке следующей команды (СНА=0).

#### 5.3. Команды пересылки и преобразования данных

Микропрограммы операций типов ARM, RM, и RRM составляются с учетом способа адресации (поля mod и r/m), который рассматривается как часть кода операции. В данной работе mod=11, а поле r/m задает номер регистра и в код операции не входит. При микропрограммировании команд с непосредственным операндом помните, что он записан в одном или двух дополнительных байтах и адресуется IP. Однобайтовый операнд может быть записан в младшем байте RGK. В этом случае он выбирается без дополнительного обращения к памяти.

Если команды выровнены по границе слова, однобайтовый непосредственный операнд всегда записан во втором байте RGK, а двухбайтовый - в следующем слове памяти.

Для расширения знака однобайтового операнда используется соответствующая функция сдвигателя.

Для команд формата AM адрес записан во втором и третьем байтах команды. При обращении к памяти следует учитывать четность или нечетность адреса.

## 5.4. Команды переходов, циклов и останова

В микропрограммах условных переходов анализируются флажки, зафиксированные в RFD. При выполнении условия нужно запрограммировать расширение знака младшего байта команды и прибавление его к IP. Для сокращения затрат времени анализ

условия и расширение знака задаются одной МК. Аналогично, но без анализа условия выполняется короткий безусловный переход.

Операции циклов отличаются от условных переходов манипуляциями над счетчиком СХ и анализом его состояния.

Команда останова HALT реализуется записью кода 5 в поле JFI.

## 6. КОДИРОВАНИЕ ПРОГРАММЫ И ТАБЛИЦЫ ПРЕОБРАЗОВАНИЯ АДРЕСОВ

Команды кодируются в соответствии с их форматами и кодами операций, приведенными в разделе 4. При кодировании переходов и циклов обратите особое внимание на правильность вычисления смещения. Ввод программы осуществляется в произвольную область памяти при условии, что адреса команд не превышают 3FE.

Таблица преобразования адресов устанавливает соответствие между кодами операций и начальными адресами соответствующих микропрограмм. Эта таблица является моделью преобразователя начальных адресов РА, который физически реализуется на ПЗУ или ПЛМ.

В нашей модели принято, что код операции включает в себя биты, определяющие режим адресации операндов. Биты RGK, не относящиеся к коду операции, не влияют на значение начального адреса.

Таблица состоит из двух столбцов, в первый из которых записываются адреса микропрограмм, а во второй - соответствующий код операции. Безразличные биты в коде операций заменяются символами 'X'. Если введено менее 16 двоичных цифр или X-в, то в конец кода записываются символы X.

#### 7. ПРИМЕР МИКРОПРОГРАММИРОВАНИЯ

В качестве примера рассмотрим поиск наименьшего из чисел, записанных в регистрах СХ, DX, ВХ, и занесение этого числа в АХ. Алгоритм решения данной задачи был приведен в лабораторной работе № 2.

Программа поиска приведена в табл. 4.

Программа поиска наименьшего числа Таблица 4

| Адрес   | Метка | Мнемоника |        | 16-ричный код |
|---------|-------|-----------|--------|---------------|
| команды |       |           |        |               |
| 10      |       | MOV       | AX, CX | 8BC1          |
| 12      |       | CMP       | AX, DX | 3BC2          |
| 14      |       | JLE       | Min1   | 7E02          |
| 16      |       | MOV       | AX, DX | 8BC2          |
| 18      | Min1: | CMP       | AX, BX | 3BC3          |
| 2A      |       | JLE       | Min2   | 7E02          |
| 2C      |       | MOV       | AX, BX | 8BC3          |
| 2E      | Min2: | HALT      |        | FF00          |

## 7.1. Кодирование команд

Кодирование команд MOV AX, CX, CMP AX,DX и HALT приведено в табл. 5. Аналогично кодируются MOV AX, DX, CMP AX, BX и MOV AX, BX.

Рассмотрим кодирование команды JLE Min1. Код операции берем из табл. 3, КОП = 0111 1110. Смещение – это значение, которое необходимо прибавить к IP, чтобы получить адрес перехода. У нас IP=16 (IP содержит адрес *следующей* команды), адрес перехода равен 18, следовательно, смещение Disp=18–16=02h. Таким образом, код команды JLE Min1 равен 0111111000000010b = 7E02h. Аналогично кодируется JLE Min2.

Кодирование команд MOV, CMP и HALT Таблица 5

| Команда    | Формат | Код коман | Код команды в |           |
|------------|--------|-----------|---------------|-----------|
|            |        |           | виде          | 16-ричном |
|            |        |           |               | виде      |
| MOV AX, CX | RRM    | КОП       | mod reg r/m   |           |
|            |        | 1000 1011 | 11 000 001    | 8BC1      |
|            |        |           | AX CX         |           |
| CMP AX, DX | RRM    | КОП       | mod reg r/m   |           |
|            |        | 0011 1011 | 11 000 010    | 3BC2      |
|            |        |           | AX DX         |           |
| HALT       |        | 1111 1111 | 0000 0000     | FF00      |

#### 7.2. Кодирование микропрограмм

## 7.2.1. Микропрограмма выборки команд

Микропрограмма выборки команды приведена в табл. 6. Адрес очередной команды определяется указателем IP. Микропрограмма выборки команд начинается с нулевого адреса. В таблице приведены поля микрокоманды, значения которых не совпадают со значениями по умолчанию.

Микропрограмма выборки команд

Таблица 6

| Адрес | Операция     | Поле  | Значе- | Функция      |
|-------|--------------|-------|--------|--------------|
| МK    |              |       | ние    |              |
| 00    | ARAM := IP   | В     | С      | IP           |
|       | IP := IP + 2 | WM    | 3      | ARAM:= RGB   |
|       |              | SRC   | 5      | CONST, RGB   |
|       |              | ALU   | 3      | Сложение     |
|       |              | DST   | 4      | Запись в РЗУ |
|       |              | CONST | 2      |              |
| 01    | Чтение ОП    | MEM   | 5      | Чтение слова |
|       | RGK := RGR   | В     | Е      | RGK          |
|       | Дешифрация   | DST   | 1      | РЗУ[B]:= RGR |
|       |              | CHA   | 2      | JMAP         |

## 7.2.2. Микропрограммы операций

Микропрограммы операций MOV, CMP, JLE и HALT (табл. 7) записаны начиная с адресов 03, 05, 07 и 0А соответственно. Адреса регистров в операциях MOV и CMP заданы в полях reg и r/m регистра команд. В таблице приведены поля микрокоманды, значения которых не совпадают со значениями по умолчанию.

Микропрограммы операций

Таблица 7

| Адрес | Операция      | Поле | Значени | Функция             |
|-------|---------------|------|---------|---------------------|
| МK    |               |      | е       |                     |
| 03    | MOV reg2, r/m | MA   | 3       | r/m                 |
|       |               | MB   | 2       | reg2 (reg во втором |
|       |               |      |         | байте RGK)          |
|       |               | DST  | 4       | Запись в РЗУ        |
|       |               | CHA  | 0       | JZ – переход к      |
|       |               |      |         | выборке команды     |
|       |               |      |         |                     |

| 05 | CMP reg2, r/m       | MA    | 3    | r/m              |
|----|---------------------|-------|------|------------------|
|    |                     | MB    | 2    | reg2             |
|    |                     | ALU   | 1    | S-R-C0+1         |
|    |                     | CCX   | 1    | C0=1             |
|    |                     | F     | 1    | Фиксация флажков |
|    |                     | CHA   | 0    | JZ – переход к   |
|    |                     |       |      | выборке команды  |
| 07 | JLE                 | В     | Е    | RGK              |
|    | Проверка условия по | ALU   | 4    | S + C0           |
|    | фиксированным       | SH    | Е    | Расширение знака |
|    | флажкам             | DST   | 4    | Запись в РЗУ     |
|    | Расширение знака    | CC    | 6    | JLE              |
|    | Условный переход    | JFI   | 2    | Фиксированные    |
|    |                     |       |      | флажки           |
|    |                     | SHA   | 3    | Условный переход |
|    |                     | CONST | 0009 | Адрес перехода   |
| 80 |                     | CHA   | 0    | JZ - переход к   |
|    |                     |       |      | выборке команды  |
| 09 | IP := IP + RGK      | A     | E    | RGK              |
|    |                     | В     | С    | IP               |
|    |                     | ALU   | 3    | R+S+C0           |
|    |                     | DST   | 4    | Запись в РЗУ     |
|    |                     | CHA   | 0    | JZ- переход к    |
|    |                     |       |      | выборке команды  |
| 0A | HALT                | JFI   | 5    | Останов          |

## 7.3. Кодирование таблицы преобразования адресов

Кодирование таблицы преобразования адресов производится в соответствии с рекомендациями в разделе 6. Для нашего примера преобразование адресов описывается в табл. 8. В командах МОV, СМР безразличными являются биты 0-5 второго байта команды. В командах JLE и HALT безразличными являются все биты второго байта команды.

Преобразование адресов Таблица 8

| Начальный |      | Код операции |      |      |  |  |
|-----------|------|--------------|------|------|--|--|
| адрес     |      |              |      |      |  |  |
| 03        | 1000 | 1011         | 11XX | XXXX |  |  |
| 05        | 0011 | 1011         | 11XX | XXXX |  |  |
| 07        | 0111 | 1110         | XXXX | XXXX |  |  |
| 0A        | 1111 | 1111         | XXXX | XXXX |  |  |

#### 7.4. Порядок выполнения команды

На рис. 6 представлен порядок выполнения команды СМР АХ, DX в микропроцессоре. Микропрограмма начинает выполняться с адреса 00 (СМК=0000). По этому адресу записана микропрограмма выборки команд, а в IP находится адрес команды СМР АХ, DX. Основные этапы выборки команд:

- в регистр адреса ОП ARAM передаем значение из IP и увеличиваем IP на 2;
- производим чтение ОП по заданному адресу и прочитанное значение заносим в регистр команд RGK;
- выполняем дешифрацию команды: по КОП в таблице преобразования адресов определяем начальный адрес микропрограммы выполнения команды СМР reg2, r/m и полученный адрес заносим в СМК.

Далее выполняем непосредственно заданную операцию, для которой операнды определяются не полями A и B микрокоманды, а полями reg и r/m команды, этот факт фиксируется в полях MA и MB микрокоманды.

#### 8. СОДЕРЖАНИЕ ОТЧЕТА

В отчет входят следующие пункты:

- 1) описание основных этапов выполнения команд в процессоре;
- 2) схема алгоритма решаемой задачи;
- 3) программа решаемой задачи на языке ассемблера;
- 4) кодирование команд;
- 5) микропрограмма выборки команд;
- 6) микропрограммы операций;
- 7) таблица преобразования адресов;
- 8) результаты решения задачи в режиме КОМАНДА (трасса).

## Адрес команды CMP AX, DX



Рис. 6 Выполнение команды СМР АХ, DX в микропроцессоре

#### 9. КОНТРОЛЬНЫЕ ВОПРОСЫ

- 1. В чем состоит микропрограммная эмуляция системы команд?
- 2. Какова архитектура и программная модель микропроцессора i8086?
- 3. Каковы основные этапы выполнения машинных команд?
- 4. Как выполняются команды переходов и циклов? Каковы особенности их микропрограммирования?
- 5. Каковы особенности микропрограммирования пересылочных, арифметико-логических команд и команд сдвига?
- 6. Как моделируется преобразователь начального адреса?
- 7. Составьте микропрограмму выполнения команды по указанию преподавателя.