



### تمرین سری سوم

## تحویل تا ساعت ۲۳:۵۵ روز یکشنبه مورخ ۱۶ اردیبهشت ۱۴۰۳ از طریق سامانهی دروس

- ارسال تمرینات به صورت الکترونیکی و از طریق سامانه دروس خواهد بود. فایل ارسالی شما فایل zip با نام sid\_hs.zip است که sid شماره دانشجویی و hs شماره سری تمرین است. پرسشهایی که پاسخ آنها ماهیت تشریحی و تحلیلی دارد را به صورت تایپشده یا دستی نوشته و به صورت یک فایل PDF ذخیره نمایید.
- زمان تحویل هر سری از تمرینات مشخص بوده و امکان تغییر آن وجود ندارد. در حل تمرینات، می توانید با یکدیگر همفکری و بحث نمایند ولی هر شخص می بایست درنهایت پاسخ و استدلال خود را به صورت انفرادی بنویسد و در صورت شباهت پاسخ، تمامی افراد نمره تمرین را از دست خواهند داد.
- بازای هر روز ارسال زودهنگام تمرینها ۵ درصد نمره اضافی تا سقف ۲۰ درصد (در صورتی که نمره خام تمرین بالاتر از
   ۷۵ درصد شود) در نظر گرفته خواهد شد. بازای هر روز دیرکرد در ارسال تمرین ۱۵ درصد جریمه اعمال خواهد شد. ارسال دیرهنگام فقط تا ۲روز پس از زمان مقررشده امکانپذیر است و پس از آن نمره تمرین صفر در نظر گرفته خواهد شد.

چنانچه ابهامی در زمینه تمرینات دارید، می توانید اشکالات خود را از طریق پست الکترونیکی زیر با موضوع PDS-2024 مطرح نمایید.

h.malakouty@aut.ac.ir ملکوتی موفق و پیروز باشید





### تمرین سری سوم

## تحویل تا ساعت ۲۳:۵۵ روز یکشنبه مورخ ۱۶ اردیبهشت ۱۴۰۳ از طریق سامانهی دروس

### پرسش ۱

- موارد زیر را پاسخ دهید.
- مراحل اصلی چرخه ی طراحی برای یک تراشه برنامهپذیر را نام ببرید.
  - مراحل مختلف سنتز را نام ببرید.
  - ۰ خروجی هر مرحله سنتز چیست و شامل چه مواردی میباشد؟
  - o عملگر & چیست و تفاوت آن با array aggregation چیست؟
    - o تفاوت سیگنال و متغیر در VHDL چیست؟
      - o کاربرد Generic در VHDL چیست ؟
    - نحوه استفاده از محیط درستی سنجی را بررسی نمایید.
- ۰ درستی سنجی بعد از سنتز و قبل از سنتز چیست، مزایا و معایب هر یک را توضیح دهید.

### يرسش ٢

بستهای (package) را تعریف کنید که در آن دو تابع با نام یکسان نوشته شده باشند. یکی از این دو تابع برداری از نوع (package) را یک بیت به سمت چپ انتقال می دهد و دیگری همین کار را برای یک عدد صحیح انجام می دهد. اعلان و بدنه بسته را به طور کامل بنویسید.

### پرسش ۳

کار مدار زیر را توضیح دهید و برای نمونه خاص از ورودی (به صورت زیر)، شکل موج خروجی را رسم کنید.

نمونه ورودی DATA در ابتدا مقدار " ۱۱۰۰ " را دارد و سپس در زمان t1 به مقدار " ۱۱۱ " تغییر می *ک*ند.

اگر TEMP یک متغیر باشد، نتیجه چه تفاوتی خواهد داشت؟ هر دو حالت را شبیهسازی و نتایج را با پاسخ خود مقایسه کنید.

entity XRG is
port (DATA: in bit\_vector (3 downto 0);

ODD: out bit);

end XRG;

architecture BEHAV of XRG is





## تمرین سری سوم

## تحویل تا ساعت ۲۳:۵۵ روز یکشنبه مورخ ۱۶ اردیبهشت ۱۴۰۳ از طریق سامانهی دروس

signal TEMP: bit :='0;'

PR: process (DATA, TEMP)

begin

TEMP <= '0;'

for I in DATA'low to DATA'high loop

TEMP <= TEMP xor DATA(I);

end loop;

end process;

ODD <= TEMP;

end BEHAV;

### پرسش ۴

با استفاده از سه فرایند مداری را توصیف کنید که با هر لبه بالارونده ساعت، دو ورودی یک بیتی A و B را بگیرد و در صورتی که هر یک از شرایط زیر برقرار بود، مقدار یک را در خروجی ظاهر کند و در غیر این صورت، مقدار صفر در خروجی ظاهر شود:

در دو چرخه متوالی از ساعت، دو مقدار یکسان در A دریافت شود.

از آخرین باری که شرط قبل برقرار شده است، ورودی B برابر با یک باشد.

الف) نمودار حالت این مدار را رسم کنید.

ب) توصیف آن را به زبان VHDL بنویسید

ج) نمودار شماتیک مدار را رسم کنید.

ج) با فرض آنکه معماری تراشه FPGA موردنظر به شکل زیر باشد، مدار را برای این FPGA سنتز، نگاشت فناوری، جایابی و مسیریابی کنید.





تمرین سری سوم

# تحویل تا ساعت ۲۳:۵۵ روز یکشنبه مورخ ۱۶ اردیبهشت ۱۴۰۳ از طریق سامانهی دروس









تمرین سری سوم

## تحویل تا ساعت ۲۳:۵۵ روز یکشنبه مورخ ۱۶ اردیبهشت ۱۴۰۳ از طریق سامانهی دروس

#### رسش ۵

در سالهای اخیر بحث هوش مصنوعی و شبکههای عصبی عمیق بسیار پرکاربرد شدهاند. پردازندههای کنونی برای انجام محاسبات مرتبط با این شبکهها دچار مشکلات فراوانی هستند.

- این مشکلات را با تحقیق در خصوص روش اجرا در پردازندههای معمول بررسی نمایید و توضیح دهید.
  - با توجه به معماری FPGA، چگونه استفاده از آنها می تواند بخشی از این مشکلات را کاهش دهد؟
    - مزایا و معایب استفاده از FPGA برای محاسبات مربوط به شبکههای یادگیری عمیق چیست؟

### پرسش ۶

یک نورون پایه "در یک شبکه عصبی عمیق به صورت زیر می باشد:



برای این نورون پایه فرضی با سه ورودی خروجی به صورت زیر خواهد بود:

o = f(x1\*w1+x2\*w2+x3\*w3+b)

به f تابع فعال سازی  $^{\dagger}$  گفته می شود که به عنوان مثال می تواند از میان توابع زیر انتخاب شود:



جهت سادگی می توانید از تابع ReLU برای تابع فعال سازی استفاده کنید.

<sup>&</sup>lt;sup>1</sup> - Artificial Intelligence

<sup>&</sup>lt;sup>2</sup> - Deep Neural Networks

<sup>&</sup>lt;sup>3</sup> - Basic Neuron

<sup>&</sup>lt;sup>4</sup> - Activation Function





### تمرین سری سوم

## تحویل تا ساعت ۲۳:۵۵ روز یکشنبه مورخ ۱۶ اردیبهشت ۱۴۰۳ از طریق سامانهی دروس

- این نورون پایه را پیاده سازی کرده و با انتخاب مقادیر دلخواه برای w و d در محیط درستی سنجی خروجی را بررسی نمایید.
- میزان منابع مصرفی را گزارش کنید و بررسی نمایید که با تغییر ورودیهای نورون به ۱۶ عدد چه تغییری در آنها بوجود می آید؟

یک شبکه عصبی ساده دارای ۷۶۸ ورودی، دو لایه میانی ۳۲ عددی و یک لایه خروجی ۱۰ عددی برای تشخیص اعداد دستنوشته میباشد. فرض کنید مقادیر منابع مورد نیاز به صورت خطی با مثال پیادهسازی شده توسط شما باشد.

- در این حالت میزان منابع مورد نیاز چقدر خواهد بود ؟
- برای پیادهسازی در یک FPGA با میزان منابع کمتر چه راهی را پیشنهاد مینمایید؟





تمرین سری سوم

## تحویل تا ساعت ۲۳:۵۵ روز یکشنبه مورخ ۱۶ اردیبهشت ۱۴۰۳ از طریق سامانهی دروس

### پرسش ۷

برای پیاده سازی یک پروتکل نیاز به تبدیل یک ورودی موازی به سریال و ارسال آن مطابق شکل زیر می باشد.



در این سیستم Ref CLK برابر با ۲۵ مگاهرتز و حداکثر سرعت مجاز دیتا در خروجی سیستم برابر با ۱۱۵۲۰۰ هرتز میباشد. پس از قرار گرفتن ۳۲ بیت ورودی، با ۱ شدن Load، سیستم مقادیر را ذخیره کرده و پس از صفر شدن آن شروع به ارسال دادهها در خروجی مینماید. در ارسال به صورت سریال ابتدا بیت کمارزش و به دنبال آن بیتهای با ارزش بیشتر ارسال میشوند.

• این بلوک را پیادهسازی کرده و در محیط درستی سنجی عملکرد آن را بررسی نمایید.

یک کلید مکانیکی فشاری به صورت زیر اتصال را برقرار مینماید:



- با توجه به این عملکرد آیا میتوان برای ورودی Load از یک کلید مکانیکی فشاری ساده استفاده کرد که با فشردن آن عملکرد بلاک شروع شود ؟
- در این صورت چه مشکلی ممکن است ایجاد گردد ؟ برای حل آن چه روشی را پیشنهاد مینمایید ؟ ( سختافزار و نرمافزار)

### یرسش ۸ (اختیاری)

• مشکل کلید مکانیکی را با استفاده از یک کد VHDL حل نمایید.