

# ホット・スワップ可能な I2C アイソレータ

### ADuM1250/ADuM1251

#### 特長

双方向 I<sup>2</sup>C 通信

オープン・ドレイン・インターフェース

ホット・スワップ・アプリケーションに最適

30 mA の電流シンク能力

1.000 kHz 動作

3.0 V~5.5 V の電源レベル/ロジック・レベル

RoHS 準拠の 8 ピン SOIC パッケージを採用

高温動作: 125°C 安全性規制の認定

UL 認識済み

2500 V ms、1 分間の UL 1577 規格に準拠

CSA Component Acceptance Notice #5A」に準拠

VDE 適合性認定済み

DIN V VDE V 0884-10 (VDE V 0884-10): 2006-12

 $V_{IORM} = 560 \text{ V peak}$ 

#### アプリケーション

絶縁型 I<sup>2</sup>C、SMBus、または PMBus インターフェース マルチレベル I<sup>2</sup>C インターフェース

#### 電源

ネットワーキング パワー・オーバ・イーサネット

#### 概要

ADuM1250/ADuM1251<sup>1</sup>は、ホット・スワップ可能なデジ タル・アイソレータを内蔵する I<sup>2</sup>C® インターフェース互 換の非ラッチ型双方向通信チャンネルです。単独のフォ トカプラと組み合わせて使用するためには I<sup>2</sup>C 信号を送 信信号と受信信号に分離する必要がありますが、このデ バイスを使うとこの分離が不要になります。

ADuM1250 は双方向 2 チャンネルを提供するため、この デバイス 1 個で絶縁型 I<sup>2</sup>C インターフェース全体が実現 可能です。ADuM1251は、双方向クロックを必要としな いアプリケーション向けに双方向1チャンネルと単方向 1チャンネルを提供します。

### 機能ブロック図





ADuM1250 と ADuM1251 は、動作中のバスに電源を加え ていないカードを接続してもデータにグリッチを生じさ せないホット・スワップ回路を内蔵しています。

これらのアイソレータは、アナログ・デバイセズの *i*Coupler<sup>®</sup> チップ・スケール・トランス技術を採用してい ます。この iCoupler はフォトカプラより優れた機能、性 能、サイズ、消費電力の利点を持つ磁気アイソレーショ ン技術です。ADuM1250/ADuM1251を使うと、iCoupler チャンネルは半導体回路に集積することができるため、 小型な絶縁型 I<sup>2</sup>C インターフェース全体を実現すること ができます。

アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に 関して、あるいは利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、 ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様 予告なく変更される場合があります。本紙記載の商標および登録商標は、各社の所有に属します。 |本語データシートは REVISION が古い場合があります。最新の内容については、英語版をご参照ください。 ©2006-2009 Analog Devices, Inc. All rights reserved.

Rev. B

社/〒105-6891 東京都港区海岸 1-16-1 ニューピア竹芝サウスタワービル

雷話 03 (5402) 8200

大阪府大阪市淀川区宮原 3-5-36 新大阪トラストタワー 大阪営業所/〒532-0003 電話 06 (6350) 6868

<sup>1</sup>米国特許 5,952,849;6,873,065;7,075,329 で保護されています。その他の特許は申請中です。

# 目次

| 特長1                                                 |
|-----------------------------------------------------|
| アプリケーション1                                           |
| 機能ブロック図1                                            |
| 概要1                                                 |
| 改訂履歴2                                               |
| 仕様3                                                 |
| 電気的特性3                                              |
| パッケージ特性5                                            |
| 適用規格5                                               |
| 絶縁および安全性関連の仕様5                                      |
| DIN V VDE V 0884-10 (VDE V 0884-10)絶縁特性             |
| 推奨動作条件6                                             |
|                                                     |
| 改訂履歴                                                |
| 以司復定                                                |
| 以前 / 復/距<br>12/09—Rev. A to Rev. B                  |
|                                                     |
| 12/09—Rev. A to Rev. B  Changes to Features Section |
| 12/09—Rev. A to Rev. B  Changes to Features Section |
| 12/09—Rev. A to Rev. B  Changes to Features Section |
| 12/09—Rev. A to Rev. B  Changes to Features Section |
| 12/09—Rev. A to Rev. B  Changes to Features Section |
| 12/09—Rev. A to Rev. B  Changes to Features Section |
| 12/09—Rev. A to Rev. B  Changes to Features Section |
| 12/09—Rev. A to Rev. B  Changes to Features Section |
| 12/09—Rev. A to Rev. B  Changes to Features Section |
| 12/09—Rev. A to Rev. B  Changes to Features Section |

| 5対最大定格7         | 7 |
|-----------------|---|
| ESD の注意         | 7 |
| °ン配置およびピン機能説明8  | 3 |
| ·スト条件g          | ) |
| プリケーション情報10     | ) |
| 機能説明10          | ) |
| 起動10            | ) |
| 代表的なアプリケーション図11 | l |
| 磁界耐性11          | 1 |
| 形寸法12           | 2 |
| ナーガー・ガイド        |   |

10/06—Revision 0: Initial Version

### 仕様

### 電気的特性

### DC 仕様 1

すべての最小/最大仕様は推奨動作範囲に適用。特に指定のない限り、すべてのtyp仕様は、 $T_A=25^{\circ}C$ 、 $V_{DD1}=5$  V、 $V_{DD2}=5$  Vで規定します。

表 1.

| Parameter                                 | Symbol                                      | Min                    | Тур  | Max                   | Unit | Test Conditions                                                                                                           |
|-------------------------------------------|---------------------------------------------|------------------------|------|-----------------------|------|---------------------------------------------------------------------------------------------------------------------------|
| ADuM1250                                  |                                             |                        |      |                       |      |                                                                                                                           |
| Input Supply Current, Side 1, 5 V         | $I_{DD1}$                                   |                        | 2.8  | 5.0                   | mA   | $V_{DD1} = 5 \text{ V}$                                                                                                   |
| Input Supply Current, Side 2, 5 V         | $I_{DD2}$                                   |                        | 2.7  | 5.0                   | mA   | $V_{DD2} = 5 \text{ V}$                                                                                                   |
| Input Supply Current, Side 1, 3.3 V       | $I_{DD1}$                                   |                        | 1.9  | 3.0                   | mA   | $V_{DD1} = 3.3 \text{ V}$                                                                                                 |
| Input Supply Current, Side 2, 3.3 V       | $I_{DD2}$                                   |                        | 1.7  | 3.0                   | mA   | $V_{DD2} = 3.3 \text{ V}$                                                                                                 |
| ADuM1251                                  |                                             |                        |      |                       |      |                                                                                                                           |
| Input Supply Current, Side 1, 5 V         | $I_{DD1}$                                   |                        | 2.8  | 6.0                   | mA   | $V_{DD1} = 5 \text{ V}$                                                                                                   |
| Input Supply Current, Side 2, 5 V         | $I_{DD2}$                                   |                        | 2.5  | 4.7                   | mA   | $V_{DD2} = 5 \text{ V}$                                                                                                   |
| Input Supply Current, Side 1, 3.3 V       | $I_{DD1}$                                   |                        | 1.8  | 3.0                   | mA   | $V_{DD1} = 3.3 \text{ V}$                                                                                                 |
| Input Supply Current, Side 2, 3.3V        | $I_{\mathrm{DD2}}$                          |                        | 1.6  | 2.8                   | mA   | $V_{DD2} = 3.3 \text{ V}$                                                                                                 |
| LEAKAGE CURRENTS                          | $I_{SDA1}, I_{SDA2}, \\ I_{SCL1}, I_{SCL2}$ |                        | 0.01 | 10                    | μΑ   | $\begin{aligned} V_{SDA1} &= V_{DD1}, \ V_{SDA2} &= V_{DD2}, \\ V_{SCL1} &= V_{DD1}, \ V_{SCL2} &= V_{DD2} \end{aligned}$ |
| SIDE 1 LOGIC LEVELS                       |                                             |                        |      |                       |      |                                                                                                                           |
| Logic Input Threshold <sup>2</sup>        | $V_{SDA1T}, V_{SCL1T}$                      | 500                    |      | 700                   | mV   |                                                                                                                           |
| Logic Low Output Voltages                 | $V_{SDA1OL}, \ V_{SCL1OL}$                  | 600                    |      | 900                   | mV   | $I_{SDA1} = I_{SCL1} = 3.0 \text{ mA}$                                                                                    |
|                                           |                                             | 600                    |      | 850                   | mV   | $I_{SDA1} = I_{SCL1} = 0.5 \text{ mA}$                                                                                    |
| Input/Output Logic Low Level Difference 3 | $\Delta V_{SDA1}, \Delta V_{SCL1}$          | 50                     |      |                       | mV   |                                                                                                                           |
| SIDE 2 LOGIC LEVELS                       |                                             |                        |      |                       |      |                                                                                                                           |
| Logic Low Input Voltage                   | $V_{SDA2IL}, V_{SCL2IL}$                    |                        |      | $0.3\;V_{\text{DD2}}$ | V    |                                                                                                                           |
| Logic High Input Voltage                  | $V_{SDA2IH}, V_{SCL2IH}$                    | $0.7~V_{\mathrm{DD2}}$ |      |                       | V    |                                                                                                                           |
| Logic Low Output Voltage                  | $V_{ m SDA2OL}, \ V_{ m SCL2OL}$            |                        |      | 400                   | mV   | $I_{SDA2} = I_{SCL2} = 30 \text{ mA}$                                                                                     |

<sup>「</sup>すべての電圧はそれぞれのグラウンドを基準とします。

Rev. B — 3/12 —

 $<sup>^2</sup>$   $V_{IL}$  < 0.5 V ,  $~V_{IH}$  > 0.7 V  $_{\circ}$ 

 $<sup>^3\</sup>Delta V_{SI} = V_{SIOL} - V_{SIT}$ 。これは、与えられたデバイス内での出力ロジック・ロー・レベルと入力ロジック・スレッショールドとの最小差。これにより、このデバイスが接続されているバスをラッチアップさせないことが保証されます。

### AC 仕様<sup>1</sup>

すべての最小/最大仕様は推奨動作範囲に適用。特に指定のない限り、すべてのtyp仕様は、 $T_A = 25$ °C、 $V_{DD1} = 5$  V、 $V_{DD2} = 5$ Vで規定します。 図5.を参照してください。

表 2.

| Parameter                                       | Symbol                                 | Min  | Тур | Max | Unit  | Test Conditions                                                                                                                                                                                                                 |
|-------------------------------------------------|----------------------------------------|------|-----|-----|-------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| MAXIMUM FREQUENCY                               |                                        | 1000 |     |     | kHz   |                                                                                                                                                                                                                                 |
| OUTPUT FALL TIME                                |                                        |      |     |     |       |                                                                                                                                                                                                                                 |
| 5 V Operation                                   |                                        |      |     |     |       | $4.5 \text{ V} \le \text{V}_{\text{DD1}}, \text{ V}_{\text{DD2}} \le 5.5 \text{ V}, \text{ C}_{\text{L1}} = 40 \text{ pF}, \\ \text{R1} = 1.6 \text{ k}\Omega, \text{ C}_{\text{L2}} = 400 \text{ pF}, \text{ R2} = 180 \Omega$ |
| Side 1 Output (0.9 V <sub>DD1</sub> to 0.9 V)   | $t_{f1}$                               | 13   | 26  | 120 | ns    |                                                                                                                                                                                                                                 |
| Side 2 Output (0.9 $V_{DD2}$ to 0.1 $V_{DD2}$ ) | $t_{f2}$                               | 32   | 52  | 120 | ns    |                                                                                                                                                                                                                                 |
| 3 V OPERATION                                   |                                        |      |     |     |       | $3.0 \text{ V} \le V_{DD1}, V_{DD2} \le 3.6 \text{ V}, C_{L1} = 40 \text{ pF},$<br>$R1 = 1.0 \text{ k}\Omega, C_{L2} = 400 \text{ pF}, R2 = 120 \Omega$                                                                         |
| Side 1 Output (0.9 V <sub>DD1</sub> to 0.9 V)   | $t_{f1}$                               | 13   | 32  | 120 | ns    |                                                                                                                                                                                                                                 |
| Side 2 Output (0.9 $V_{DD2}$ to 0.1 $V_{DD2}$ ) | $t_{f2}$                               | 32   | 61  | 120 | ns    |                                                                                                                                                                                                                                 |
| PROPAGATION DELAY                               |                                        |      |     |     |       |                                                                                                                                                                                                                                 |
| 5 V Operation                                   |                                        |      |     |     |       | $4.5 \le V_{DD1}, V_{DD2} \le 5.5 V,$<br>$C_{L1} = C_{L2} = 0 \text{ pF, R1} = 1.6 \text{ kΩ, R2} = 180 Ω$                                                                                                                      |
| Side 1-to-Side 2, Rising Edge <sup>2</sup>      | t <sub>PLH12</sub>                     |      | 95  | 130 | ns    |                                                                                                                                                                                                                                 |
| Side 1-to-Side 2, Falling Edge <sup>3</sup>     | t <sub>PHL12</sub>                     |      | 162 | 275 | ns    |                                                                                                                                                                                                                                 |
| Side 2-to-Side 1, Rising Edge <sup>4</sup>      | t <sub>PLH21</sub>                     |      | 31  | 70  | ns    |                                                                                                                                                                                                                                 |
| Side 2-to-Side 1, Falling Edge <sup>5</sup>     | t <sub>PHL21</sub>                     |      | 85  | 155 | ns    |                                                                                                                                                                                                                                 |
| 3 V Operation                                   |                                        |      |     |     |       | $\begin{array}{l} 3.0 \text{ V} \leq V_{\rm DD1},  V_{\rm DD2} \leq 3.6 \text{ V},  C_{\rm L1} = C_{\rm L2} = 0 \text{ pF}, \\ R1 = 1.0 \text{ k}\Omega,  R2 = 120  \Omega \end{array}$                                         |
| Side 1-to-Side 2, Rising Edge <sup>2</sup>      | t <sub>PLH12</sub>                     |      | 82  | 125 | ns    |                                                                                                                                                                                                                                 |
| Side 1-to-Side 2, Falling Edge <sup>3</sup>     | t <sub>PHL12</sub>                     |      | 196 | 340 | ns    |                                                                                                                                                                                                                                 |
| Side 2-to-Side 1, Rising Edge <sup>4</sup>      | t <sub>PLH21</sub>                     |      | 32  | 75  | ns    |                                                                                                                                                                                                                                 |
| Side 2-to-Side 1, Falling Edge <sup>5</sup>     | t <sub>PHL21</sub>                     |      | 110 | 210 | ns    |                                                                                                                                                                                                                                 |
| PULSE WIDTH DISTORTION                          |                                        |      |     |     |       |                                                                                                                                                                                                                                 |
| 5 V Operation                                   |                                        |      |     |     |       | $\begin{array}{l} 4.5 \text{ V} \leq V_{DD1},  V_{DD2} \leq 5.5 \text{ V},  C_{L1} = C_{L2} = 0 \text{ pF}, \\ R1 = 1.6 \text{ k}\Omega,  R2 = 180  \Omega \end{array}$                                                         |
| Side 1-to-Side 2, $ t_{PLH12} - t_{PHL12} $     | $PWD_{12}$                             |      | 67  | 145 | ns    |                                                                                                                                                                                                                                 |
| Side 2-to-Side 1, $ t_{PLH21} - t_{PHL21} $     | $PWD_{21}$                             |      | 54  | 85  | ns    |                                                                                                                                                                                                                                 |
| 3 V Operation                                   |                                        |      |     |     |       | $\begin{array}{l} 3.0 \text{ V} \leq V_{\rm DD1},  V_{\rm DD2} \leq 3.6 \text{ V},  C_{\rm L1} = C_{\rm L2} = 0 \text{ pF}, \\ R1 = 1.0 \text{ k}\Omega,  R2 = 120  \Omega \end{array}$                                         |
| Side 1-to-Side 2, $ t_{PLH12} - t_{PHL12} $     | $PWD_{12}$                             |      | 114 | 215 | ns    |                                                                                                                                                                                                                                 |
| Side 2-to-Side 1, $ t_{PLH21} - t_{PHL21} $     | $PWD_{21}$                             |      | 77  | 135 | ns    |                                                                                                                                                                                                                                 |
| COMMON-MODE TRANSIENT IMMUNITY <sup>6</sup>     | CM <sub>H</sub>  ,<br> CM <sub>L</sub> | 25   | 35  |     | kV/μs |                                                                                                                                                                                                                                 |

<sup>「</sup>すべての電圧はそれぞれのグラウンドを基準とします。

 $<sup>^2</sup>$   $t_{PLHI2}$  伝搬遅延は、サイド 1 入力ロジック・スレッショールドから  $0.7~V_{DD2}$  の出力値までで測定。

 $t_{PHL21}$  伝搬遅延は、サイド 2 入力ロジック・スレッショールドから 0.9 V の出力値までで測定。

 $<sup>^6</sup>$  CM<sub>H</sub>は、 $V_0 > 0.8$   $V_{DD2}$  を維持している間に維持できるコモン・モード電圧の最大スルーレートです。 CM<sub>L</sub>は  $V_0 < 0.8$  V を維持している間に維持できるコ モン・モード電圧の最大スルーレートです。コモン・モード電圧スルーレートは、コモン・モード電圧の立ち上がりと立ち下がりの両エッジに適用されま す。過渡電圧振幅は、コモン・モードの平衡が失われる範囲を表します。

### パッケージ特性

#### 表 3.

| Parameter                                      | Symbol            | Min Typ Max      | Unit | Test Conditions                                     |
|------------------------------------------------|-------------------|------------------|------|-----------------------------------------------------|
| Resistance (Input to Output) <sup>1</sup>      | R <sub>I-O</sub>  | 10 <sup>12</sup> | Ω    |                                                     |
| Capacitance (Input to Output) <sup>1</sup>     | $C_{I-O}$         | 1.0              | pF   | f = 1  MHz                                          |
| Input Capacitance                              | $C_{I}$           | 4.0              | pF   |                                                     |
| IC Junction-to-Case Thermal Resistance, Side 1 | $\theta_{JCI}$    | 46               | °C/W | Thermocouple located at center of package underside |
| IC Junction-to-Case Thermal Resistance, Side 2 | $\theta_{ m JCO}$ | 41               | °C/W |                                                     |

 $<sup>^1</sup>$ デバイスは $^2$ 端子デバイスと見なします。 すなわち、ピン $^1$ ~ピン $^4$ を相互に接続し、ピン $^5$ ~ピン $^8$ を相互に接続します。

### 適用規格

ADuM1250/ADuM1251は、表 4 に記載する組織の認定を取得しています。

#### 表 4.

| UL                                                                  | CSA                                                                                                                                                                                                          | VDE                                                                             |
|---------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------|
| Recognized under 1577 Component<br>Recognition Program <sup>1</sup> | Approved under CSA Component<br>Acceptance Notice #5A                                                                                                                                                        | Certified according to DIN V VDE V 0884-10 (VDE V 0884-10):2006-12 <sup>2</sup> |
| Single/basic 2500 V rms isolation voltage                           | Reinforced insulation per CSA 60950-1-03 and IEC 60950-1, 125 V rms (177 V peak) maximum working voltage Basic insulation per CSA 60950-1-03 and IEC 60950-1, 400 V rms (566 V peak) maximum working voltage | Reinforced insulation, 560 V peak                                               |
| File E214100                                                        | File 205078                                                                                                                                                                                                  | File 2471900-4880-0001                                                          |

 $<sup>^1</sup>$  UL1577 に従い、絶縁テスト電圧 3,000 V rms 以上を 1 秒間加えて各 ADuM125x を確認テストします(リーク電流検出規定値 =  $5\mu$ A)。

### 絶縁および安全性関連の仕様

### 表 5.

| Parameter                                                     | Symbol            | Value        | Unit   | Conditions                                                                           |
|---------------------------------------------------------------|-------------------|--------------|--------|--------------------------------------------------------------------------------------|
| Rated Dielectric Insulation Voltage                           |                   | 2500         | V rms  | 1 minute duration                                                                    |
| Minimum External Air Gap (Clearance)                          | L(I01)            | 4.90 min     | mm     | Measured from input terminals to output terminals, shortest distance through air     |
| Minimum External Tracking (Creepage)                          | L(I02)            | 4.01 min     | mm     | Measured from input terminals to output terminals, shortest distance path along body |
| Minimum Internal Gap (Internal Clearance)                     |                   | 0.017<br>min | mm     | Insulation distance through insulation                                               |
| Tracking Resistance (Comparative Tracking Index)              | CTI               | >175         | V      | DIN IEC 112/VDE 0303 Part 1                                                          |
| Isolation Group                                               |                   | IIIa         |        | Material Group (DIN VDE 0110, 1/89, Table 1)                                         |
| Maximum Working Voltage Compatible with 50 Years Service Life | V <sub>IORM</sub> | 565          | V peak | Continuous peak voltage across the isolation barrier                                 |

Rev. B — 5/12 —

<sup>&</sup>lt;sup>2</sup> DIN V VDE V 0884-10 に従い、各 ADuM125x に 1,050 Vpeak 以上の絶縁テスト電圧を 1 秒間加えることによりテストして保証されています(部分放電の検出 規定値=5 pC)。(\*)マーク付のブランドは、DIN V VDE V 0884-10 認定製品を表します。

### DIN V VDE V 0884-10 (VDE V 0884-10)絶縁特性

このアイソレータは、安全性制限値データ以内でのアイソレーション強化に対してのみ有効です。安全性データの維持は、保護回路を使って確実にする必要があります。パッケージ表面の(\*)マークは、560 Vpeak 動作電圧に対して DIN V VDE V 0884-10 認定済みであることを表示します。

表 6.

| Description                                              | Conditions                                                                                         | Symbol            | Characteristic | Unit   |
|----------------------------------------------------------|----------------------------------------------------------------------------------------------------|-------------------|----------------|--------|
| Installation Classification per DIN VDE 0110             |                                                                                                    |                   |                |        |
| For Rated Mains Voltage ≤ 150 V rms                      |                                                                                                    |                   | I to IV        |        |
| For Rated Mains Voltage ≤ 300 V rms                      |                                                                                                    |                   | I to III       |        |
| For Rated Mains Voltage ≤400 V rms                       |                                                                                                    |                   | I to II        |        |
| Climatic Classification                                  |                                                                                                    |                   | 40/105/21      |        |
| Pollution Degree per DIN VDE 0110, Table 1               |                                                                                                    |                   | 2              |        |
| Maximum Working Insulation Voltage                       |                                                                                                    | V <sub>IORM</sub> | 560            | V peak |
| Input-to-Output Test Voltage, Method B1                  | $V_{IORM} \times 1.875 = V_{PR}$ , 100% production test, $t_m = 1$ sec, partial discharge $< 5$ pC | $V_{PR}$          | 1050           | V peak |
| Input-to-Output Test Voltage, Method A                   | $V_{IORM} \times 1.6 = V_{PR}$ , $t_m = 60$ sec, partial discharge $< 5$ pC                        | $V_{PR}$          |                |        |
| After Environmental Tests Subgroup 1                     |                                                                                                    |                   | 896            | V peak |
| After Input and/or Safety Test Subgroup 2 and Subgroup 3 | $V_{IORM} \times 1.2 = V_{PR}, t_m = 60 \text{ sec, partial discharge} < 5 \text{ pC}$             |                   | 672            | V peak |
| Highest Allowable Overvoltage                            | Transient overvoltage, $t_{TR} = 10$ seconds                                                       | $V_{TR}$          | 4000           | V peak |
| Safety-Limiting Values                                   | Maximum value allowed in the event of a failure (see Figure 3)                                     |                   |                |        |
| Case Temperature                                         |                                                                                                    | $T_S$             | 150            | °C     |
| $V_{DD1} + V_{DD2}$ Current                              |                                                                                                    | I <sub>TMAX</sub> | 212            | mA     |
| Insulation Resistance at T <sub>S</sub>                  | $V_{IO} = 500 \text{ V}$                                                                           | $R_S$             | >109           | Ω      |



図 3.温度ディレーティング・カーブ DIN V VDE V 0884-10 による安全な規定値の ケース温度に対する依存性

### 推奨動作条件

表 7.

| Parameter                                                           | Rating          |
|---------------------------------------------------------------------|-----------------|
| Operating Temperature (T <sub>A</sub> )                             |                 |
| A Grade                                                             | −40°C to +105°C |
| S Grade                                                             | −40°C to +125°C |
| Supply Voltages (V <sub>DD1</sub> , V <sub>DD2</sub> ) <sup>1</sup> | 3.0 V to 5.5 V  |
| Input/Output Signal Voltage                                         | 5.5 V           |
| $(V_{SDA1}, V_{SCL1}, V_{SDA2}, V_{SCL2})$                          |                 |
| Capacitive Load                                                     |                 |
| Side 1 (C <sub>L1</sub> )                                           | 40 pF           |
| Side 2 (C <sub>L2</sub> )                                           | 400 pF          |
| Static Output Loading                                               |                 |
| Side 1 (I <sub>SDA1</sub> , I <sub>SCL1</sub> )                     | 0.5 mA to 3 mA  |
| Side 2 (I <sub>SDA2</sub> , I <sub>SCL2</sub> )                     | 0.5 mA to 30 mA |

<sup>「</sup>すべての電圧はそれぞれのグラウンドを基準とします。外部磁界耐性 のデータについては、アプリケーション情報のセクションを参照して ください。

Rev. B — 6/12 —

### 絶対最大定格

特に指定のない限り、周囲温度は25°Cです。

#### 表 8.

| 五 0.                                        |                                                                |
|---------------------------------------------|----------------------------------------------------------------|
| Parameter                                   | Rating                                                         |
| Storage Temperature (T <sub>ST</sub> )      | -55°C to +150°C                                                |
| Ambient Operating                           |                                                                |
| Temperature $(T_A)$                         |                                                                |
| A Grade                                     | −40°C to+105°C                                                 |
| S Grade                                     | -40°C to+125°C                                                 |
| Supply Voltages $(V_{DD1}, V_{DD2})^1$      | -0.5 V to +7.0 V                                               |
| Input/Output Voltage,                       |                                                                |
| Side 1 $(V_{SDA1}, V_{SCL1})^1$             | $-0.5 \text{ V to V}_{\text{DD1}} + 0.5 \text{ V}$             |
| Side 2 $(V_{SDA2}, V_{SCL2})^1$             | $-0.5 \text{ V to V}_{DD2} + 0.5 \text{ V}$                    |
| Average Output Current per Pin <sup>2</sup> |                                                                |
| Side 1 (I <sub>O1</sub> )                   | ±18 mA                                                         |
| Side 2 (I <sub>O2</sub> )                   | ±100 mA                                                        |
| Common-Mode Transients <sup>3</sup>         | $-100 \text{ kV/}\mu\text{s}$ to $+100 \text{ kV/}\mu\text{s}$ |

<sup>「</sup>すべての電圧はそれぞれのグラウンドを基準とします。

上記の絶対最大定格を超えるストレスを加えるとデバイスに恒久的な損傷を与えることがあります。この規定はストレス定格の規定のみを目的とするものであり、この仕様の動作のセクションに記載する規定値以上でのデバイス動作を定めたものではありません。デバイスを長時間絶対最大定格状態に置くとデバイスの信頼性に影響を与えます。

### ESDの注意



ESD (静電放電)の影響を受けやすいデバイスです。電荷を帯びたデバイスや回路ボードは、検知されないまま放電することがあります。本製品は当社独自の特許技術である ESD 保護回路を内蔵してはいますが、デバイスが高エネルギーの静電放電を被った場合、損傷を生じる可能性があります。したがって、性能劣化や機能低下を防止するため、ESD に対する適切な予防措置を講じることをお勧めします。

Rev. B - 7/12 -

 $<sup>^{2}</sup>$ 種々の温度に対する最大定格電流値については図 $^{3}$ を参照してください。

<sup>&</sup>lt;sup>3</sup> 絶縁障壁にまたがるコモン・モード過渡電圧を表します。絶対最大定格を超えるコモン・モード過渡電圧を加えると、ラッチアップまたは恒久的損傷が生ずることがあります。

# ピン配置およびピン機能説明



図 4.ADuM1250/ADuM1251 のピン配置

### 表 9.ADuM1250 のピン機能説明

| ピン番号 | 記号                 | 説明                            |
|------|--------------------|-------------------------------|
| 1    | $V_{\mathrm{DD1}}$ | 電源電圧、3.0~5.5 V。               |
| 2    | $SDA_1$            | データ入力/出力、サイド 1。               |
| 3    | SCL1               | クロック入力/出力、サイド 1。              |
| 4    | $GND_1$            | グラウンド1。アイソレータ・サイド1のグラウンド基準。   |
| 5    | $GND_2$            | グラウンド2。アイソレータ・サイド2の絶縁グラウンド基準。 |
| 6    | SCL2               | クロック入力/出力、サイド 2。              |
| 7    | $SDA_2$            | データ入力/出力、サイド 2。               |
| 8    | $V_{\mathrm{DD2}}$ | 電源電圧、3.0~5.5 V。               |

### 表 10.ADuM1251 のピン機能説明

| ピン番号 | 記号                 | 説明                            |
|------|--------------------|-------------------------------|
| 1    | $V_{\mathrm{DDI}}$ | 電源電圧、3.0~5.5 V。               |
| 2    | $SDA_1$            | データ入力/出力、サイド1。                |
| 3    | SCL1               | クロック入力、サイド1。                  |
| 4    | $GND_1$            | グラウンド1。アイソレータ・サイド1のグラウンド基準。   |
| 5    | $GND_2$            | グラウンド2。アイソレータ・サイド2の絶縁グラウンド基準。 |
| 6    | SCL2               | クロック出力、サイド 2。                 |
| 7    | $SDA_2$            | データ入力/出力、サイド 2。               |
| 8    | $V_{\mathrm{DD2}}$ | 電源電圧、3.0~5.5 V。               |

Rev. B — 8/12 —

# テスト条件



Rev. B — 9/12 —

### アプリケーション情報

#### 機能説明

ADuM1250/ADuM1251 は、両側にある双方向  $I^2C$  信号にインターフェースします。 $I^2C$  インターフェースは、デバイス内部で2つの単方向チャンネルに分割されます。各々の単方向チャンネルは専用の $I^2C$  icoupler アイソレーション・チャンネルを使って互いに反対向きの通信を行います。一方のチャンネル(図 6 に示す各チャンネル対の下側のチャンネル)がサイド1の $I^2C$  ピンの電圧状態を検出して、その状態を対応するサイド2の $I^2C$  ピンへ送信します。

サイド 1 とサイド 2 の両  $I^2$ C ピンは、3.0~5.5 V の範囲で動作する  $I^2$ C バスにインターフェースするようにデザインされています。いずれかの側にロー・レベルが入力されると、反対側ピンを十分ロー・レベルにプルダウンして、バス上にある他の  $I^2$ C デバイスのロジック・ロー・スレッショールド条件を満たすようにします。 $I^2$ C バスの競合の回避は、 $SDA_1$  または  $SCL_1$  での入力ロー・スレッショールドを同ピンでの出力ロー信号より少なくとも 50 mV 低く維持することにより保証されます。これにより、サイド 1 での出力ロジック・ローがサイド 2 へ戻されてしまうのが防止されて、 $I^2$ C バスがプルダウンされます。

サイド 2 のロジック・レベル/スレッショールドは標準の  $\Gamma^2$ C 値であるため、サイド 2 側ピンでバスに接続されている複数の  $\Delta$ DuM1250/ $\Delta$ DuM1251 デバイスは、互いに交信でき、さらに他のデバイスとも交信できるため、 $\Gamma^2$ C との互換性を維持することができます。  $\Gamma^2$ C 互換性と  $\Gamma^2$ C 準拠は区別されます。  $\Gamma^2$ C 互換性とは、部品のロジック・レベルは必ずしも  $\Gamma^2$ C 仕様の条件を満たす必要はないが、部品は  $\Gamma^2$ C 準拠とは、部品のロジック・レベルが  $\Gamma^2$ C 仕様の条件を満たすことを意味します。

ただし、サイド 1 ピンの出力レベル/入力スレッショールドが変更されているため、ADuM1250/ADuM1251 のこちら側は  $\Gamma^2$ C 規格に準拠するデバイスとのみ交信することができます。言い換えると、ADuM1250/ADuM1251 のサイド 2 は  $\Gamma^2$ C に準拠していますが、サイド 1 は  $\Gamma^2$ C と互換性を維持しているだけです。

出力ロジックのロー・レベルは、 $V_{DDI}$ 電圧と  $V_{DD2}$  電圧 からは独立しています。サイド1の入力ロジックのロー・スレッショールドも、 $V_{DDI}$  から独立しています。ただし、サイド2の入力ロジックのロー・スレッショールドは、 $I^2C$  の条件を満たす  $0.3\ V_{DD2}$  となるようにデザインされています。サイド1ピンとサイド2ピンはオープン・コレクタ出力であり、そのハイ・レベルはそれぞれの電源電圧に接続されたプルアップ抵抗を使って設定されています。



#### 起動

 $V_{DDI}$  電源と  $V_{DD2}$  電源は、信号チャンネルが一定の条件を満たすまで動作しないようにする低電圧ロックアウト機能を持っています。この機能により、パワーアップ/パワーダウン時に偶発的に入力ロジック・ロー信号が  $I^2C$  バスをプルダウンしてしまうのを防止します。

信号チャンネルをイネーブルすめために必要な2つの条件は次の通りです。

- 両電源が 2.5 V 以上である
- 両電源が 2.0 V の内部起動スレッショールドを超えてから少なくとも 40 μs 経過する

両電源が両条件を満たすまで、ADuM1250/ADuM1251の 出力がハイ・レベルにプルアップされて、バスを乱さな いようにします。 図7と図8に、高速および低速のスル ー・レートの入力電源に対する電源条件を示します。



図 7.起動条件、電源スルーレート > 12.5 V/ms



図 8.起動条件、電源スルーレート < 12.5 V/ms

Rev. B — 10/12 —

#### 代表的なアプリケーション図



図 9.ADuM1250 を使用した代表的な 絶縁型 I<sup>2</sup>C インターフェース

#### 磁界耐性

ADuM125xは、外部磁界に対して極めて強い耐性を持っています。ADuM125xの磁界耐性の限界は、トランスの受信側コイルに発生する誘導電圧が十分大きくなって、デコーダをセットまたはリセットさせる誤動作が発生することで決まります。この状態が発生する条件を以下の解析により求めます。ADuM125xの3V動作は最も感度の高い動作モードであるため、この条件を調べます。

トランス出力でのパルスは 1.0 V 以上の振幅を持っています。デコーダは約 0.5 V の検出スレッショールドを持つので、誘導電圧に対しては 0.5 V の余裕を持っています。受信側コイルへの誘導電圧は次式で与えられます。

$$V = (-d\beta/dt) \sum \prod_{n=1}^{\infty} r_n^2; n = 1, 2, ...N$$

ここで

β=磁束密度(Gauss)

N=受信側コイルの巻数

 $r_n$ =受信側コイルの n 回目の半径(cm)

ADuM1250受信側コイルの形状が与えられ、かつ誘導電圧がデコーダにおける 0.5 V 余裕の最大 50%であるという条件が与えられると、最大許容磁界は図 10 のように計算されます。



たとえば、磁界周波数=  $1\,\mathrm{MHz}$ で、最大許容磁界=  $0.2\,\mathrm{k}$  gauss の場合、受信側コイルでの誘導電圧は  $0.25\,\mathrm{V}$  になります。これは検出スレッショールドの約 50% であるため、出力変化の誤動作はありません。同様に、仮にこのような条件が送信パルス内に存在しても(最悪ケースの極性であっても)、受信パルスが  $1.0\,\mathrm{V}$  以上から  $0.75\,\mathrm{V}$  へ減少されるため、デコーダの検出スレッショールド  $0.5\,\mathrm{V}$  に対してなお余裕を持っています。

前述の磁束密度値は、ADuM125xトランスから与えられた距離だけ離れた特定の電流値に対応します。図11に、周波数の関数としての許容電流値を与えられた距離に対して示します。図11から読み取れるように、ADuM125xの耐性は極めて高く、影響を受けるのは、高周波でかつ部品に非常に近い極めて大きな電流の場合に限られます。1 MHz の例では、デバイス動作に影響を与えるためには、0.5 kAの電流を ADuM125x から 5 mm の距離まで近づける必要があります。



図 11.さまざまな電流値と ADuM125x までの距離に対す る最大許容電流

強い磁界と高周波が組合わさると、プリント回路ボードのパターンで形成されるループに十分大きな誤差電圧が誘導されて、後段回路のスレッショールドがトリガーされてしまうことに注意が必要です。パターンのレイアウトでは、このようなことが発生しないように注意する必要があります。

Rev. B — 11/12 —

### 外形寸法



#### COMPLIANT TO JEDEC STANDARDS MS-012-AA

CONTROLLING DIMENSIONS ARE IN MILLIMETERS; INCH DIMENSIONS (IN PARENTHESES) ARE ROUNDED-OFF MILLIMETER EQUIVALENTS FOR REFERENCE ONLY AND ARE NOT APPROPRIATE FOR USE IN DESIGN.

図 12.8 ピン標準スモール・アウトライン・パッケージ[SOIC\_N] ナロー・ボディ (R-8) 寸法: mm (インチ)

### オーダー・ガイド

|                               | Number of Inputs, | Number of Inputs,     | Maximum<br>Data Rate | Maximum<br>Propagation | Temperature     | Package       | Package |
|-------------------------------|-------------------|-----------------------|----------------------|------------------------|-----------------|---------------|---------|
| Model                         | $V_{DD1}$ Side    | V <sub>DD2</sub> Side | (Mbps)               | Delay (ns)             | Range           | Description   | Option  |
| ADuM1250ARZ <sup>1</sup>      | 2                 | 2                     | 1                    | 150                    | −40°C to +105°C | 8-Lead SOIC_N | R-8     |
| ADuM1250ARZ-RL7 <sup>1</sup>  | 2                 | 2                     | 1                    | 150                    | −40°C to +105°C | 8-Lead SOIC_N | R-8     |
| ADuM1250SRZ <sup>1</sup>      | 2                 | 2                     | 1                    | 150                    | −40°C to +125°C | 8-Lead SOIC_N | R-8     |
| ADuM1250 SRZ-RL7 <sup>1</sup> | 2                 | 2                     | 1                    | 150                    | −40°C to +125°C | 8-Lead SOIC_N | R-8     |
| ADuM1251ARZ <sup>1</sup>      | 2                 | 1                     | 1                    | 150                    | −40°C to +105°C | 8-Lead SOIC_N | R-8     |
| ADuM1251ARZ-RL7 <sup>1</sup>  | 2                 | 1                     | 1                    | 150                    | −40°C to +105°C | 8-Lead SOIC_N | R-8     |

<sup>&</sup>lt;sup>1</sup>Z = RoHS 準拠製品。

Rev. B — 12/12 —