

# ΕΘΝΙΚΟ ΜΕΤΣΟΒΙΟ ΠΟΛΥΤΕΧΝΕΙΟ

ΣΧΟΛΗ ΗΛΕΚΤΡΟΛΟΓΩΝ ΜΗΧΑΝΙΚΩΝ ΚΑΙ ΜΗΧΑΝΙΚΩΝ ΥΠΟΛΟΓΙΣΤΩΝ ΤΟΜΕΑΣ ΤΕΧΝΟΛΟΓΙΑΣ ΠΛΗΡΟΦΟΡΙΚΗΣ ΚΑΙ ΥΠΟΛΟΓΙΣΤΩΝ ΕΡΓΑΣΤΗΡΙΟ ΥΠΟΛΟΓΙΣΤΙΚΩΝ ΣΥΣΤΗΜΑΤΩΝ www.cslab.ece.ntua.gr

### ΠΡΟΗΓΜΕΝΑ ΘΕΜΑΤΑ ΑΡΧΙΤΕΚΤΟΝΙΚΗΣΥΠΟΛΟΓΙΣΤΩΝ

Ακ. έτος 2011-2012, 8ο εξάμηνο, Σχολή HM&MY

# 4η ΕΡΓΑΣΙΑ

Τελική Ημερομηνία Παράδοσης: 15/07/2012 (δεν θα δοθεί παράταση)

### ΜΕΡΟΣ Α'

Αντικείμενο του πρώτου μέρους είναι η μελέτη της επίδρασης διαφόρων τεχνικών βελτιστοποίησης κώδικα που στοχεύουν στην αξιοποίηση της cache.

# Α.1. Εισαγωγή

Για τους σκοπούς του πρώτου μέρους θα χρησιμοποιήσετε τον προσομοιωτή Simics με τρόπο παρόμοιο με την 1<sup>η</sup> άσκηση. Ο κώδικας που θα αξιολογήσετε είναι ο πολλαπλασιασμός δύο τετραγωνικών πινάκων Α και Β, τις διάφορες εκδόσεις του οποίου θα πρέπει να γράψετε σε γλώσσα C και να τις μεταγλωττίσετε ώστε να μπορούν να προσομοιωθούν στον Simics.

# Α.2. Περιβάλλον Προσομοίωσης

#### Α.2.1. Ανάπτυξη και μεταγλώττιση κώδικα

Καλείστε να αναπτύξετε κώδικα σε γλώσσα C με βάση διαφορετικές τεχνικές βελτιστοποίησης που θα αναφερθούν παρακάτω. Η μεταγλώττιση του κώδικά σας θα πρέπει να γίνει χρησιμοποιώντας τον gcc στο target μηχάνημα (tango) και όχι σε κάποιο host x86 μηχάνημα (για λόγους συμβατότητας του gcc). Για όλες τις εκδόσεις θα χρησιμοποιήσετε το -O1 optimization flag του gcc. Προφανώς, όταν θα κάνετε τη μεταγλώττιση θα πρέπει να τρέχετε το simics στη μέγιστη δυνατή ταχύτητα. Δηλαδή όχι σε stall mode, χωρίς caches κτλ (απλά θα εκτελέσετε ./simics).

target\$ gcc -01 -o executable source file.c

## Α.2.2. Προσομοίωση

Η προσομοίωση θα εκτελεστεί σε ένα tango μηχάνημα. Μπορείτε να χρησιμοποιήσετε κάποιο checkpoint που έχετε αποθηκεύσει από την 1<sup>η</sup> άσκηση ή να δημιουργήσετε κάποιο καινούριο ακολουθώντας τις οδηγίες εκείνης της άσκησης. Στο checkpoint αυτό θα μεταφέρετε τον κώδικα που θα αναπτύξετε χρησιμοποιώντας τον τρόπο που επίσης έχει περιγραφεί στην 1<sup>η</sup> άσκηση (mount /host κτλ) προκειμένου να τον μεταγλωττίσετε και να τον εκτελέσετε.

Όπως φαίνεται και στο παράδειγμα κώδικα του Παραρτήματος A, οι κώδικες που θα αναπτύξετε χρησιμοποιούν **magic breakpoints**, τα οποία είναι macros που σηματοδοτούν την αρχή και το τέλος μιας περιοχής ενδιαφέροντος. Πιο συγκεκριμένα, η μεθοδολογία που θα ακολουθήσετε είναι η εξής:

- 1. Εκκίνηση του simics σε -stall mode και φόρτωση του κατάλληλου checkpoint που περιέχει το εκτελέσιμο προς προσομοίωση
- 2. Ρύθμιση του simics
  - a. simics> enable-magic-breakpoint
  - b. simics> dstc-disable
  - c. simics> istc-disable
  - d. simics> instruction-fetch-mode instruction-fetch-trace
- 3. Εκτέλεση του εκτελέσιμου στην κονσόλα του target.
- 4. Στο πρώτο σημείο διακοπής της εκτέλεσης, φορτώνετε την ιεραρχία της μνήμης, η οποία δίνεται στο Παράρτημα Β και συνεχίζετε την εκτέλεση.

```
a. simics> run-command-file cache-hierarcy.simics
```

- b. simics> c
- 5. Το δεύτερο σημείο διακοπής της εκτέλεσης σηματοδοτεί το τέλος της προσομοίωσης. Επομένως συγκεντρώνετε τα στατιστικά που σας ενδιαφέρουν και προχωράτε στην επόμενη περίπτωση.

### Α.2.3. Ιεραρχία μνήμης και μοντέλο απόδοσης

Η ιεραρχία μνήμης δίνεται στο Παράρτημα Β. Όπως μπορείτε να παρατηρήσετε τα penalties των προσβάσεων στη μνήμη έχουν οριστεί ίσα με 0. Η επιλογή αυτή έγινε προκειμένου να μειωθεί ο απαιτούμενος χρόνος προσομοίωσης.

Καθώς οι caches έχουν μηδενικούς χρόνους πρόσβασης, ο αριθμός των κύκλων που δίνει ο simics για την εκτέλεση μιας περιοχής ενδιαφέροντος δεν είναι σωστός. Για αυτό τον λόγο απαιτείται ένα μοντέλο απόδοσης το οποίο θα προσεγγίζει με μεγαλύτερη ακρίβεια τον πραγματικό αριθμό απαιτούμενων κύκλων.

Το μοντέλο του simics για τις x86 αρχιτεκτονικές είναι ένας in-order επεξεργαστής με IPC=1. Θεωρούμε ότι η πρόσβαση στις L1 απαιτεί 1 κύκλο, στη L2 20 κύκλους και στη μνήμη 300 κύκλους αντίστοιχα. Επομένως, ο συνολικός αριθμός των κύκλων μπορεί να προσεγγιστεί ως εξής:

Cycles = Inst + L1\_Accesses \* L1\_Time + L2\_Accesses \* L2\_Time + Mem\_Accesses \* Mem\_Time

# Α.3. Τεχνικές Βελτιστοποίησης

#### Α.3.1. Αρχική έκδοση

Αρχικά, σας δίνεται (Παράρτημα Α) μια απλοϊκή, μη-βελτιστοποιημένη έκδοση του αλγορίθμου πολλαπλασιασμού τετραγωνικών πινάκων, όπως αυτή που παρουσιάζεται στη συνέχεια:

```
for(i=0; i<N; i++)
for(j=0; j<N; j++)
for(k=0; k<N; k++)
C[i][j] += A[i][k]*B[k][j];
```

Προσομοιώστε την παραπάνω έκδοση θεωρώντας πίνακες διάστασης 256x256. Καταγράψτε τον απαιτούμενο χρόνο εκτέλεσης (αριθμός κύκλων) καθώς και τα miss rates στις L1 και στην L2.

### A.3.2. Loop interchange

Ο αρχικός αλγόριθμος δεν είναι βελτιστοποιημένος ως προς την χωρική τοπικότητα των αναφορών και συνεπώς δεν κάνει την καλύτερη δυνατή αξιοποίηση της cache. Για αυτό το λόγο, καλείστε να εφαρμόσετε την τεχνική της αναδιάταζης βρόχων προκειμένου να πετύχετε καλύτερη τοπικότητα στην cache, η οποία ευελπιστείτε να οδηγήσει τελικά και σε καλύτερους χρόνους εκτέλεσης.

- 1. Δοκιμάστε τις διαφορετικές αναδιατάξεις που μπορείτε να κάνετε στον κώδικα. Καταγράψτε τη συμπεριφορά τους ως προς το χρόνο εκτέλεσης και τα miss rates στις L1D και L2 caches.
- 2. Υπάρχει κάποια συσχέτιση ανάμεσα στους παρατηρούμενους χρόνους εκτέλεσης για τις διάφορες εκδόσεις και τα αντίστοιχα miss rates που μετρήσατε; Σχολιάστε σχετικά.
- 3. Πώς αλλάζει η κάθε αναδιάταξη την απόδοση του απλοϊκού αλγορίθμου; Πώς εξηγείται αυτό σε σχέση με τα διαφορετικά access patterns που συνεπάγεται η κάθε αναδιάταξη, και την τοπικότητα που επιτυγχάνει θεωρητικά το κάθε access pattern;
- 4. Τι speedup δίνει η καλύτερη αναδιάταξη σε σχέση με την απλοϊκή έκδοση;

### A.3.3. Cache blocking

Βασικός στόχος της τεχνικής αυτής είναι η βελτίωση της χρονικής τοπικότητας των αναφορών. Η γενική ιδέα του cache blocking έγκειται στον διαχωρισμό του χώρου επαναλήψεων ενός loop (loop iteration space) σε μικρότερους υποχώρους, έτσι ώστε το σύνολο δεδομένων (working set) που επεξεργάζεται ο κάθε υποχώρος να χωρά σε κάποιο επίπεδο κρυφής μνήμης, και να μπορεί συνεπώς να επαναχρησιμοποιηθεί εκεί στο μέγιστο δυνατό βαθμό προτού εκτοπιστεί.

Στην περίπτωση που έχουμε να κάνουμε με πίνακες, ο διαχωρισμός του χώρου επαναλήψεων ενός ή περισσότερων loops οδηγεί στο διαχωρισμό των πινάκων σε μικρότερους υποπίνακες (ή blocks). Έτσι εφαρμόζουμε τον αρχικό αλγόριθμο διαδοχικά πάνω στους επιμέρους υποπίνακες, και αν αυτοί συναθροιστικά χωρούν σε κάποιο επίπεδο κρυφής μνήμης, τότε μπορούμε να επιτύχουμε υψηλότερα επίπεδα επαναγρησιμοποίησης των στοιχείων τους και των στοιχείων του προβλήματος συνολικά.

- 1. Χρησιμοποιήστε τον κώδικα του πολλαπλασιασμού πινάκων που καταλήξατε στο Α.3.2 και υλοποιήστε μια έκδοση blocking, όπου θα διαχωρίσετε τον χώρο επαναλήψεων και των τριών loops.
- 2. Προσομοιώστε την έκδοση που υλοποιήσατε για διαστάσεις τετραγωνικών blocks από 8 εώς 128 με βήμα 8. Παρουσιάστε σε διαγράμματα τη μεταβολή του χρόνου εκτέλεσης, καθώς και των miss rates για τις L1D και L2 caches, σε σχέση με το μέγεθος του block.
- 3. Ποιο είναι το overhead της εφαρμογής του blocking; Παρουσιάστε σε ένα διάγραμμα, για όλα τα μεγέθη blocks, τη μεταβολή του συνολικού αριθμού εντολών της blocked έκδοσης σε σχέση με τον αριθμό εντολών της αρχικής interchanged.
- 4. Πώς εξηγείται η μεταβολή των miss rates καθώς μεταβάλλεται το μέγεθος του block, για τα δεδομένα μεγέθη των L1D και L2 caches που έχουμε θεωρήσει; Αποτυπώνεται σε μεταβολή στον χρόνο εκτέλεσης, και αν ναι πώς;
- 5. Τι speedup δίνει η cache-blocked έκδοση σε σχέση με την απλοϊκή έκδοση;

# Α.4. Συνολική Αποτίμηση

Για όλες τις παραπάνω διαδοχικές βελτιστοποιήσεις, κάντε μια ποσοτική εκτίμηση της συνεισφοράς κάθε τεχνικής στην τελική απόδοση του αλγορίθμου, καθώς και μια σύντομη ποιοτική εκτίμηση της συνεισφοράς τους συνοψίζοντας τα βασικότερα συμπεράσματα των προηγούμενων ερωτημάτων.

### ΜΕΡΟΣ Β'

Αντικείμενο του δεύτερου μέρους είναι η εξοικείωση με βασικές έννοιες γύρω από τα πολυεπεζεργαστικά συστήματα κοινής μνήμης, όπως τα πρωτόκολλα συνάφειας κρυφής μνήμης και τα μοντέλα συνέπειας μνήμης.

# Β.1. Πρωτόκολλο ΜΕSΙ

Θεωρείστε ένα συμμετρικό πολυεπεξεργαστικό σύστημα με δύο επεξεργαστές που χρησιμοποιεί το πρωτόκολλο MESI. Κάθε επεξεργαστής διαθέτει μια 2-way set-associative write-back cache μεγέθους 4KB, με block size 16 bytes και LRU πολιτική αντικατάστασης. Οι διευθύνσεις έχουν εύρος 16 bits, ενώ η μικρότερη μονάδα δεδομένων που μπορεί να διευθυνσιοδοτηθεί είναι το 1 byte. Υποθέστε ότι αρχικά όλες οι caches είναι άδειες. Για την ακολουθία αναφορών μνήμης που παρατίθεται στη συνέχεια (οι διευθύνσεις δίνονται στο 16-δικό), παρουσιάστε την κατάσταση των caches και της κύριας μνήμης μετά από την εκτέλεση κάθε αναφοράς. Συγκεκριμένα για τις caches, δείξτε το set όπου απεικονίζεται κάθε αναφερόμενη cache line, την κατάσταση MESI καθώς και τα περιεχόμενά της. Για την μνήμη, παρουσιάστε απλά τα περιεχόμενα στις αντίστοιχες διευθύνσεις.

1. P0: read 073C

2. P1: read 0734

3. P1: write '1111' to 0734

4. P0: read 0738

5. P0: write '2222' to 0730

6. P1: write '3333' to 1F34

7. P0: write '4444' to 1F3C

8. P0: read 073C

9. P1: write '5555' to 2730

10. P0: read 273C

11. P0: write '6666' to 273C

# **B.2.** Memory consistency

Θεωρείστε μία αρχιτεκτονική 2 επεξεργαστών που υλοποιεί το WO memory model, το οποίο επιτρέπει την αναδιάταξη λειτουργιών μνήμης, εφόσον αφορούν διαφορετικές θέσεις. Το σύστημα παρέχει εντολές SYNCH ώστε ο προγραμματιστής να μπορεί να επιβάλλει μια επιθυμητή σειρά στην εκτέλεση των αναφορών. Θεωρείστε επίσης την εκτέλεση του παρακάτω παράλληλου προγράμματος:

| Processor 1        | Processor 2        |
|--------------------|--------------------|
| X=2;               | while (flag == 0); |
| Y=1;               | r3 = X;            |
| flag = 1;          | r4 = Y;            |
| while (flag == 1); | Z = 4;             |
| r1 = X;            | flag = 0;          |
| r2 = Z;            |                    |

όπου οι X, Y, Z, flag αποτελούν μεταβλητές και άρα θέσεις μνήμης ενώ οι r1, r2, r3, r4 είναι καταχωρητές στο Register File του κάθε επεξεργαστή. Οι θέσεις μνήμης και οι καταχωρητές είναι αρχικοποιημένες στο 0.

- 1. Ποιοι είναι οι δυνατοί συνδυασμοί τελικών τιμών για τους r1, r2, r3, r4 με βάση το relaxed memory model του συστήματος;
- 2. Ποιοι από αυτούς τους συνδυασμούς θα εμφανίζονταν αν το σύστημα ήταν sequentially consistent (SC);
- 3. Εισάγετε τον ελάχιστο αριθμό SYNCH εντολών στον παραπάνω κώδικα ώστε τα αποτελέσματα που παίρνουμε στο relaxed memory σύστημα να είναι μόνο αυτά που θα παίρναμε με SC.

Παραδοτέο της άσκησης θα είναι ένα ηλεκτρονικό κείμενο (pdf, doc ή odt) που θα περιέχει την αναφορά με τα διαγράμματα και τα συμπεράσματά σας, καθώς και τον κώδικα που υλοποιήσατε. Στο ηλεκτρονικό κείμενο να αναφέρετε στην αρχή τα στοιχεία σας (Όνομα, Επώνυμο, ΑΜ).

Η άσκηση θα παραδοθεί μόνο ηλεκτρονικά στην ιστοσελίδα: <a href="http://www.cslab.ece.ntua.gr/courses/advcomparch/submit">http://www.cslab.ece.ntua.gr/courses/advcomparch/submit</a>.

Δουλέψτε ατομικά. Έχει ιδιαίτερη αξία για την κατανόηση του μαθήματος να κάνετε μόνοι σας την εργασία. Μην προσπαθήσετε να την αντιγράψετε απλά από άλλους συμφοιτητές σας.

### ПАРАРТНМА А

```
#include <stdio.h>
#include <stdlib.h>
#define MAGIC CASSERT(p) do {
               typedef int check magic argument[(p) ? 1 : -1];
} while (0)
#define MAGIC(n) do {
                 MAGIC CASSERT(!(n));
               __asm__ __volatile__ ("xchg %bx,%bx"); \
} while (0)
#define MAGIC BREAKPOINT MAGIC(0)
inline int min(int a, int b) {
       if(a<=b)return a;
       else return b;
void init matrix(float **mat, int n) {
       unsigned int i,j;
       for(i=0; i<n; i++)
            for(j=0; j<n; j++)
                  mat[i][j] = (float)(i+j);
}
int main(int argc, char **argv){
       float **A, **B, **C;
       int i, j, k, N;
       N=atoi(argv[1]);
       A=(float**) malloc(N*sizeof(float*));
       for(i=0; i<N; i++)
               A[i] = (float*) malloc(N*sizeof(float));
       B=(float**)malloc(N*sizeof(float*));
       for (i=0; i< N; i++)
               B[i] = (float*) malloc (N*sizeof(float));
       C=(float**) malloc(N*sizeof(float*));
       for(i=0; i<N; i++)
               C[i] = (float*) malloc (N*sizeof (float));
       fprintf(stderr, "Initializing matrices...\n");
       init matrix(A, N);
       init matrix(B, N);
       init matrix(C, N);
       MAGIC BREAKPOINT;
       for(i=0; i<N; i++) {
               for(j=0; j<N; j++)
                       for (k=0; k<N; k++)
                               C[i][j] += A[i][k]*B[k][j];
       MAGIC BREAKPOINT;
       return 0;
}
```

# ПАРАРТНМА В

```
# Transaction staller for memory
@staller = pre conf object('staller', 'trans-staller')
@staller.stall time = 0
# 12 cache: 128Kb Write-back
@12c = pre conf object('12c', 'g-cache')
@12c.cpus = conf.cpu0
@12c.config_line_number = 1024
@12c.config_line_size = 128
@12c.config_assoc = 4
@12c.config replacement policy = 'lru'
@12c.penalty_read = 0
@12c.penalty_write = 0
@12c.timing model = staller
# instruction cache: 32Kb
@ic = pre conf object('ic', 'g-cache')
@ic.cpus = conf.cpu0
@ic.config_line_number = 512
@ic.config_line_size = 64
@ic.config_assoc = 2
@ic.config_replacement_policy = 'lru'
@ic.penalty_read = 0
@ic.penalty_write = 0
@ic.timing_model = 12c
# data cache: 32Kb Write-through
@dc = pre conf object('dc', 'g-cache')
@dc.cpus = conf.cpu0
@dc.config_line_number = 512
@dc.config line size = 64
@dc.config_assoc = 2
@dc.config_replacement policy = 'lru'
@dc.penalty read = 0
@dc.penalty write = 0
@dc.timing model = 12c
# transaction splitter for instruction cache
@ts i = pre conf object('ts i', 'trans-splitter')
@ts i.cache = ic
@ts i.timing model = ic
@ts i.next cache line size = 64
# transaction splitter for data cache
@ts d = pre conf object('ts d', 'trans-splitter')
@ts d.cache = dc
@ts d.timing model = dc
@ts_d.next_cache_line_size = 64
# instruction-data splitter
@id = pre conf object('id', 'id-splitter')
@id.ibranch = ts i
@id.dbranch = ts d
@SIM add configuration([staller, 12c, ic, dc, ts i, ts d, id], None)
@conf.phys mem0.timing model = conf.id
```