

Intel® Agilown

Diseño Digital Avanzado

Unidad 4 - Análisis de Completo de

Dr. Ariel L. Pola apola@fundacionfulgor.org.ar October 11, 2022

# Tabla de Contenidos

- 1. Introducción
- 2. Lista de Archivos
- 3. Laboratorio
  - Proyecto y TestBench
  - Diseño de Top Level
  - Verificación
  - Complejidad
  - Informe





# Introducción

### Objetivo

Análisis de complejidad de bloque básicos aplicados en FPGA.

#### **Análisis**

- El trabajo de laboratorio consiste en aplicar las diferentes etapas del flujo de diseño sobre tres tipos de sistemas básicos.
- Se analizará la complejidad de implementación de sumadores, multiplicadores y filtros FIR utilizando diferentes técnicas de optimización de complejidad estudiadas en el teórico.
- Los bloque básicos que se analizan son:
  - Sumadores: Se compara la complejidad de los sumadores RCA, Hierarchical Carry Select Adder y Binary Carry Look Ahead Adder.
  - Multiplicadores: Se compara la complejidad entre un multiplicador convencional y el multiplicador de Booth Modificado.
  - Filtro FIR: Se compara la complejidad del FIR aplicando operaciones de producto y sumas convencional y técnicas como Canonic Signed Digit (CSD), Correction Vector (CV), Filtro Directo Transpuesto y Aritmética Distribuida





# Lista de Archivos

#### **Análisis**

- A continuación se detallan los archivos que se entregan para el desarrollo del laboratorio.
- Sumadores de 16 bits
  - Módulos: rca.v, bcla.v, hierarchicalcsa.v
  - TestBench: tb adder.v
  - Constraint: adderConstraint.xdc
- Multiplicadores de 6 bits
  - Módulos: mult.v, boothMult.v
  - TestBench: tb mult.v
  - Constraint: multConstraint.xdc
- Filtros FIR de 5 coeficientes
  - Módulos: FIRfilter.v, FIRfilterCSD.v, FIRfilterCV.v, FIRfilterTDFComp.v, FIRfilterDA.v
  - TestBench: tb\_FIR\_filters.v
  - Constraint: firConstraint.xdc





# Laboratorio Proyecto y TestBench

- Utilizando la herramienta Vivado generar un proyecto para cada escenario de prueba.
- Los escenarios de prueba son:
  - Sumadores
  - Multiplicadores
  - Filtros FIR
- Incluir en el proyecto los archivos entregados por la cátedra para cada escenario.
- Ejemplo: Para el proyecto sumador, en la pestaña **Sources** deberíamos incluir:
  - En la carpeta **Design Sources**: rca.v, bcla.v y hierarchicalcsa.v.
  - En la carpeta Constraint: adderConstraint.xdc.
  - En la carpeta Simulation Sources: tb\_adder.v.
- Una vez incluido los archivos, ejecutar la simulación comportamental para verificar la correcta instancia de los bloques.



# Laboratorio

### Diseño de Top Level

#### Paso 2

- Elaborar el módulo Top Level que instancie todas las opciones de módulos de cada escenario. El nombre de los puertos de entrada y salida deben ser iguales que los definidos en los archivos xdc.
- El diseño debe incluir condicionales de síntesis ('ifdef 'elsif 'else 'endif) para seleccionar que bloque sintetizar.

## Condicional de Compilación

```
// 'define ADDER_BCLA
// 'define ADDER_HCSA
module topAdder (<ports>);

cparameters - variables>

ifidef ADDER_BCLA
bcla u_bcla (<ports>);
elsif ADDER_HCSA
hierarchicalcsa u_hierarchicalcsa (<ports>);
else
rca u_rca (<ports>);
else
endmodule
```



# Laboratorio

Verificación

- Para verificar que el diseño se realizó correctamente, incluir en el TestBench el módulo Top Level y verificar el funcionamiento comparando la salida del módulo Top contra la salida del módulo individual.
- Ejemplo: Para el proyecto sumadores, en la pestaña Sources deberíamos incluir
  - El nuevo módulo TopAdder.v (diseñado por el alumno) en la carpeta Design Sources.
  - En el archivo tb\_adder.v debemos instanciar el módulo TopAdder.v y comparar la salida del módulo rca.v del testbench si definimos internamente en el módulo Top el sumador RCA.



# Laboratorio Complejidad

- En cada módulo obtener los siguientes parámetros:
  - Síntesis
    - Report Cell Usage
    - Report Instance Areas
    - ROM, RAM, DSP and Shift Register Reporting
  - Esquemáticos
    - Obtener los esquemáticos de RTL e Implementation.
    - Nota: Generar estos esquemáticos para una sola frecuencia de reloj.
  - Implementación
    - Implementar el diseño variando las frecuencias de reloj para 50MHz, 100MHz y 200MHz.
    - En cada caso obtener el Slack Histogram (Create Slack Histogram) y el Worst Slack del camino crítico.



# Laboratorio

Informe

- Elaborar un informe que incluya todos los resultados.
- Analizar cual de las técnicas es menos complejo y cual puede trabajar a mayor frecuencia para cada uno de los escenarios propuestos.

