#### Sławomir Kulesza

### Technika cyfrowa Inżynieria dyskretna cz. 1

Wykład dla studentów III roku Informatyki

#### Rachunek zdań

Zdanie logiczne – każde zdanie, któremu można przyporządkować wartość logiczną (T/F).

Funktory logiczne – spójniki łączące zdania logiczne.

|   |   | Koniunkcja<br>(iloczyn, AND) | Alternatywa<br>(suma, OR) | Implikacja  | Równoważność | Negacja<br>(Inwersja,<br>NOT) |
|---|---|------------------------------|---------------------------|-------------|--------------|-------------------------------|
| Α | В | A-B                          | A+B                       | <b>A</b> ⇒B | A⇔B          | Ā                             |
| 0 | 0 | 0                            | 0                         | 1           | 1            | 1                             |
| 0 | 1 | 0                            | 1                         | 1           | 0            | 1                             |
| 1 | 0 | 0                            | 1                         | 0           | 0            | 0                             |
| 1 | 1 | 1                            | 1                         | 1           | 1            | 0                             |

#### Algebra Boole'a

Zerojedynkowa algebra sygnałów binarnych:

- zdefiniowane działania zeroargumentowe: 0, 1
- zdefiniowane działanie jednoargumentowe: NOT
- zdefiniowane działania dwuargumentowe: OR, AND
- element neutralny sumy: 0
- element neutralny iloczynu: 1

#### Prawa algebry Boole'a

| Idempotentność    | A+A=A                                                    | $A \cdot A = A$                                      |
|-------------------|----------------------------------------------------------|------------------------------------------------------|
| Przemienność      | A+B = B+A                                                | $A \cdot B = B \cdot A$                              |
| Łączność          | A+(B+C) = (A+B)+C                                        | $(A \cdot B) \cdot C = A \cdot (B \cdot C)$          |
| Rozdzielność      | $A+(B\cdot C)=(A+B)(A+C)$                                | $A \cdot (B+C) = (A \cdot B) + (A \cdot C)$          |
| Pochłanianie      | $A+(A\cdot B)=A$                                         | $A \cdot (A+B) = A$                                  |
| Element neutralny | A+0=A                                                    | $A \cdot 1 = A$                                      |
| Element stały     | A+1 = 1                                                  | $A \cdot 0 = 0$                                      |
| Negacja           | $A+\bar{A}=1$                                            | A·Ā=0                                                |
| Podwójna negacja  | 1000161110161Ā <del>-</del> <b>A</b> 46166161616         | 121010010010010010000100100100101010101              |
| Prawa de Morgana  | $111010\overline{A+B} = \overline{A} \cdot \overline{B}$ | $\overline{A \cdot B} = \overline{A} + \overline{B}$ |

#### Zasada dualności

W obrębie danego prawa wzory są dualnie równoważne: każdy związek można otrzymać z drugiego poprzez zamianę operatorów koniunkcji i alternatywy oraz stałych 0 i 1.

#### Poziomy abstrakcji opisu UC



#### Abstrakcja funkcjonalna

Abstrakcja funkcjonalna dotyczy zachowania układu jako "czarnej skrzynki": interesuje nas zależność wej→wyj, a nie konkretna realizacja układu lub jego prostota.

 $f = A \cdot \overline{B} \cdot D + \overline{A} \cdot B + \overline{C}$ 

|     |                   | Output         |                            |                     |                            |  |
|-----|-------------------|----------------|----------------------------|---------------------|----------------------------|--|
|     | Input             | A <sup>-</sup> | fter Multiplication        | After byte-wise XOR |                            |  |
| Hex | Bin               |                | Bin                        |                     | Bin                        |  |
|     | $x_1 x_2 x_3 x_4$ | Hex            | $y_1y_2y_3y_4y_5y_6y_7y_8$ | Hex                 | $y_1y_2y_3y_4y_5y_6y_7y_8$ |  |
| 0x0 | 0000              | 0x00           | 0000 0000                  | 0xff                | 1111 1111                  |  |
| 0x1 | 0001              | 0x11           | 0001 0001                  | 0xee                | 1110 1110                  |  |
| 0x2 | 0010              | 0x22           | 0010 0010                  | 0xdd                | 1101 1101                  |  |
| 0x3 | 0011              | 0x33           | 0011 0011                  | 0xcc                | 1100 1100                  |  |
| 0x4 | 0100              | 0x44           | 0100 0100                  | 0xbb                | 1011 1011                  |  |
| 0x5 | 0101              | 0x55           | 0101 0101                  | 0xaa                | 1010 1010                  |  |
| 0x6 | 0110              | 0x66           | 0110 0110                  | 0x99                | 1001 1001                  |  |
| 0x7 | 0111              | 0x77           | 0111 0111                  | 0x88                | 1000 1000                  |  |
| 0x8 | 1000              | 0x88           | 1000 1000                  | 0x77                | 0111 0111                  |  |
| 0x9 | 1001              | 0x99           | 1001 1001                  | 0x66                | 0110 0110                  |  |
| 0xa | 1010              | 0xaa           | 1010 1010                  | 0x55                | 0101 0101                  |  |
| 0xb | 1011              | 0xbb           | 1011 1011                  | 0x44                | 0100 0100                  |  |
| 0xc | 1100              | 0xcc           | 1100 1100                  | 0x33                | 0011 0011                  |  |
| 0xd | 1101              | 0xdd           | 1101 1101                  | 0x22                | 0010 0010                  |  |
| 0xe | 1110              | 0xee           | 1110 1110                  | 0x11                | 0001 0001                  |  |
| 0xf | 1111              | 0xff           | 1111 1111                  | 0x00                | 0000 0000                  |  |



#### Abstrakcja strukturalna

Abstrakcja strukturalna traktuje układ jak sieć połączonych elementów funkcjonalnych: od schematu elektronicznego układu do schematu elementów logicznych.





#### Abstrakcja fizyczna

Abstrakcja fizyczna to najniższy poziom opisu układu: fizyczna budowa elementów, topografia ścieżek, warstwowość struktury itp.



### Realizacje rachunku zdań binarnych

Układy mechaniczne Układy elektromechaniczne

?

Układy elektroniczne

Układy kwantowe Układy elektroniczne scalone

#### Komputery mechaniczne

Pierwszym programowalnym komputerem binarnym z arytmetyką zmiennoprzecinkową był Z1 stworzony przez Konrada Zuse (1938 r.):  $f_{takt} = 1$  Hz, 22 bit, pamięć 64 × 22 bit, dodawanie 5 s, mnożenie 10 s.





#### Mechaniczna bramka NOT



#### Mechaniczna bramka OR



#### Maszyny przekaźnikowe

Konrad Zuse w roku 1941 stworzył maszynę przekaźnikową Z3: arytmetyka zmiennoprzecinkowa, f<sub>takt</sub> = 5.3 Hz, 22 bit, pamięć 64 × 22 bit, dodawanie 0.8 s, mnożenie 3 s.





### Przekaźnik elektromechaniczny

Przekaźnik jest przełącznikiem sterowanym prądem elektrycznym.





# Przekaźnikowa realizacja wyrażeń logicznych







#### Tranzystor ostrzowy 1947 r.

Shockley, Bardeen, Brattain – nagroda Nobla (1956 r.)





## Tranzystor jako klucz elektroniczny



## Tranzystorowe bramki logiczne





### Integracja elementów półprzewodnikowych – układy scalone







# Układy scalone: Robert Noyce (Fairchild Semiconductor) Jack Kilby (Texas Instruments)





#### Jack Kilby 1958 r. nagroda Nobla z fizyki w 2000 r.



#### Zdradziecka ósemka



From left to right: Gordon Moore, C. Sheldon Roberts, Eugene
Kleiner, Robert Noyce, Victor Grinich, Julius Blank, Jean Hoerni and Jay
Last. (1960)

#### 1968 Intel (Integrated Electronics) Robert Noyce, Gordon H. Moore





#### Generacje układów scalonych

| Stopień<br>scalenia | Liczba<br>elementów<br>aktywnych | Zastosowania                           | Rok  |
|---------------------|----------------------------------|----------------------------------------|------|
| SSI                 | 1-100                            | Bramki, wzmacniacze operacyjne         | 1960 |
| MSI                 | 100-1000                         | Rejestry, filtry                       | 1965 |
| LSI                 | 1000-100000                      | Mikroprocesory,<br>przetworniki AC, CA | 1970 |
| VLSI                | 100000-<br>1000000               | Pamięci, procesory,<br>DSP             | 1975 |
| (ULSI)              | >1000000                         | Pamięci, procesory                     | 2001 |