# Podstawy techniki cyfrowej cz.2 zima 2015

Rafał Walkowiak 3.12.2015

# Układy cyfrowe

- Ogólna struktura logiczna:
  - układ sterowania
  - bloki funkcjonalne dla realizacji określonych funkcji przetwarzania danych czyli układ operacyjny lub ścieżka danych (ang. data path)



# Synteza strukturalna

#### 1. Określenie:

- struktury bloków funkcjonalnych: liczniki,
  rejestry, komparatory, sumatory ... i
- połączeń między blokami funkcjonalnymi
- 2. Określenie sposobu pracy układu sterowania realizującego algorytm przetwarzania zapisanego za pomocą sieci działań diagram ASM (ang. Algorithmic State Machine)

# Synteza behawioralna

- Opisanie działania układu za pomocą języka opisu sprzętu HDL (ang. hardware description language)
- Określenie i połączenie odpowiednich bloków funkcjonalnych realizowane poprzez kompilator języka HDL w ramach komputerowego systemu projektowania.

# Synteza strukturalna

 Blok funkcjonalny Sygnały wejściowe Wejścia sterujące **BF** Wyjścia predykatowe – sygnalizacja stanu przetwarzania danych CLK - zegar Sygnały wyjściowe

# Podział układów cyfrowych

- Układy kombinacyjne pozbawione właściwości pamiętania stanów, realizujące funkcje logiczne w oparciu o bramki i inne proste układy cyfrowe.
- Układy sekwencyjne posiadają cechę pamiętania stanów logicznych, zbudowane dodatkowo z przerzutników.

# Podstawowe funktory układów cyfrowych układy kombinacyjne

### Bramki

- Bramkami nazywamy kombinacyjne układy cyfrowe realizujące proste funkcje logiczne jednej lub wielu zmiennych. Zmienną logiczną jest sygnał elektryczny występujący na wejściach i wyjściach tych układów.
- Działanie bramek jest opisane za pomocą tablicy prawdy zawierającej stany logiczne 0/1 lub poziom wielkości fizycznej (np. napięcia) niski (L) lub wysoki (H).

# Bramki logiczne –

symbole graficzne



Rysunki za: http://en.wikipedia.org/wiki/Logic\_gate

# Sygnał cyfrowy – technologia TTL

- Układy TTL zbudowane są z tranzystorów bipolarnych i zasila się je napięciem stałym 5 V.
- Gdy poziom sygnału ma wartość 0V ÷ 0, 8V sygnał TTL jest niski - logiczne "0" – logika dodatnia.
- Poziom sygnału jest między 2V ÷ 5V jest określany jako stan wysoki - logiczna "1".
- Gdy wartość napięcia jest z przedziału 0, 8V ÷ 2V sygnał jest nieokreślony.

### Bramki TTL



#### Bramka NAND

Na wejściach jedynki powodują nasycenie T2 i T4 oraz zatkanie T3 (baza i emiter na tym samym potencjale), na wyjściu stan niski.

Na wejściu 0 powoduje nasycenie T1, obniżenie napięcia na bazie T2 - zatkanie T2 i T4, T3 przewodzi, na wyjściu stan wysoki.

# **Układy CMOS**

- Układy CMOS zbudowane są z tranzystorów MOSFET (ang. metal-oxide-semiconductor field-effect transistor) o przeciwnym typie przewodnictwa i połączonych w taki sposób, że w ustalonym stanie logicznym przewodzi tylko jeden z nich.
- Układy CMOS są relatywnie proste i tanie w produkcji, umożliwiając uzyskanie bardzo dużych gęstości upakowania.
- Układy cyfrowe wykonane w technologii CMOS mogą być zasilanie napięciem 3 ÷ 18V, praktycznie nie pobierają mocy statycznie.
- Poziomy logiczne sygnałów są zbliżone do napięć zasilających (masa logiczne "0", zasilanie – logiczna "1").

Układy niskonapięciowe (Low Voltage)

- Obniżanie napięcia zasilania prowadzi do spadku zużycia mocy
- Produkowane są serie układów cyfrowych CMOS przystosowane do zasilania napięciem 3, 3V, 2, 5V czy nawet 1, 8V

#### Bramki CMOS

input

NOT

- CMOS układy z komplementarnymi (typu p i typu n) tranzystorami MOS
- Strzałka określa wymagany kierunek wzrostu napięcia otwierający klucz

#### Bramka NOT

- input=0 otwarcie tranzystora górnego, wyjście wysterowane do poziomu wysokiego
- input=1 otwarcie tranzystora dolnego, wyjście wysterowane do poziomu niskiego

Bramka NAND – jedno 0 na wejściu łączy wyjście z 1 Bramka NOR – jedna 1 na wejściu łączy wyjście z 0





## bramki typu "open collector,,

#### Realizacja:

- Istnieją bramki logiczne, których wyjście pozostawać może w stanie wysokiej impedancji – być nieaktywne lub zwarte z masą – być aktywne, bramki typu "open collector" (TTL) lub otwarty dren (MOSFET).
- Wyjście OC aby mogło być traktowany jako logiczne "0" albo "1" należy poprzez rezystor połączyć do zasilania (rezystor podciągający (ang. pull up resistor)).

#### Zastosowanie:

- Zastosowanie odpowiedniego poziomu napięcia zasilnia na rezystorze podciągającym pozwala na sterowanie poprzez wyjście układami pracującymi przy innych poziomach napięć sygnałów.
- Kilka wyjść OC można połączyć do jednej linii sygnałowej umożliwiając sterowanie jednej linii z wielu źródeł (np. magistrala).

# Wykorzystanie bramki typu "open collector"



Przy zwartych wyjściach OC dowolna liczba wyjść bramek NAND równych 0 daje stan F=0, aby uzyskać 0 na bramce konieczna 1 na wszystkich wejściach.

# Bramki trójstanowe Trzeci stan logiczny



| WE | E' | WY |
|----|----|----|
| 0  | 0  | 1  |
| 0  | 1  | Z  |
| 1  | 0  | 0  |
| 1  | 1  | Z  |

#### Koncepcja:

W niektórych implementacjach bramek logicznych oprócz logicznego "0" i logicznej "1" istnieje trzeci stan logiczny

•stan wysokiej impedancji (ang. high impedance) Z.

Gdy wyjście układu nie jest połączone galwanicznie z układem cyfrowym znajduje się ono w stanie wysokiej impedancji – nie jest wysterowane (ani do poziomu wysokiego ani niskiego). Zastosowanie:

podłączenie układu do magistrali jako jednego z możliwych źródeł jej wysterowania. Konieczne zapewnienie wykluczającego się wyboru źródła.

# Bramki trójstanowe zastosowanie



# Niewykorzystane wejścia bramek



Dla bramki AND zachowanie realizowanej funkcji jest możliwe gdy? =1 gdyż AB1=AB lub? =B gdyż ABB=AB

Możliwe zatem rozwiązania to podłączenie:

- wejścia do wartości stałej "1" lub
- zwarcie wejść np. ?=B (lub ?=A).
- Drugie rozwiązanie nie jest korzystne ze względu na dodatkowe obciążenie układu generującego sygnał B (A). W technologii realizacji bramek istnieje parametr "obciążalności wyjściowej (ang. fan-out) określający maksymalną liczbę możliwych do podłączenia wejść, która umożliwi poprawną pracę układu.

Analogiczna sytuacja z niewykorzystanymi wejściami innych bramek:

- OR A+B+B=A+B+0
- XOR  $A \oplus B \oplus 0 = A \oplus B$

#### Uszkodzenia bramek



 Uszkodzenia bramek (lub połaczeń z wejściami bramek) mogą powodować błędne działanie bramki i układu.

Możliwe błędy związane z wejściem B bramki to:

- Stała wartość 1 na jednym wejściu B=1,
- Stała wartość 0 na jednym wejściu B=0,
- Połączenie wejść B=A.

W przypadku bramki AND efektem powyższego będą odpowiednio:

- Na wyjściu Y wartość równa wartości drugiego wejścia, Y=A,
- Na wyjściu wartość 0 stała na wyjściu niezależnie od wartości wejść, Y=0,
- Na wyjściu wartość równa wartości drugiego wejścia, Y=A.

Obserwacja określonego niespodziewanego zachowania wyjścia bramki, na podstawie znajomości realizowanej funkcji może ukierunkować na przyczynę błędu np. brak połączenia, przypadkowe zwarcie sygnałów itp.

# Konwencje logiki

#### Konwencja logiki dodatniej:

- Wartość logiczna 0 reprezentowana przez niskie napięcie (np. 0),
- Wartość logiczna 1 reprezentowana przez wysokie napięcie (np. +5V).

Konwencja logiki ujemnej (odwrotne przyporządkowanie):

- Wartość logiczna 1 reprezentowana przez niskie napięcie (np. 0),
- Wartość logiczna 0 reprezentowana przez wysokie napięcie (np. +5V).
- Bramka AND analizowana w konwencji logiki dodatniej (L=0, H=1) realizuje funkcję AND.
- Bramka AND analizowana w konwencji logiki ujemnej (L=1, H=0) realizuje funkcję OR.
- Bramka OR analizowana w konwencji logiki dodatniej (L=0, H=1) realizuje funkcję OR.
- Bramka OR analizowana w konwencji logiki ujemnej (L=1, H=0) realizuje funkcję AND.
- Analogicznie zgodnie zasadą dualności bramki NOR i NAND

| Poziomy<br>Napięć<br>bramki<br>AND | Wartości<br>Logiczne<br>LOGIKA<br>DODATNIA             | Wartości<br>Logiczne<br>LOGIKA<br>UJEMNA                      |
|------------------------------------|--------------------------------------------------------|---------------------------------------------------------------|
| АВҮ                                | АВҮ                                                    | АВҮ                                                           |
| H H H<br>H L L<br>L H L<br>L L L   | 111<br>100<br>010<br>000<br>Logicznie<br>BRAMKA<br>AND | 0 0 0<br>0 1 1<br>1 0 1<br>1 1 1<br>Logicznie<br>BRAMKA<br>OR |

# Multipleksery

- Służą do wyboru i przesłania na wyjście sygnału z jednego z N wejść informacyjnych.
- Wejścia adresowe określają przekazywany na wyjście sygnał (A liczba wejść adresowych).
- Wejście "enable" służy do uaktywnienia/zablokowania wyjścia multipleksera.
- Liczba wejść informacyjnych N związana jest z liczbą wejść adresowych zależnością A N=2<sup>A</sup>
- FUNKCJA REALIZOWANA PRZEZ MULTIPLEKSER:

$$y=e\sum_{k=0...N-1} P_k(Adr) * d_k$$

• Gdzie  $P_k(Adr)$  oznacza pełny iloczyn zmiennych adresowych  $a_{n-1}, ..., a_0$  prostych lub zanegowanych zgodnie z reprezentacją liczby k – dla k=1 i A=2  $P_1(Adr) = a_1'a_0$ 

# Multiplekser



y=e 
$$\sum_{k=0...3} P_k(Adr) * d_k$$
  
y=e  $(a_1'a_0' d_0 + a_1'a_0 d_1 + a_1a_0' d_2 + a_1a_0 d_3)$ 

#### Multiplekser w syntezie funkcji logicznych

| d0 | <b>d1</b> | d2 | у |
|----|-----------|----|---|
| 0  | 0         | 0  | 0 |
| 0  | 0         | 1  | 0 |
| 0  | 1         | 0  | 1 |
| 0  | 1         | 1  | 1 |
| 1  | 0         | 0  | 0 |
| 1  | 0         | 1  | 1 |
| 1  | 1         | 0  | 1 |
| 1  | 1         | 1  | 0 |



Multiplekser z A wejściami adresowymi,

Realizacja funkcji 3 wejść za pomocą multipleksera 2 wejściowego, podanie na wejście: jednego sygnału: 0, 1, trzeciego wejścia prostego lub zanegowanego.

## Multiplekser w syntezie funkcji logicznych

| d0 | <b>d1</b> | d2 | У |
|----|-----------|----|---|
| 0  | 0         | 0  | 0 |
| 0  | 0         | 1  | 0 |
| 0  | 1         | 0  | 1 |
| 0  | 1         | 1  | 1 |
| 1  | 0         | 0  | 0 |
| 1  | 0         | 1  | 1 |
| 1  | 1         | 0  | 1 |
| 1  | 1         | 1  | 0 |



Realizacja możliwa - liczba mintermów = 4 jest wielokrotnością 2<sup>N-A-1</sup> = 2 <sup>3-1-1</sup> = 2

# Multiplekser jako dekoder adresu



Określenie adresu urządzenia poprzez podłączenie poziomu aktywnego na wejście multipleksera odpowiadające adresowi urządzenia, pozostałe wejścia nieaktywne.

Jeśli aktywny poziom wyboru układu jest niski to dla adresu urządzenie równego 2 należy na wejścia podać sygnały jak na rysunku. Adres =2 powoduje pojawienie się na wyjściu 0.

# Demultipleksery

- Pozwalają na wybór wyjścia i przesłanie na nie sygnału z wejścia
- Numer wyjścia jest określany przez stan wejść adresowych
- Możliwe zastosowanie jako dekodery z naturalnego kodu binarnego na kod "1 z N"

# Demultiplekser, dekoder



# Synteza funkcji logicznych w oparciu o dekoder



# d0 d1 a2 a3 d15 a0 a1

# Łączenie multiplekserów

Multiplekser 1 z 16
 zbudowany jako dwu poziomowa struktura
 5 multiplekserów 1 z 4

# Łączenie dekoderów



- Dekoder 3/8zbudowany z dwóch dekoderów 2/4,
- E wejście zezwalające na wybór wyjścia

# Multiplekser i demultiplekser grupowy



# Sumator jednobitowy

Sumator jednobitowy pełny



### Sumator

#### z przeniesieniem szeregowym



Czas działania układu o takiej strukturze jest sumą czasów działania układów składowych ze względu na sekwencyjną propagację przeniesienia - 2 poziomy bramkowania na jeden bit.

## Sumator z przeniesieniami równoległymi

- G<sub>i</sub> Warunek generacji przeniesienia gdy 2 sumowane bity są "1"
- P<sub>i</sub> Warunek propagacji przeniesienia gdy jeden sumowany bit jest "1"
- Jeżeli G<sub>i</sub> =1 to P<sub>i</sub> =0
- $G_i = A_i B_i$   $P_i = A_i \oplus B_i$
- $C_{i+1} = G_i + P_i C_i$
- $Y_i = C_i \oplus P_i$
- $c_1 = g_1 + p_1 c_0$
- $c_2=g_2+p_2c_1=g_2+p_2(g_1+p_1c_0)=g_2+p_2g_1+p_2p_1c_0$
- $c_3 = g_3 + p_3 c_2 = g_3 + p_3 (g_2 + p_2 g_1 + p_2 p_1 c_0) = g_3 + p_3 g_2 + p_3 p_2 g_1 + p_3 p_2 p_1 c_0$

Dla wyznaczenia przeniesienia c<sub>i</sub> brak konieczności znajomości wyniku z pozycji wcześniejszej c<sub>i-1</sub> – możliwość równoległej dla wszystkich pozycji sumatora generacji przeniesień jako sumy iloczynów sygnałów dostępnych na starcie przetwarzania.

Wykorzystanie powyższych równań pozwala na uzyskanie wyniku – sumy na 4 bitach po przejściu 4 poziomów bramkowania – wyznaczenie G,P 1 poziom, wyznaczenie C - 2 poziomy, wyznaczenie wyniku jeden poziom bramkowania.

## Sumator z przeniesieniami równoległymi



### Sumator z przeniesieniami równoległymi

Problemem jest: duża liczba wejść bloku wyznaczającego przeniesienie wejściowe dla starszych bitów.

Rozwiązaniem problemu jest: przetwarzanie grup bitów i wykorzystanie do otrzymania przeniesienia z bieżącej grupy sygnału przeniesienia wyznaczonego dla młodszej grupy.

Rozważmy sumator 16 bitowy - 4 grupy po 4 bity:

- Warunek generacji grupy 4 bitów G=G<sub>4</sub>+G<sub>3</sub>P<sub>4</sub>+G<sub>2</sub>P<sub>4</sub>P<sub>3</sub>+G<sub>1</sub>P<sub>4</sub>P<sub>3</sub>P<sub>2</sub>
- Warunek propagacji grupy P=P<sub>4</sub>P<sub>3</sub>P<sub>2</sub>P<sub>1</sub>
- Przeniesienie z grupy  $C_g = G + P C_{g-1}$  (grupowy generator przeniesienia)
- Czasy: t<sub>p</sub> przejścia jednego poziomu bramkowania
- 1. Generacja sygnałów G i P (dla grup) jest realizowana równolegle dla każdej z grup 3  $\rm t_{\rm p}$
- 2. Wyznaczenie sygnału przeniesienia grupy +2 t<sub>p</sub> (na grupę) (grupowy generator przeniesienia)
- 3. Powtórzenie kroku 2 dla kolejnych 3 grup
- Czas propagacji: dla 16 bitów mamy zatem  $3t_p + 4*2t_p = 11 t_p$  zamiast 16 kroków (po 2 poziomy bram.) 32  $t_p$  przetwarzania sumatora z przeniesieniem szeregowym.

# Grupowy sumator z przeniesieniami równoległymi



 Blok ∑ sprowadza się do bramek EXOR, a generatory przeniesień pracują wg podanych wcześniej wzorów funkcji.

# Sumator ze sterowanym przeniesieniem wyborem wyniku



UK w zależności od c<sub>5</sub> określa skąd pochodzi przeniesienie

#### Podział sumatorów

- Równoległe:
  - Z przeniesieniem szeregowym
  - Z przeniesieniem równoległym
- Szeregowe (układy sekwencyjne)
  - Zwykłe
  - Akumulujące
- Szeregowo-równoległe

# Odejmowanie

- Równanie poniższe przedstawia działanie układu sumatora lub substraktera w zależności od wartości zmiennej c. Działania realizowane na wartościach w kodzie U2.
- Y= A+ (B⊕c)+c

gdzie ⊕oznacza sumę modulo wektora A i skalara c

- Dla c=0 realizowane jest dodawanie.
- Dla c=1 Y= A +B' + 1 gdzie B' + 1 oznacza liczbę "-B" w kodzie U2.
- Zasada działania: układ dodający, w przypadku odejmowania dodaje liczbę przeciwną do odjemnika.

# Układ sumatora/substraktera



Nadmiar pojawia się gdy wejście i wyjście przeniesienia na najstarszym bicie są różne.

# Algorytm mnożenia

|                |                 |                               |                               | a <sub>3</sub>                | a <sub>2</sub>                | a <sub>1</sub>  | $a_0$     |
|----------------|-----------------|-------------------------------|-------------------------------|-------------------------------|-------------------------------|-----------------|-----------|
|                |                 |                               | X                             | b <sub>3</sub>                | b <sub>2</sub>                | $b_1$           | $b_0$     |
|                |                 |                               |                               | $a_3 b_0$                     | $a_2 b_0$                     | $a_1 b_0$       | $a_0 b_0$ |
|                |                 | +                             | $a_3 b_1$                     | a <sub>2</sub> b <sub>1</sub> | $a_1 b_1$                     | $a_0 b_1$       |           |
|                |                 |                               | $a_3 b_1$                     | S <sub>31</sub>               | S <sub>21</sub>               | S <sub>11</sub> |           |
|                |                 |                               | c <sub>31</sub>               | C <sub>21</sub>               | C <sub>11</sub>               |                 |           |
|                | +               | a <sub>3</sub> b <sub>2</sub> | a <sub>2</sub> b <sub>2</sub> | a <sub>1</sub> b <sub>2</sub> | a <sub>0</sub> b <sub>2</sub> |                 |           |
|                |                 | $a_3 b_2$                     | S <sub>42</sub>               | S <sub>32</sub>               | S <sub>22</sub>               |                 |           |
|                |                 | C <sub>42</sub>               | c <sub>32</sub>               | C <sub>22</sub>               |                               |                 |           |
| +              | $a_3 b_3$       | $a_2 b_3$                     | $a_1 b_3$                     | $a_0 b_3$                     |                               |                 |           |
|                | $a_3 b_3$       | S <sub>53</sub>               | S <sub>43</sub>               | S <sub>33</sub>               |                               |                 |           |
| +              | c <sub>53</sub> | C <sub>43</sub>               | c <sub>33</sub>               |                               |                               |                 |           |
| s <sub>7</sub> | s <sub>6</sub>  | <b>s</b> <sub>5</sub>         | S <sub>4</sub>                | S <sub>3</sub>                | s <sub>2</sub>                | S <sub>1</sub>  | $s_0$     |

# Algorytm mnożenia

|                |                               |                               |                               | $a_3$           | a <sub>2</sub>  | $a_1$           | $a_0$                         |
|----------------|-------------------------------|-------------------------------|-------------------------------|-----------------|-----------------|-----------------|-------------------------------|
|                |                               |                               | X                             | b <sub>3</sub>  | b <sub>2</sub>  | b <sub>1</sub>  | $b_0$                         |
|                |                               |                               |                               | $a_3 b_0$       | $a_2 b_0$       | $a_1 b_0$       | a <sub>0</sub> b <sub>0</sub> |
|                |                               | +                             | a <sub>3</sub> b <sub>1</sub> | $a_2 b_1$       | $a_1 b_1$       | $a_0 b_1$       |                               |
|                |                               |                               | $a_3 b_1$                     | s <sub>31</sub> | s <sub>21</sub> | S <sub>11</sub> |                               |
|                |                               |                               | c <sub>31</sub>               | C <sub>21</sub> | c <sub>11</sub> |                 |                               |
|                | +                             | a <sub>3</sub> b <sub>2</sub> | $a_2 b_2$                     | $a_1 b_2$       | $a_0 b_2$       |                 |                               |
|                |                               | $a_3 b_2$                     | S <sub>42</sub>               | s <sub>32</sub> | s <sub>22</sub> |                 |                               |
|                |                               | C <sub>42</sub>               | c <sub>32</sub>               | C <sub>22</sub> |                 |                 |                               |
| +              | a <sub>3</sub> b <sub>3</sub> | $a_2 b_3$                     | $a_1 b_3$                     | $a_0 b_3$       |                 |                 |                               |
|                | a <sub>3</sub> b <sub>3</sub> | S <sub>53</sub>               | S <sub>43</sub>               | S <sub>33</sub> |                 |                 |                               |
| +              | C <sub>53</sub>               | C <sub>43</sub>               | c <sub>33</sub>               |                 |                 |                 |                               |
| s <sub>7</sub> | s <sub>6</sub>                | <b>S</b> <sub>5</sub>         | S <sub>4</sub>                | s <sub>3</sub>  | s <sub>2</sub>  | s <sub>1</sub>  | s <sub>0</sub>                |

| Iloczyn czynnika i najmłodszego bitu T <sub>PAND</sub> |
|--------------------------------------------------------|
| Iloczyn czynnika i 2 bitu                              |
| Wynik częściowy (bez przeniesienia) +T <sub>PSUM</sub> |
| Przeniesienie                                          |
| Iloczyn czynnika i 3 bitu                              |
| Wynik częściowy (bez przeniesienia) +T <sub>PSUM</sub> |
| Przeniesienie                                          |
| Iloczyn czynnika i 4 bitu                              |
| Wynik częściowy (bez przeniesienia) +T <sub>PSUM</sub> |
| SUMAWANIE Przeniesienia Z PROPAGACJĄ                   |
| Wynik ostateczny + 3T <sub>PSUM</sub>                  |

Dla liczby 4 bitowej 4 etapy sumowania, 3 etapy sumowania na 3 bitach bez propagacji przeniesienia, przeniesienie dodawane jako składnik sumy kolejnego etapu, 4 etap – sumowanie przeniesienia z jego propagacją. Czas wyznaczania iloczynu T<sub>PAND</sub> + 6 \*T<sub>PSUM</sub>



 $T_{p\_sp}$  – propagacja sumatora pełnego  $T_{p\_b}$  – propagacja bramki Czas propagacji układu jest równy  $T_{p\_b}$  +6\*  $T_{p\_sp}$ 

# Komparator



Porównywanie liczb binarnych dodatnich  $a_3a_2a_1a_0i$   $b_3b_2b_1b_0$ 

Bramka exnor – równoważności Znajdź błąd na schemacie

# Komparatory szeregowe

• W ramach układów sekwencyjnych