

# دانشگاه تهران دانشکدهی برق و کامپیوتر معماری کامپیوتر، بهار ۹۲ تمرین کامپیوتری ۲ پیاده سازی پردازنده تکمرحلهای

تاریخ بارگذاری: ۹۱/۱۲/۱۵

#### مقدمه

در این تمرین کامپیوتری باید پردازنده ی UTS92 که معماری شبیه پردازنده ی ARM دارد را پیاده سازی کنید. در این پردازنده همه ی در این تمرین کامپیوتری باید پردازنده ی UTS92 که شرط مشخص شده در دستور با حالت کنونی پردازنده یکسان بود دستور اجرا می- شود و در غیر این صورت دستور اجرا نمی شود. این قابلیت باعث بالا بردن چگالی کد $^{\prime}$ ، کم کردن تعداد دستورات یک برنامه و درنتیجه بهره وری $^{7}$  بیشتر پردازنده می شود.

در زیر مشخصات UTS92 توضیح داده شده است.

## **Registers:**

- PC که مشخص می کند UTS92 در کجای حافظه ی دستورات قرار دارد.
  - ۱۶ رجیستر ۳۲ بیتی همه منظوره ٔ (RO همیشه صفر است)
- رجیستر ۳۲ بیتی مربوط به حالت  $^{0}$  پردازنده (شکل ۱)(در این تمرین تنها نیاز به بیتهای ۲۸ تا ۳۱ داریم.) که با استفاده از خروجی واحد پردازشی مقدار می گیرد.



شكل1: رجيستر حالت

<sup>2</sup> Performance

<sup>&</sup>lt;sup>1</sup> Code Density

<sup>&</sup>lt;sup>3</sup> Program Counter

<sup>&</sup>lt;sup>4</sup> General Purpose Registers(GPR)

<sup>&</sup>lt;sup>5</sup> Statues Register

### **Hard Resetting:**

UTS92 ورودی ریست دارد که اگر به اندازهی یک سیکل ساعت ۱باشد محتوای PC و CPSR صفر می شود. در هنگام ریست باید حافظههای پردازنده را با محتوای دو فایل "data.dat" و "inst.dat" با استفاده از دستورات ورودی خروجی وریلاگ ٔ پر کنید(readmemb').

#### **Instruction set:**

همان طور که در مقدمه گفته شد، تمام دستورات UTS92 به صورت شرطی اجرا می شوند و بر اساس اینکه پـرچم ٔ هـای C ،N ،Z و V چـه مقداری دارند پردازنده تصمیم می گیرد که دستور جاری اجرا شود یا خیر. در این تمرین فرض می شود (با توجـه بـه شـکل ۲) Condition (۲ تنها "0000"، "1100" و "1101" می باشد. (AL ،GT ،EQ)



شکل2 : Condition Field در فریم دستورات UTS92

UTS92 سه نوع دستور را پشتیبانی می کند که عبارتاند از: دستورات پردازش داده ٔ انتقال داده ٔ و پرش. در ادامه فرمت این دستورات و نحوه ی اجرای آنها توضیح داده شده است.

۱- دستورات یردازش داده

دستورات پردازش داده مربوط به UTS92 را در شکل(۳) ملاحظه می کنید. شما باید تمام دستوراتی که در شکل(۳) آمده است را با همان -Op ها پیادهسازی کنید.

<sup>&</sup>lt;sup>6</sup> Verilog IO tasks

<sup>&</sup>lt;sup>7</sup> \$readmemb("<file\_name>", <memory\_name>")

β Flaσ

<sup>&</sup>lt;sup>9</sup> Data processing instruction

<sup>&</sup>lt;sup>10</sup> Data transfer instruction

در صورتی که بیت ۲۰ام در فریم مربوط به دستورات پردازش داده ۱ باشد با اجرای این دستورات رجیستر حالت(شکل ۱) تغییر میکند. ولی در صورتی که این بیت ۰ باشد با اجرای آن دستور رجیستر حالت تغییر نمیکند. در زیر نحوه ی تغییر رجیستر حالت با اجرای دستورات پردازش داده توضیح داده شده است:

پرچم Z: هنگامی ۱ میشود که خروجی ALU صفر شود.

پرچم N: هنگامی ۱ میشود که نتیجهی دستورات پردازش داده منفی باشد.

پرچم ۷: این پرچم تنها با دستوراتSUB,RSB,ADD,ADC تغییر می کند و در صورتی ۱ می شود که نتیجه ی عملیات دچار overflow شود. پرچم C: این پرچم با خروجی سرریز ۱ ALU تغییر می کند.



شكل3: فرمت دستورات پردازش داده در UTS92

-

<sup>&</sup>lt;sup>11</sup> Carry

#### ۲- دستورات انتقال داده

در شکل(۴) فرمت دستورات انتقال داده <sup>۱۲</sup> نشان داده شده است. این دستورات برای خواندن *ا*ز نوشتن *ادر* حافظه استفاده می شوند. آدرس حافظه ی مورد نظر با اضافه کردن مقداری به یک رجیستر پایه ۱۳ محاسبه می شود. در این تمرین فرض کنید بیتهای ۲۱، ۲۲، ۲۳، ۲۳ و ۲۵ که مربوط به W, B, U, P, I در فریم شکل(۴) می باشد همیشه دارای مقادیر زیر هستند:

W='0', B='0', U='1', P='1', I='0' میباشد؛ به این معنی که آدرس برابر با مجموع offset و Pre Index mode با توجه به اینکه 'P='1' پس نحوهی محاسبهی آدرس Pre Index mode میباشد.



شكل4: فرمت دستورات انتقال داده در UTS92

\_

<sup>&</sup>lt;sup>12</sup> Data transfer instruction

<sup>&</sup>lt;sup>13</sup> Base register



شکل ۵: فرمت دستورات پرش در UTS92

دستورات پرش دارای یک آفست علامتدار ۲۴ بیتی میباشند. این آفست در هنگام اجرای دستور پرش به اندازهی دو بیت به سمت چپ شیفت میخورد، sign extend میشود و با PC جمع میگردد. دستور Branch with Link مقدار PC پیشین را در R14 ذخیره میکند.

### **Memory Structure:**

UTS92 دارای دو حافظهی مجزا برای داده و دستور میباشد.

Instructions memory: 1K words instruction memory

Data memory: 8K words main memory

حافظه ها در UTS92 به صورت کلمه ای آدرسپذیر  $^{16}$  هستند(یک کلمه  $^{16}$  برابر ۳۲ بیت میباشد). همان طور که قبلا گفته شد هر دو حافظه باید در reset با استفاده از فایل پرشوند. UTS92 تنها به صورت big-endian می تواند آدرسپذیر باشد (شکل  $^{9}$ ). برای اطلاعـات بیشــتر مربوط به endianness مربوط به  $\frac{\text{http://en.wikipedia.org/wiki/Endianness}}{\text{otherwise}}$ 



شكل6: حالت آدرسدهي big-endian

-

<sup>&</sup>lt;sup>14</sup> Word addressable

<sup>15</sup> Word

### **Testing:**

نمرهی نهایی شما بر اساس این قسمت محاسبه می شود. بعد از پیاده سازی UTS92، شما باید آن را درستی یابی <sup>۱۲</sup> کنید. برنامه ای بنویسید که مقادیر داخل حافظه ی داده را مرتب می کند (شکل ۷) و پردازنده را با آن تست کنید. دقت کنید که نوشتن این برنامه نمره ی جداگانه دارد. دستورات دیگر که در برنامه ی مرتب سازی استفاده نشده اند را نیز با نوشتن تست بنچ مناسب درستی یابی کنید. تمام تست بنچهای خود به همراه توضیح مختصری که هر خط تست چه کاری انجام می دهد را همراه دیگر فایل ها آپلود کنید.

```
1 Sort:
2 If(Mem[0]<0) then
3    Sort Mem[2] to Mem[Mem[1]] in descending order.
4 Else if(Mem >0) then
5    Sort Mem[2] to Mem[Mem[1]] in ascending order.
6 Else
7    Do nothing
```

شكل7: شبه كد برنامه مرتب سازى

#### **Notes:**

- لطفا سوالات خود را در فروم درس بیرسید.
- این تمرین را می توانید در قالب گروههای حداکثر ۲ نفری انجام دهید.
- در هنگام تحویل حضوری مسیر داده و کنترلر خود را بر روی کاغذ همراه بیاورید. همچنین سعی کنید بر روی طرح خود مسلط باشید تا زحمتهایی که کشیدهاید به نمره تبدیل شود!
- برای اطلاعات بیشتر به فایل "ARM Processor Instruction Set" که همراه با تمرین در سایت درس آپلود شده است مراجعه کنید.

### **References:**

- [1] "ARM Processor Instruction Set," ARM7500FE Data Sheet, Preliminary
- [2] ARM Ltd., "ARM Information Center," Copyright 2012
- [3] http://en.wikipedia.org/wiki/Endianness

موفق باشيد

<sup>&</sup>lt;sup>16</sup> Verify