

# Universidade Federal do Rio Grande do Norte Centro de Tecnologia - CT Departamento de Engenharia Elétrica

# Relatório Técnico: Contador inteligente

ELE2715 - Grupo 03 - Implementação - Problema 03

Alysson Ferreira da Silva Isaac de Lyra Junior Lucas Batista da Fonseca Vinicius Souza Fonsêca Wesley Brito da Silva

## **RESUMO**

O presente relatório tem como objetivo descrever o projeto e implementação de um contador inteligente. O contador proposto pela disciplina, mostrará algumas funções pertinentes às lógicas sequenciais como: contagem crescente e decrescente através da função up/down; faixas de valores controlados pela entrada de máximos e mínimos (max/min); passo de andamento de contagem através da função *step*, função clear (clr) ajustada para contar entre 0 a 999 com passo 1. Para a elaboração da lógica do contador foram utilizados flips flops D e alguns multiplexadores que auxiliam no tratamento dos valores de entradas e de saídas. Também foram utilizados comparadores de magnitudes para ver a relação dos bits da contagem com os bits desejados como limites máximos e mínimos. A utilização de alguns registradores (utilizando flip flops D) para o armazenamento dos valores max/min e dos *steps*, onde este último é, posteriormente, somado ou subtraído para que a contagem ocorra de forma progressiva ou regressiva.

**Palavras-chaves**: Circuito Digital; Registradores; Comparador de Magnitude; Contador Inteligente; Lógicas Sequenciais; Flip-Flop D; Somador Completo; Subtrator Completo.

# **SUMÁRIO**

| 1 INTRODUÇÃO                    | 4  |
|---------------------------------|----|
| 2 DESENVOLVIMENTO               | 5  |
| Figura 1 - Contador inteligente | 5  |
| 2.1 Flip Flop                   | 6  |
| 2.2 Função UP/DW                | 7  |
| 2.3 Função STEP                 | 7  |
| 2.4 Função MAX/MIN              | 7  |
| 2.5 Função CLR                  | 8  |
| 2.6 Função Load em Conjunto     | 9  |
| 2.X Correções do Projeto        | 9  |
| 3 RESULTADOS                    | 10 |
| 3.1 Flip Flop                   | 10 |
| 3.2 Função UP/DW                | 12 |
| 3.3 Função STEP                 | 13 |
| 3.4 Função MAX/MIN              | 16 |
| 3.5 Função CLR                  | 18 |
| 3.6 Função Load em conjunto     | 19 |
| 4 CONCLUSÃO                     | 21 |
| REFERÊNCIAS                     | 22 |
| ANEXOS                          | 23 |
| ANEXO A - RELATÓRIO SEMANAL     | 24 |
| A.1 Equipe                      | 24 |
| A.2 Defina o problema           | 24 |
| A.3 Registro do brainstorming   | 24 |
| A.4 Pontos-chaves               | 25 |
| A.5 Questões de pesquisa        | 25 |
| A.6 Planejamento da pesquisa    | 26 |
| ANEXO B - Código em VHDL        | 27 |
| ANEXO C - Esquemáticos          | 56 |

# 1 INTRODUÇÃO

Até o presente momento, acompanhamos as lógicas implementadas em um circuito combinacional, cuja saída pode-se entender como uma função que depende diretamente das entradas desses circuitos. Por não poderem efetivar o armazenamento de bits, os circuitos combinacionais tornam-se limitados em determinados momentos, sendo assim, sugerimos como proposta de melhoria para determinados casos, o circuito sequencial, no qual as saídas dependem não somente das entradas atuais, mas também do seu estado atual, que é o conjunto de todos os bits armazenados no circuito.

Além disso, vale salientar que também deve-se levar em consideração o estado de condição futura, dessa forma, é possível prever as possibilidades que um circuito sequencial poderá descrever, auxiliando assim seu desenvolvimento dentro da função esperada. Dessa maneira, para resolver a referida problemática, serão utilizadas algumas técnicas provenientes da lógica sequencial, adaptando as ferramentas utilizadas da melhor maneira.

#### 2 DESENVOLVIMENTO

O contador inteligente proposto na tarefa terá algumas particularidades que deverão fazer parte do seu desenvolvimento. Primeiramente tem-se 3 entradas: A2, A1 e A0, cada uma contendo 4 bits, para informar valores externos definidos pelo usuário. Além disso, tem-se Q2, Q1 e Q0 como saídas que contém 4 bits cada, representando o valor da contagem em BCD. O contador terá algumas funções que deverão ser implementadas. A função up/dw, realizará a ação de incrementar ou decrementar, neste caso em específico, quando esta função estiver em nível lógico alto o contador estará no modo crescente e quando a função estiver em nível lógico baixo o contador estará no modo decrescente. A função step determinará qual será o passo que o contador incrementa ou decrementa, esse passo será definido pelo usuário através da entrada A0 de 4 bits (essa função funcionará em conjunto com a função load). A função mx/mi definirá qual a faixa de valores que o contador vai operar, sendo esses valores definidos pelo usuário através das entradas A2, A1 e A0, e essa função também funcionará em conjunto com a função load. Para que seja implementada a função mx/mi, é necessário utilizar a lógica de um comparador de magnitude, o qual irá comparar o valor atual do contador com o valor definido do limite (máximo para crescente e mínimo para decrescente). A função clr quando estiver em nível lógico alto, o contador será ajustado para contar de 0 a 999 com passo de 1. Teremos uma saída visual que será representada por um LED que acenderá quando o contador atingir os valores máximos ou mínimos definidos. A função load propriamente dita, será responsável por carregar/definir a característica do contador quando em conjunto com determinada função supracitada. A Figura 1 apresenta o layout desenvolvido do contador inteligente.

Figura 1 - Contador inteligente

Fonte: Disponibilizado pelo orientador.

Para a solução da problemática é sugerido trabalhar por blocos, ou seja, pensar em cada função separadamente e fazer a junção desses blocos observando as condições estabelecidas. Dessa forma, o primeiro passo foi entender a lógica por trás de um contador e seus componentes primitivos.

#### 2.1 Flip Flop

De acordo com VAHID, para construir um circuito sequencial, precisa-se de um bloco construtivo que capacite a armazenar um bit, sendo assim, o bloco ligado a essa característica são os flip flops, cada bloco é responsável pelo "manuseio" de um bit. O conjunto de flip flops será a base para o contador em questão, com isso, para a montagem dessa base é sugerido o uso de 10 flip flops do tipo D ligados em cascata.

O flip-flop D ou mais conhecido como flip-flop "data", é um circuito lógico onde apresenta função de armazenar dados de apenas um bit, em conjunto desse bloco de circuito, é possível construir circuitos mais complexos no qual pode armazenar mais dados de bits, como por exemplo os registradores. Onde o valor de entrada "D" é armazenado através da variação do clock, portanto se o nível lógico do clock estiver alto ocorre o armazenamento do bit no bloco, dependendo do valor de entrada a saída Q do circuito é monitorada, sendo que no primeiro ciclo se a entrada D=1 a saída do flip-flop será nível lógico alto no Q e se no próximo ciclo do clock o D=0 a saída será representada por Q/.

D1\_BAR Q
D1\_BAR Q
D2\_BAR C S
DFF Q
D R

Figura 2 - Circuito lógico interno do flip-flop tipo D

Fonte: StackExchange

Na Figura 2 observa-se o esquemático do flip flop D, onde R e S recebem os termos de set e reset. Um ponto importante na configuração D é o caso de entradas com valores iguais, ou seja, sendo R=S=0, quando ativado o clock a saída não se modifica, contudo, quando R=S=1, temos um comportamento não permitido, pois as saídas serão Q e Q/ iguais a 1.

#### 2.2 Função UP/DW

Com a base do contador já definida, pode-se então desenvolver as funções que são pedidas na situação-problema. Sendo assim, começaremos pela função up/dw. Essa função tem como objetivo fazer com que o contador se torne progressivo quando sua entrada estiver em nível lógico alto, em contrapartida fará com que o contador se torne regressivo quando seu sinal estiver em nível lógico baixo, dessa maneira, obtém-se como solução para a problemática, a disposição de como o clock vai para o próximo flip-flop.

Na Figura 3, no qual observa-se 3 flip-flops em cascata, pode-se perceber que a saída Q será a referência de clock para os próximos flip-flops, dessa forma tem-se uma contagem progressiva. Em contrapartida quando há a inversão dessa referência, ou seja, quando é enviado o Q para os clocks dos próximos flip-flops, o contador funciona de forma regressiva.

Sendo assim, é sugerido a utilização de um multiplexador 2x1 em cada saída dos flip flops, possibilitando a seleção do tipo de sinal que será enviado para o flip-flop seguinte. Ou seja, será selecionado 0 ou 1 e em seguida será direcionado ao clock do próximo flip-flop o sinal remetido para cada função.

#### 2.3 Função STEP

Essa função tem como objetivo determinar o passo que o contador deve seguir de acordo com a entrada A0 de 4 bits. Por exemplo: se escolhermos a combinação de 4 bits em 00112 = 310 e se o contador estiver trabalhando de forma crescente de 0 a 10, a sequência mostrada no display de 7 segmento será de 0, 3, 6, 9, começando novamente do zero até que o usuário mude o passo ou de função. A solução sugerida para implementar essa função foi a utilização da função soma e subtração.

#### 2.4 Função MAX/MIN

Essa função delimita a faixa de operação em que o contador irá trabalhar, para isso será usado as entradas A2, A1, e A0 onde serão definidos tais valores. Para a definição de valores em um contador deve-se levar em consideração alguns fatores. Para esse contador em

específico numa condição de trabalho crescente, o contador segue de 0 a 999 e numa condição decrescente, de 999 a 0. O primeiro ponto é que para termos esse valor em numeração binária, precisamos de 10 bits, como mencionado inicialmente. Porém, teremos uma contagem de 0 a 1023, pois 2<sup>10</sup>= 1024, o que nos daria um gap indesejado e que precisaria ser tratado. Para que essa contagem excedente não ocorra, a solução pensada, foi o desenvolvimento de um comparador de magnitude de 10 bits, esse comparador receberia os 10 bits da contagem em tempo real e a compararia bit a bit com o valor definido através das entradas de A2, A1, A0, registradas no registrador de maximo e minimo. Assim, dependendo da função escolhida Up ou Down, o comparador de magnitude de 10 bits, mandaria um sinal para as entradas de set e para as entradas de reset.

Para as entradas de set e reset dos flip flops, vale salientar que elas têm o seguinte funcionamento: quando a função set estiver em nível lógico alto, a saída Q recebe o valor 1, neste caso como se estivéssemos "setando" a saída em 1. Da mesma forma para a função reset, porém, de lógica invertida, quando o sinal em reset for nível lógico alto, a saída Q receberá o valor de 0, como se estivéssemos "resetando" essa saída. Para o funcionamento, foi pensado em atribuir um multiplexador 2x1 em cada entrada set e reset de cada flip flop, que serão controlados pelo sinal que o comparador de magnitude enviar. A ideia é que o comparador envie dois sinais, um sinal que indique quando o valor escolhido for mínimo e outro sinal quando o valor escolhido for máximo. Dessa forma, para os multiplexadores que entram na entrada set teremos dois valores a serem "setados". Na entrada A do multiplexador teremos o valor 0 e na entrada B teremos o valor relacionado à formação do número 11100111112 que é 99910 invertido, em binário. Dessa forma, quando a contagem estiver regredindo e chegar ao valor mínimo, o sinal de magnitude relativo acionará os multiplicadores, fazendo os flip flops "setarem" o número 999 novamente. Da mesma forma para a entrada reset que receberá os valores relacionados quando a contagem chegar ao valor definido, e retornar para a posição inicial.

#### 2.5 Função CLR

A função CLR tem como objetivo, fazer com que o contador seja ajustado para contar de 0 a 999 com o passo de 1, para que isso aconteça foi sugerido a inserção de multiplexadores, que quando acionado a função CLR, esses multiplexadores desabilitem as outras funções criadas, forçando assim a retirada de qualquer valor remanescente dessas funções. Outro ponto a ser salientado é que será necessário a inserção de multiplexadores que

forcem o valor 1110011111 na entrada do comparador de magnitude para que haja garantia de que 999 seja o valor máximo que o contador poderá acessar.

#### 2.6 Função Load em Conjunto

A função load será responsável por "carregar" valores definidos pelo usuário, essa função trabalhará em conjunto com algumas das funções acima, quando a função load for acionada e STEP também, o valor definido na entrada A0 deverá ser guardado para que quando for escolhida uma função qualquer, esse valor seja usado para compor a função escolhida, como por exemplo: podemos deixar a função up habilitada (forçando a contagem progressiva), habilitamos também a função max/min e através da entrada A0 escolhemos um faixa de valor entre as combinações desses 4 bits, por exemplo 1111, ou seja, igual a 15, quando habilitamos a função load, esse valor será guardado num circuito específico; desabilitamos a função load e habilitamos a função step e definimos o passo de 0011, ou seja, igual a 3, na saída teremos uma contagem progressiva entre 0 e 15 com passo de 3.

#### 2.X Correções do Projeto

Dentre as correções feitas no projeto, podemos citar a lógica do step, pois anteriormente foi projetado para ser necessário a utilização de um multiplicador que tinha como entradas o A0 armazenado no registrador e o número em binário do contador e saída o resultado da multiplicação entre esses dois números, dessa maneira havia um conflito com a função max/min quando o up/dw estava em nível lógico baixo, esse conflito ocorria pois o comparador de 10 bits faz a comparação entre o resultado da multiplicação e o limite inferior(podendo ser o definido pelo usuário ou o padrão  $0_2$ , quando o valor de saída do multiplicador era inferior ao limite do comparador o set é ativado e o contador recebe 999 $_2$ , como o multiplicador utiliza o número do contador, a multiplicação logo após a esse set seria então 999 $_2$  x step, caso o step não fosse  $1_2$  essa multiplicação geraria um loop, para corrigir esta inconsistência, trocamos o multiplicador por somadores e subtratores. Outra modificação foi feita no comparador, utilizamos 3 CI's comparadores de 4 bits para a construção do comparador de 10 bits.

#### **3 RESULTADOS**

Softwares utilizados para a implementação do projeto:

- Quartus Prime Lite Edition, versão: 20.1.1
- Proteus 8 Professional, versão: 8.9

A relação de componentes utilizados para a implementação do projeto se encontra na tabela 1.

Tabela 1 - Componentes utilizados

| OPERAÇÕES LÓGICAS                      | CI COMERCIAL UTILIZADO |
|----------------------------------------|------------------------|
| Decodificador Bin-BCD 16 bits          | Autoral                |
| Decodificador Para Display 7 Segmentos | 4511                   |
| Multiplexador 4 bits                   | 74157                  |
| AND[2]                                 | 7408                   |
| OR[2]                                  | 7432                   |
| OR[3]                                  | 74HC4075               |
| OR[4]                                  | 4072                   |
| NOT                                    | 7404                   |
| Flip Flop D                            | 4013                   |
| Comparador De 4 Bits                   | 74HC85                 |

Vale salientar que para a lógica da implementação no VHDL foi levado em consideração exatamente o mesmo circuito combinacional do Proteus. Desta forma, não é explicado como cada entidade foi elaborada, pois seria redundante.

#### 3.1 Flip Flop

Para a base do contador utilizaremos dez blocos de flip flops D ligados em sincronia, tendo então um total na saída de2<sup>10</sup>, ou seja, podendo gerar números decimais até 1023, essa

configuração é necessária pois precisaremos uma contagem até 999<sub>10</sub> que na base 2 ficaria, 11111001112.

U26:A

U26:B

U27:A

T2' O 3 CLK

CLOCK O 11 CLK

CLOCK O 12 T2"

4013

Figura 3 - Flip flops D em síncrono.

Fonte: Autor

Ŷ

 $R_2$ 

Ŷ

Na figura 3 observa-se um esquemático com três flip flops ligados no mesmo clock, vale salientar que a saída mais significativa se dá da direita para esquerda, assim temos T4" como a mais significativa. No caso como usamos os flip flops do tipo D, cada vez que o clock é mudado, há atualização do sinal na saída, por exemplo: no estado inicial D=1 representa as saídas Q=0 e Q/=0 antes do pulso do clock, teremos o bit 000. Quando se dá pulso do clock o valor de entrada, dessa forma temos T2"=1, T3"=0 e T4"=0, como o sentido de leitura é invertido temos na saída o bit 001. Observe que mesmo que a saída Q do flip flop que gera T2 seja igual a 1, não é o suficiente para que altere o estado do flip flop que gera T3', pois essa troca só dá no próximo impulso do clock pois a descida do clock não altera o valor da memória. Quando o segundo pulso do clock é dado, T3' recebe saída T2" = 1, nessa mudança de sinal de 1 para 0, o flip flop que gera T3 é recebido, dessa forma teremos as saídas T2"=0, T3"=1 e T4"=0, tendo o bit 010.

Figura 4 - Escrita do flip-flop do tipo D em VHDL

Fonte: Autores.

#### 3.2 Função UP/DW

A implementação do esquemático para esta função foi pensada utilizando circuitos somadores e subtratores. Para cada pulso no clock, o valor recebido pelo próximo flip-flop da cascata será o resultado da soma ou subtração do bit armazenado no flip-flop anterior com o passo definido pelo usuário, o fluxograma da cascata é apresentado na figura 4.

Figura 5 - Fluxograma da lógica da função UP/DOWN do contador



Fonte: Autores.

O resultado da implementação está na figura 6, onde os T''s representam o dado que irá ser mandado para o somador ou subtrator e os T's representam o resultado dessa soma ou subtração do bit armazenado no flip flop anterior com o *step* definido pelo usuário.

Стоск О 3 ССТК СТОСК О 11 ССТК СТОСК О 3 ССТК СТОСК О 3 ССТК СТОСК О 4013 Ф 4013 Ф 4013

Figura 6 - Implementação no software Proteus da ligação em cascata dos flip flops

Fonte: Autores.

O circuito combinacional da figura 6 representa a lógica de um multiplexador 2x1 e foi utilizada para selecionar se contador iria crescer ou decrescer, as entradas Q's são os resultados provenientes do somador e as entradas Q's são os resultados do subtrator, a chave seletora nesse caso é o *UP/DOWN*.

Figura 7 - Lógica para crescer ou decrescer da função UP/DOWN do contador



Fonte: Autores.

Figura 8 - Escrita da função UP/DOWN em VHDL.

```
entity FLIP10 is
                   t(set,reset,soma,sub: in bit_vector (9 downto 0);
up_down, clk: in bit;
TLL: out bit_vector(9 downto 0));
 end FLIP10:
 architecture logic of FLIP10 is
 END component;
component MUX21 is
  port(A, B, S: in bit;
      0: out bit);
end component;
signal TL,TLLs:bit_vector(9 downto 0);
begin
                                                              (sub(0),soma(0),up_down,TL(0))
(sub(1),soma(1),up_down,TL(1))
(sub(2),soma(2),up_down,TL(2))
(sub(3),soma(3),up_down,TL(3))
(sub(4),soma(4),up_down,TL(3))
mux1: MUX21 port map
mux2: MUX21 port map
mux3: MUX21
mux4: MUX21
                                    port
                                   port
                                                   map
mux5: MUX21 port
mux6: MUX21 port
mux7: MUX21 port
mux7: MUX21 port
mux8: MUX21 port
mux9: MUX21 port
                                                              (sub(5),soma(5),up_down,TL(5)
(sub(6),soma(6),up_down,TL(6)
(sub(7),soma(7),up_down,TL(7)
(sub(8),soma(8),up_down,TL(8)
(sub(9),soma(9),up_down,TL(8)
                                                   map
                                   port map
 mux10: MUX21 port map
 flip1: ffd port map
flip2: ffd port map
flip3: ffd port map
flip4: ffd port map
                                                            (clk,TL(0),set(0),reset(0),TLLs(0))
(clk,TL(1),set(1),reset(1),TLLs(1))
(clk,TL(2),set(2),reset(2),TLLs(2))
(clk,TL(3),set(3),reset(3),TLLs(3))
(clk,TL(4),set(4),reset(4),TLLs(4))
flips: IIG F
flip4: ffd port map (Clk,IL(4),set(4),reset(3),flls(5));
flip5: ffd port map (clk,TL(5),set(5),reset(5),TLLs(5));
flip6: ffd port map (clk,TL(5),set(6),reset(6),TLLs(6));
flip7: ffd port map (clk,TL(7),set(7),reset(7),TLLs(7));
flip8: ffd port map (clk,TL(7),set(7),reset(7),TLLs(7));
flip9: ffd port map (clk,TL(8),set(8),reset(8),TLLs(8));
flip10: ffd port map (clk,TL(9),set(9),reset(9),TLLs(9));
 end logic;
```

Fonte: Autores.

#### 3.3 Função STEP

Para ser possível a implementação da função step utilizamos 4 registradores de 1 bit para armazenar os 4 bits de A0 que será utilizado como *step* do contador, o registrador registra um bit se, e somente se, houver alteração no clock e a função *step* e *load* estiverem

em nível lógico alto. Vale ressaltar que na configuração de Flip-Flops tipo D com *preset* (P) e *clear* (C), as entradas para essas duas variáveis são negadas. Por causa disso, quando houver chamada do Flip-Flop será atribuído às variáveis P e C nível lógico alto, dessa maneira a entrada para os Flip-Flops será 0. Além disso, é importante lembrar que nestes Flip-Flops apenas a variável de clock está atuando de maneira síncrona, de modo que todos os outros estão atuando sobre o princípio assíncrono. Na figura 9 é demonstrado o circuito combinacional do registrador de 1 bit implementado no Proteus.



Figura 9 - Registrador de 1 bit

Fonte: Autores.

A escrita do registrador de 4 bits em VHDL se encontra na figura 10, foi necessário utilizar o recurso de port map para implementar 4 Flip-Flops tipo D como componentes dentro da entidade. Para poder guardar as variáveis de interação entre os comparadores foi necessário criar 3 sinais extras: load\_b0 (vetor de 4 bits), reg (vetor de 4 bits e load\_step. O sinal load\_b0 fica responsável pela lógica combinacional, isto é, para determinar qual será o valor da entrada D do flip-flop (bit a ser guardado). Já o sinal reg é o vetor de saída responsável pelo armazenamento de bits (saída dos registradores) que culmina na variável utilizada na atribuição de valores para a variável de saída da entidade.

Figura 10 - Escrita do registrador de 4 bits em VHDL

Fonte: Autores.

Os bits armazenados no registrador são utilizados como entrada nos 4 primeiros somadores do somador e subtrator de 10 bits do contador, na figura 9 é possível ver as entradas do somador e subtrator. Por exemplo: caso eu armazene  $0010_2 = 2_{10}$  no meu registrador ative up/dw, contador primeiro pulso receberá no  $0_2(contador) + 0010_2(step) = 0010_2 = 2_{10}$ segundo pulso receberá  $10_2(contador) + 0010_2(step) = 100_2 = 4_{10}e$  assim sucessivamente, o mesmo vale para o subtrator caso a up/dw esteja em nível lógico baixo.

Figura 11 - Primeiros somadores do somador e subtrator: (a) somador, (b) subtrator.



#### 3.4 Função MAX/MIN

Para implementar a lógica do comparador de magnitude, foi utilizado três comparadores 74HC85 em que cada um realiza a comparação de 4 bits da saída do flip-flop e o valor de máximo e mínimo determinado, dessa comparação fizemos uma lógica associando as saídas dos comparadores 74HC85 para determinar se os bits dos flip-flop's são maior, igual ou menor do que os limites. Essa lógica de comparação pode ser vista na figura a seguir.

Figura 12 - Comparador de Magnitude de bit a bit



Fonte: Autores.

Figura 13 - Lógica de comparação dos 3 comparadores



Fonte: Autores.

Note que os comparadores de magnitude de 4 bit (figura 13) possuem 8 valores de 1 bit que são os bits , T" e LIM. Resultado em 3 comparações: U, D e C, a figura 6 mostra como essas saídas foram tratadas para que no final tenha uma 3 saídas, T"=LIM, T">LIM e T"<LIM, em que denominamos Maior para T>LIM, A<B para T<LIM e Igual para T=LIM.

Os valores de LIM são obtidos através de multiplexadores de 2x1, primeiramente foi utilizado 10 mux 2x1 em que a chave seletora é UP/DW, esses mux definem o máximo e mínimo global, ou seja, se UP/DW estiver com valor 1 lógico, então o limite global é 999, e o inverso é 000.



Figura 14 - Comparador MX/MI

Fonte: Autores

Figura 15 - Comparador VHDL

Fonte: Autores

Segundamente foi realizado mais 10 mux que possui como chave seletora MI/MX, e as entradas são: limites global e os valores guardados no load do MI/MX. quando MI/MX estiver com valor lógico 1, o LIM vai receber o valor que está armazenado no load do MI/MX. Se o MI/MX estiver com valor 0 lógico, LIM vai receber o valor dos limites globais.

Após esses passos, é necessário definir os valores de SET e RESET dos flip-flop's para que a contagem inicie de 000 ou 999 e que eles devem resetar a contagem quando passar dos limites. Para realizar a lógica dos limites, foi utilizado 10 mux 2x1, tendo como chave seletora a saída de uma AND que verifica se a contagem é crescente e se o número passou do limite, e outros 10 mux 2x1 que tem como chave seletora a saída de outra porta AND que verifica se a contagem é decrescente e se o número é menor que o limite. Se a contagem for crescente e o número não é maior que o limite o set e reset dos flip-flop's recebem valor 0 lógico, quando o número passa do limite, é enviado um pulso de 1 lógico para os resets dos flip-flop's assim zerando a contagem. De forma similar, quando a contagem é decrescente e o número é maior que o limite, os sets e os resets recebem o lógico, entretanto quando o número de contador fica menor que o limite, set recebe um pulso de 1 lógico fazer que set 0,1,2,5,6,7,8,9 recebem 1 lógico e set3e4 recebam 0 lógico, e que os resets recebam os valor dos set negados.

Por fim a lógica para que o valor inicie em 999 quando a contagem seja decrescente é similar a lógica anteriormente explicitada, quando UP/DW for 0 set irá receber o valor 999 em binário e reset irá receber 999, dessa forma iniciando a contagem em 999. O código no VHDL para a função de máximo e mínimo está na figura 15.

Figura 16 - Máximo e Mínimo VHDL

```
entity MAX_MIN is
         port( reg: in bit_vector(9 downto 0);
        up_down, mxmi: in bit;
lim: out bit_vector (9
                                                                              downto 0));
end MAX_MIN;
architecture logic of MAX_MIN is
component MUX21 is
         port(A, B, S: in bit;
                 O: out bit);
end component;
signal lim_default: bit_vector(9 downto 0);
                                                                                          '1',up_down,lim_default(9));
                                                                              '0'
         mux1: MUX21 port map
                                                                              0,1
                                                                                               ',up_down,lim_default(8
        mux2:
                                             port
                                                             map
                          MUX21
                                                                              ·0·.·1
                                                                                               ',up_down,lim_default(
        mux3:
                          MUX21
                                              port
                                                             map
                                                                                                  ,up_down,lim_default(
        mux4:
                         MUX21
                                              port
                                                             map
                                                                               U , 1',up_down,lim_default(
                                                                              '0'
        mux5: MUX21
                                             port
                                                             map
                                                                             '0','0',up_down,lim_default(
'0','0',up_down,lim_default(
        mux6: MUX21
                                             port
                                                             map
        mux7: MUX21
                                             port
                                                             map
        mux8: MUX21 port map
                                                                                                  ,up_down,lim_default()
                                                                             '0','1',up_down,lim_default(2'0','1',up_down,lim_default(1
('0','1',up_down,lim_default(
        mux9: MUX21 port map (
                                                                                                     ,up_down,lim_default(0));
        mux10: MUX21 port map
                                                                          (lim_default(9),reg(9),mxmi,lim(9)
(lim_default(8),reg(8),mxmi,lim(8)
        mux1: MUX21 port map
        mux2: MUX21 port
                                                             map
                                                                            lim_default(ʔ),reg(ʔ),mxmi,lim(
lim_default(6),reg(6),mxmi,lim(
                                             port
        mux3:
                         MUX21
                                                             map
        mux4: MUX21
                                              port
                                                             map
                                                                           (lim_default(5),reg(5),mxmi,lim(
        mux5: MUX21 port
                                                            map
                                                                         (lim_default(4),reg(4),mxmi,lim(4),reg(4),mxmi,lim(4),reg(3),mxmi,lim(5),reg(2),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),mxmi,lim(6),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg(1),reg
        mux6: MUX21 port
                                                             map
        mux7: MUX21
                                             port
                                                             map
        mux8: MUX21 port map
        mux9: MUX21 port map
        mux10: MUX21 port map (lim_default(0),reg(0),mxmi,lim(0));
end logic;
```

Fonte: Autores.

#### 3.5 Função CLR

Na implementação do CLR foi utilizado 1 mux 2x1 que possui CLR como chave, se a chave CLR receber 1, MI/MX\_CLR recebê 0 e o oposto se CLR receber 0, esse valor de MI/MX\_CLR é usando em uma porta AND junto com o valor de MI/MX, dessa forma se MI/MX\_CLR for 0, os limites serão os globais, se CLR tiver desligado e MI/MX estiver ligado, os limites serão os que estão guardados no load do MI/MX.

Para definir o passo sempre sendo 1 sempre que o CLR foi acionado, foi utilizado 4 mux 2x1 que possui como chave seletora o CLR em que, se o CLR estiver desligado o valor do passo é o que está guardado no load do STEP, entretanto, se CLR estiver ligado o valor do passo vai ser 1.

A função CLR foi implementada com o CI 74157 que possui 4 mux 2x1 internamente.



Figura 17 - Mux da Função CLR.

Função: Autores.

#### 3.6 Função Load em conjunto

Para o armazenamento desses valores foi usado como principal componente o flip flop do tipo D, utilizamos 4 blocos de uma lógica combinacional.

Cada bloco receberá o valor dos bits da entrada A0 que quando habilitado a função load, esse valor se encaminha para a saída Q do flip flop, e lá fica armazenada e essa saída Q é definida como sinal REG, nesse load é definido os passos. Na figura abaixo podemos ver o bloco para o armazenamento de 1 dos passos.

STEP JOAD

U59:A

7408

REGO

A0\_0

REGO

7474

Figura 18 - Bloco de armazenamento de um bit para os passos.

Fonte: Autores

Para o load dos limites é feito a mesma lógica, entretanto usando os valores de A0, A1 e A2, e esses sinais serão encaminhados às entradas do comparador de magnitude para compor o valor máximo ou mínimo, dependendo da escolha.



Figura 19 - Bloco de armazenamento de um bit para os limites.

Fonte: Autores

### 4 CONCLUSÃO

O presente trabalho propôs projetar e a implementar um Contador Inteligente de entrada 12 bits que tem capacidade para realizar incremento e decremento do valor dado ao usuário, sendo estas controladas por 3 chaves seletoras (número binário) de 4 bits. Os Flip flops foram capazes de realizar as contagens de forma correta, entretanto o módulo responsável pela multiplicação teve problema no momento da ativação do step.

As unidades "somador" e "subtrator" foram sendo substituídas no lugar da multiplicação, o que resultou em simplificar a resposta ser demonstrada no display.

Neste trabalho foi utilizado o componente base da lógica sequencial, o flip flop. Dentre os modelos pesquisados, no início foi utilizado o flip flop tipo JK, mas depois decidimos ir ao tipo D para facilitar o desempenho da base do contador, e ligados de forma síncrona, o que resultou na mudança de estado mais rápida. Uma das grandes dificuldades deste projeto foi a integração de todas as funções em um único contador, as ideias sofreram modificações nas ideias iniciais para melhor adaptação dos componentes, mas o pensamento foi tentar agregar os conhecimentos obtidos com a lógica combinacional para implementação do projeto demonstrado.

# REFERÊNCIAS

VAHID, F. **Sistemas digitais:** projeto, otimização e HDLs. Porto Alegre: Artmed, 2008. 560p.

http://www.mecaweb.com.br/eletronica/content/e\_flip\_flop. Acesso em 23 de fevereiro de 2021.

http://www.univasf.edu.br/~romulo.camara/novo/wp-content/uploads/2013/07/Aula9\_10\_Circuitos\_sequenciais.pdf.pdf. Acesso em 23 de fevereiro de 2021.



### ANEXO A - RELATÓRIO SEMANAL

Líder: Alysson Ferreira da Silva

#### A.1 Equipe

Tabela 1 - Identificação da equipe

| Funções    | Componentes    |
|------------|----------------|
| Redator    | Isaac de Lyra  |
| Debatedor  | Lucas Batista  |
| Videomaker | Wesley Brito   |
| Auxiliar   | Vinicius Souza |

Fonte: Elaborado pelos autores.

#### A.2 Defina o problema

Para o terceiro projeto da disciplina de Circuitos Digitais (Teoria), a ideia é projetar um circuito capaz de implementar um contador inteligente. Esse contador deve possuir as seguinte funcionalidades: contagem crescente ou decrescente; deve ser possível estabelecer um limite máximo ou mínimo durante a contagem; deve ser possível estabelecer um passo para a contagem; os limites de operação do contador vai de 0 a 999.

São estabelecidas as portas de entrada e saída que esse componente contador deve possuir. São elas:

• Entradas: up/dw;mx/mi; step; clr;load;clk; A2;A1 e A0;

• Saídas: Q0;Q1;Q2 e um led.

As saídas do contador irão ser direcionadas para três displays de 7 segmentos, que serão responsáveis por mostrar os valores das unidades, dezenas e centenas do seu atual estado.

O presente trabalho trata da implementação da proposta sugerida pelo grupo anterior.

#### A.3 Registro do brainstorming

A rotina de reuniões do grupo seguiu conforme exposto pela tabela quadro 1. Porém a elaboração do esquemático levou mais tempo do que o programado se estendendo até o domingo. Por causa disso, para não haver disparidade entre VHDL e esquemático, os esforços foram remanejados para que todos ajudassem prioritariamente na elaboração do esquemático.

Quadro 1 - Rotina de reuniões.

|     | Segunda | Terça                    | Quarta                                 | Quinta                                    | Sexta            |                              |
|-----|---------|--------------------------|----------------------------------------|-------------------------------------------|------------------|------------------------------|
| M3  |         |                          |                                        |                                           |                  |                              |
| M4  |         |                          |                                        |                                           |                  |                              |
| M5  |         |                          |                                        |                                           |                  |                              |
| M6  |         |                          |                                        |                                           |                  |                              |
| T1  |         |                          |                                        |                                           |                  |                              |
| T2  |         |                          |                                        |                                           |                  |                              |
| Т3  |         |                          |                                        |                                           |                  |                              |
| T4  |         |                          |                                        |                                           |                  |                              |
| T5  |         |                          | Implementação em VHDL                  | Implementação do                          | Implementação do |                              |
| Т6  |         |                          |                                        | Esquemático                               | Esquemático      |                              |
| N 1 |         | Reunião de Alinhamento e | Implementação em VHDL e<br>Esquemático | inhamento e Implementação em VHDL e Imple | Implementação do | mentação do Implementação do |
| N2  |         | divisão de tarefas       |                                        | Esquemático                               | Esquemático      |                              |
| N3  |         |                          |                                        |                                           |                  |                              |
| N4  |         |                          |                                        |                                           |                  |                              |

Fonte: Elaborado pelos autores.

Até o sábado, o grupo insistiu na implementação do contador inteligente com a abordagem proposta no relatório da semana. Mas, a multiplicação demonstrou alguns erros que tornaram a implementação mais difícil. A exemplo disso, o reset e o set quando setados, estes valores eram comparados com o display para saber se o contador deveria resetar ou não. Porém, o valor disponível para a comparação era sempre o valor da contagem anterior vezes o passo e por causa disso a exibição em caso decrescente sempre estava errada.

Após desistir da implementação, o grupo decidiu implementar um contador com somas e subtrações, que demonstrou ser uma maneira mais fácil e ágil de implementação.

#### A.4 Pontos-chaves

O ponto chave deste relatório foi compreender o efeito de circuitos sequenciais na implementação de projetos e uso dos FlipFlop do tipo D para a memorização de dados. Dito isso, trabalhar o delay de informações e uso de entradas e saídas que eram destinadas a lugares diferentes ao mesmo tempo sem dar conflito foi crucial para a excelência do grupo na implementação do projeto do contador inteligente.

#### A.5 Questões de pesquisa

- Flip Flops JK;
- Flip Flops D;

# A.6 Planejamento da pesquisa

A pesquisa foi realizada através da leitura do livro "Sistemas digitais: projeto, otimização e HDLS" de Frank Vahid, bem como vídeos no YouTube.

### ANEXO B - Código em VHDL

```
-- DISPLAY 7 SEGMENTOS --
entity D7SEG is
 port (I: in bit_vector (3 downto 0);
                O: out bit_vector (6 downto 0)); -- Vetor de saidas, com 7 posicoes, que
representa os 7 segmentos do display que serão acesos
end D7SEG;
architecture logic of D7SEG is
  signal A, B, C, D, NA, NB, NC, ND: bit;
begin
 A \le I(3);
 B \le I(2);
 C \le I(1);
 D \le I(0);
 NA \leq not A;
 NB \leq not B;
 NC \leq not C;
 ND \leq not D;
 O(0) \le C or A or (NB and ND) or (B and D);
 O(1) \le NB or (NC and ND) or (C and D);
 O(2) \le NC \text{ or } D \text{ or } B;
 O(3) \le (NB \text{ and } ND) \text{ or } (NB \text{ and } C) \text{ or } (C \text{ and } ND) \text{ or } (B \text{ and } NC \text{ and } D);
 O(4) \le (NB \text{ and } ND) \text{ or } (C \text{ and } ND);
```

```
O(5) \le A or (NC and ND) or (B and NC) or (B and ND);
  O(6) \le A or (NB and C) or (C and ND) or (B and NC);
end logic;
-- BLOCO Bin-BCD --
entity bloco_bin_bcd is
  port (A: in bit_vector (3 downto 0);
                  S: out bit vector(3 downto 0));
end bloco_bin_bcd;
architecture logic of bloco_bin_bcd is
begin
   S(0) \le (A(3) \text{ and (not } A(0))) \text{ or ((not } A(3)) \text{ and (not } A(2)) \text{ and } A(0)) \text{ or (} A(2) \text{ and } A(1)
and (not A(0));
  S(1) \le ((\text{not } A(2)) \text{ and } A(1)) \text{ or } (A(1) \text{ and } A(0)) \text{ or } (A(3) \text{ and } (\text{not } A(0)));
  S(2) \le (A(3) \text{ and } A(0)) \text{ or } (A(2) \text{ and } (\text{not } A(1)) \text{ and } (\text{not } A(0)));
  S(3) \le A(3) or (A(2)) and A(0) or (A(2)) and A(1);
end logic;
```

-- DECODIFICADOR Bin-BCD (16 bits) --

```
entity decod bcd 16bits is
      port(bin: in bit vector(9 downto 0);
             bcd: out bit vector (15 downto 0));
end decod bcd 16bits;
architecture logic of decod bcd 16bits is
component bloco bin bcd
      port(A: in bit_vector(3 downto 0);
                    S: out bit vector(3 downto 0));
end component;
      signal B1 A, B1 S, B2 A, B2 S, B3 A, B3 S, B4 A, B4 S,
             B5 A, B5 S, B6 A, B6 S, B7 A, B7 S, B8 A, B8 S, B9 A,
             B9 S,B10 A, B10 S, B11 A, B11 S, B12 A, B12 S, B13 A,
             B13 S, B14 A, B14 S, B15 A, B15 S, B16 A, B16 S, B17 A,
             B17_S, B18_A, B18_S, B19_A, B19_S, B20_A, B20_S: bit_vector(3 downto
0);
begin
      B1 A(3) \le 0';
      B1 A(2) \le '0';
      B1 A(1) \le 0';
      B1 A(0) \le 0';
      B1: bloco bin bcd port map(B1 A, B1 S);
      B2 A(3) \le B1 S(2);
      B2 A(2) \le B1 S(1);
      B2 A(1) \le B1 S(0);
      B2 A(0) \le bin(9);
```

B2: bloco\_bin\_bcd port map(B2\_A, B2\_S);

$$B3_A(3) \le B2_S(2);$$

$$B3_A(2) \le B2_S(1);$$

B3 
$$A(1) \le B2 S(0)$$
;

B3 
$$A(0) \le bin(8)$$
;

B3: bloco\_bin\_bcd port map(B3\_A, B3\_S);

$$B4_A(3) \le B3_S(2);$$

$$B4_A(2) \le B3_S(1);$$

$$B4_A(1) \le B3_S(0);$$

B4 
$$A(0) \le bin(7)$$
;

B4: bloco\_bin\_bcd port map(B4\_A, B4\_S);

B5 
$$A(3) \le 0'$$
;

B5 
$$A(2) \le B1 S(3)$$
;

$$B5_A(1) \le B2_S(3);$$

B5 
$$A(0) \le B3 S(3)$$
;

B5: bloco bin bcd port map(B5 A, B5 S);

$$B6_A(3) \le B4_S(2);$$

B6 A(2) 
$$\leq$$
 B4 S(1);

B6 
$$A(1) \le B4 S(0)$$
;

B6 
$$A(0) \le bin(6)$$
;

B6: bloco\_bin\_bcd port map(B6\_A, B6\_S);

$$B7_A(3) \le B5_S(2);$$

$$B7_A(2) \le B5_S(1);$$

B7 
$$A(1) \le B5 S(0)$$
;

B7 
$$A(0) \le B4 S(3)$$
;

B7: bloco\_bin\_bcd port map(B7\_A, B7\_S);

$$B8_A(3) \le B6_S(2);$$

B8 
$$A(2) \le B6 S(1)$$
;

B8 
$$A(1) \le B6 S(0)$$
;

B8 
$$A(0) \le bin(5)$$
;

B8: bloco\_bin\_bcd port map(B8\_A, B8\_S);

$$B9_A(3) \le B7_S(2);$$

B9 
$$A(2) \le B7 S(1)$$
;

B9 
$$A(1) \le B7 S(0)$$
;

$$B9_A(0) \le B6_S(3);$$

B9: bloco\_bin\_bcd port map(B9\_A, B9\_S);

B10 A(3) 
$$\leq$$
 B8 S(2);

$$B10_A(2) \le B8_S(1);$$

B10 A(1) 
$$\leq$$
 B8 S(0);

B10 
$$A(0) \le bin(4)$$
;

B10: bloco\_bin\_bcd port map(B10\_A, B10\_S);

B11 
$$A(3) \le B9 S(2)$$
;

B11 
$$A(1) \le B9 S(0)$$
;

B11 
$$A(0) \le B8 S(3)$$
;

B11: bloco bin bcd port map(B11 A, B11 S);

$$B12_A(3) \le B10_S(2);$$

B12 A(2) 
$$\leq$$
 B10 S(1);

B12 A(1) 
$$\leq$$
 B10 S(0);

$$B12_A(0) \le bin(3);$$

B12: bloco\_bin\_bcd port map(B12\_A, B12\_S);

B13 
$$A(3) \le B11 S(2)$$
;

B13 A(2) 
$$\leq$$
 B11 S(1);

$$B13_A(1) \le B11_S(0);$$

B13 
$$A(0) \le B10 S(3)$$
;

B13: bloco bin bcd port map(B13 A, B13 S);

B14 A(3) 
$$\leq$$
 B5 S(3);

$$B14_A(2) \le B7_S(3);$$

$$B14_A(1) \le B9_S(3);$$

B14 
$$A(0) \le B11 S(3)$$
;

B14: bloco bin bcd port map(B14 A, B14 S);

$$B15_A(3) \le B12_S(2);$$

B15 A(2) 
$$\leq$$
 B12 S(1);

$$B15_A(1) \le B12_S(0);$$

B15 
$$A(0) \le bin(2)$$
;

B15: bloco\_bin\_bcd port map(B15\_A, B15\_S);

B16 A(3) 
$$\leq$$
 B13 S(2);

B16 A(2) 
$$\leq$$
 B13 S(1);

B16 A(1) 
$$\leq$$
 B13 S(0);

$$B16_A(0) \le B12_S(3);$$

B16: bloco bin bcd port map(B16 A, B16 S);

B17 A(3) 
$$\leq$$
 B14 S(2);

B17 A(2) 
$$\leq$$
 B14 S(1);

$$B17_A(1) \le B14_S(0);$$

$$B17_A(0) \le B13_S(3);$$

B17: bloco\_bin\_bcd port map(B17\_A, B17\_S);

B18 A(3) 
$$\leq$$
 B15 S(2);

$$B18_A(2) \le B15_S(1);$$

B18 
$$A(1) \le B15 S(0)$$
;

$$B18_A(0) \le bin(1);$$

B18: bloco\_bin\_bcd port map(B18\_A, B18\_S);

$$B19_A(3) \le B16_S(2);$$

B19 A(2) 
$$\leq$$
 B16 S(1);

B19 A(1) 
$$\leq$$
 B16 S(0);

$$B19_A(0) \le B15_S(3);$$

B19: bloco bin bcd port map(B19 A, B19 S);

B20 A(3) 
$$\leq$$
 B17 S(2);

$$B20_A(2) \le B17_S(1);$$

B20 A(1) 
$$\leq$$
 B17 S(0);

B20 
$$A(0) \le B16 S(3)$$
;

B20: bloco bin bcd port map(B20 A, B20 S);

$$bcd(15) \le '0';$$

$$bcd(14) \le B14 S(3);$$

$$bcd(13) \le B17_S(3);$$

$$bcd(12) \le B20 S(3);$$

$$bcd(11) \le B20_S(2);$$

$$bcd(10) \le B20_S(1);$$

$$bcd(9) \le B20 S(0);$$

$$bcd(8) \le B19_S(3);$$

```
bcd(7) \le B19_S(2);
       bcd(6) <= B19_S(1);
       bcd(5) \le B19_S(0);
       bcd(4) \le B18_S(3);
       bcd(3) \le B18_S(2);
       bcd(2) \le B18_S(1);
       bcd(1) \le B18 S(0);
       bcd(0) \le bin(0);
end logic;
-- MEIO SOMADOR --
entity HALF ADD is
 port(A, B: in bit;
              S, CO: out bit);
end HALF_ADD;
architecture logic of HALF_ADD is
begin
 S \leq A \text{ xor } B;
 CO \le A and B;
end logic;
-- SOMADOR COMPLETO --
```

entity COMP\_ADD is

```
port(A, B, CI: in bit;
                S, CO: out bit);
end COMP_ADD;
architecture logic of COMP ADD is
begin
  S \leq A \text{ xor } B \text{ xor } CI;
  CO \leq (B \text{ and } CI) \text{ or } (A \text{ and } CI) \text{ or } (A \text{ and } B);
end logic;
-- SOMADOR (10 bits) --
entity ADD10 is
  port(A, B: in bit vector(9 downto 0);
                O: out bit_vector(9 downto 0);
    CO: out bit);
end ADD10;
architecture logic of ADD10 is
component HALF_ADD is
 port(A, B: in bit;
                S, CO: out bit);
end component;
component COMP_ADD
  port(A, B, CI: in bit;
                S, CO: out bit);
end component;
```

```
signal VAI UM: bit vector(8 downto 0);
begin
 S0: HALF ADD port map(A(0), B(0), O(0), VAI UM(0));
 S1: COMP ADD port map(A(1), B(1), VAI_UM(0), O(1), VAI_UM(1));
 S2: COMP ADD port map(A(2), B(2), VAI UM(1), O(2), VAI UM(2));
 S3: COMP ADD port map(A(3), B(3), VAI_UM(2), O(3), VAI_UM(3));
 S4: COMP_ADD port map(A(4), B(4), VAI_UM(3), O(4), VAI_UM(4));
 S5: COMP_ADD port map(A(5), B(5), VAI_UM(4), O(5), VAI_UM(5));
 S6: COMP ADD port map(A(6), B(6), VAI UM(5), O(6), VAI UM(6));
 S7: COMP_ADD port map(A(7), B(7), VAI_UM(6), O(7), VAI_UM(7));
      S8: COMP ADD port map(A(8), B(8), VAI UM(7), O(8), VAI UM(8));
      S9: COMP ADD port map(A(9), B(9), VAI UM(8), O(9), CO);
end logic;
-- Meio Subtrator --
entity MSUB is
 port(a, b: in bit;
   bo, s: out bit
  );
end MSUB;
architecture logic MSUB of MSUB is
 begin
  bo \leq= (not(a) and b);
  s \leq (a \text{ xor } b);
end logic MSUB;
```

```
-- Subtrator Completo --
entity SUBC is
 port(a, b, ci: in bit;
    bo, s: out bit
   );
end SUBC;
architecture logic_SUBC of SUBC is
 begin
  bo <= ((not(a) and ci) or (b and ci) or (not(a) and b));
  s \le (a \text{ xor } b \text{ xor } ci);
end logic SUBC;
-- Subtrator (10 bits) --
entity SUB is
 port(A, B: in bit_vector(9 downto 0);
    O: out bit_vector(9 downto 0);
    CO: out bit);
end SUB;
architecture hardware of SUB is
component COMP_ADD
  port(A, B, CI: in bit;
       S, CO: out bit);
```

```
signal VAI UM: bit vector(8 downto 0);
signal AUX B: bit vector(9 downto 0);
begin
   -- Como • subtrator, ent•o inverte B e soma 1 (VAI UM='1'). (Complemento de 2:
A-B=A+B'+1
  AUX B(0) \leq not B(0);
  AUX B(1) \leq not B(1);
  AUX B(2) \leq not B(2);
  AUX B(3) \leq not B(3);
  AUX B(4) \leq not B(4);
  AUX B(5) \leq not B(5);
  AUX B(6) \leq not B(6);
  AUX B(7) \le not B(7);
  AUX B(8) \leq not B(8);
  AUX B(9) \leq not B(9);
  S0: COMP ADD port map(A(0), AUX B(0), '1', O(0), VAI UM(0));
  S1: COMP ADD port map(A(1), AUX B(1), VAI UM(0), O(1), VAI UM(1));
  S2: COMP ADD port map(A(2), AUX B(2), VAI UM(1), O(2), VAI UM(2));
  S3: COMP ADD port map(A(3), AUX B(3), VAI UM(2), O(3), VAI UM(3));
  S4: COMP ADD port map(A(4), AUX B(4), VAI UM(3), O(4), VAI UM(4));
  S5: COMP ADD port map(A(5), AUX B(5), VAI UM(4), O(5), VAI UM(5));
  S6: COMP ADD port map(A(6), AUX B(6), VAI UM(5), O(6), VAI UM(6));
  S7: COMP ADD port map(A(7), AUX B(7), VAI UM(6), O(7), VAI UM(7));
  S8: COMP ADD port map(A(8), AUX B(8), VAI UM(7), O(8), VAI UM(8));
  S9: COMP ADD port map(A(9), AUX B(9), VAI UM(8), O(9), CO);
end hardware;
```

end component;

-- MULTIPLEXADOR 2x1 --

```
entity MUX21 is
 port(A, B, S: in bit;
   O: out bit);
end MUX21;
architecture hardware of MUX21 is
begin
  O \leq (B \text{ and } S) \text{ or } (A \text{ and } (\text{not } S));
end hardware;
-- FlipFlop JK --
entity ffjk is
       port (clk, J, K, P, C: IN bit;
              q: OUT bit);
END ffjk;
ARCHITECTURE ckt OF ffjk IS
       SIGNAL qS: bit;
       BEGIN
PROCESS (clk,P,C)
       BEGIN
       IF P = '0' THEN qS \le '1';
       ELSIF C = '0' THEN qS \le '0';
       ELSIF clk = '1' AND clk 'EVENT THEN
       IF J = '1' AND K = '1' THEN qS \le NOT qS;
       ELSIF J = '1' AND K = '0' THEN qS \le '1';
       ELSIF J = '0' AND K = '1' THEN qS \le '0';
       END IF;
```

```
END IF;
END PROCESS;
q \leq qS;
END ckt;
__=======
-- FlipFlop D --
ENTITY ffd IS
      port ( clk ,D ,P , C : IN BIT ;
            q: OUT BIT);
END ffd;
ARCHITECTURE ckt OF ffd IS
      SIGNAL qS: BIT;
      BEGIN
PROCESS (clk,P,C)
      BEGIN
      IF P = '0' THEN qS \le '1';
      ELSIF C = '0' THEN qS \le '0';
      ELSIF clk = '1' AND clk ' EVENT THEN
      qS \leq D;
      END IF;
END PROCESS;
q \leq qS;
END ckt;
-- REGISTRADOR 4 bits --
```

```
port(b: in bit_vector(3 downto 0);
    loadd,clk,step: in bit;
    s_b: out bit_vector(3 downto 0)
   );
end REG4;
architecture logic of REG4 is
 component ffd is
  port (clk,D,P,C:in bit;
  q: out bit);
 end component;
   signal load b0, reg:bit vector(3 downto 0);
   signal load step:bit;
  begin
  load_step <= loadd and step;</pre>
  load_b0(0) \le ((not load_step) and reg(0)) or (load_step and b(0));
  ffd1: ffd port map(clk,load b0(0),'1','1',reg(0));
  load b0(1) \le ((\text{not load step}) \text{ and } \text{reg}(1)) \text{ or } (\text{load step and } b(1));
  ffd2: ffd port map(clk,load b0(1),'1','1',reg(1));
  load_b0(2) \le ((not load_step) and reg(2)) or (load_step and b(2));
  ffd3: ffd port map(clk,load_b0(2),'1','1',reg(2));
  load b0(3) \le ((\text{not load step}) \text{ and } \text{reg}(3)) \text{ or } (\text{load step and } b(3));
```

```
ffd4: ffd port map(clk,load_b0(3),'1','1',reg(3));
  s_b(0) \le reg(0);
  s_b(1) \le reg(1);
  s_b(2) \le reg(2);
  s_b(3) \le reg(3);
end logic;
-- REGISTRADOR 10 bits --
entity REG10 is
 port(b: in bit_vector(9 downto 0);
    loadd,clk,mx mi: in bit;
    s b: out bit vector(9 downto 0)
  );
end REG10;
architecture logic of REG10 is
 component ffd is
  port (clk,D,P,C:in bit;
  q: out bit);
 end component;
 signal load_b0, reg:bit_vector(9 downto 0);
 signal load_step:bit;
 begin
 load_step <= loadd and mx_mi;</pre>
```

```
load b0(0) \le ((\text{not load step}) \text{ and } \text{reg}(0)) \text{ or } (\text{load step and } b(0));
ffd1: ffd port map(clk,load b0(0),'1','1',reg(0));
load b0(1) \le ((\text{not load step}) \text{ and } \text{reg}(1)) \text{ or } (\text{load step and } b(1));
ffd2: ffd port map(clk,load_b0(1),'1','1',reg(1));
load b0(2) \le ((\text{not load step}) \text{ and } \text{reg}(2)) \text{ or } (\text{load step and } b(2));
ffd3: ffd port map(clk,load b0(2),'1','1',reg(2));
load b0(3) \le ((\text{not load step}) \text{ and } \text{reg}(3)) \text{ or } (\text{load step and } b(3));
ffd4: ffd port map(clk,load_b0(3),'1','1',reg(3));
        load b0(4) \le ((\text{not load step}) \text{ and } \text{reg}(4)) \text{ or } (\text{load step and } b(4));
ffd5: ffd port map(clk,load b0(4),'1','1',reg(4));
        load b0(5) \le ((\text{not load step}) \text{ and } \text{reg}(5)) \text{ or } (\text{load step and } b(5));
ffd6: ffd port map(clk,load_b0(5),'1','1',reg(5));
        load b0(6) \le ((\text{not load step}) \text{ and } \text{reg}(6)) \text{ or } (\text{load step and } b(6));
ffd7: ffd port map(clk,load b0(6),'1','1',reg(6));
```

```
load_b0(7) \le ((not load_step) and reg(7)) or (load_step and b(7));
 ffd8: ffd port map(clk,load b0(7),'1','1',reg(7));
       load b0(8) \le ((\text{not load step}) \text{ and } \text{reg}(8)) \text{ or } (\text{load step and } b(8));
 ffd9: ffd port map(clk,load b0(8),'1','1',reg(8));
       load_b0(9) \le ((not load_step) and reg(9)) or (load_step and b(9));
 ffd10: ffd port map(clk,load b0(9),'1','1',reg(9));
 s b \le reg;
end logic;
-- COMPARADOR DE MAGNITUDE (1 bits) --
entity COMP BIT is
 port(a, b, a Igual b,a maior b,a menor b: in bit;
                       Sa_Igual_b, Sa_maior_b, Sa_menor_b: out bit);
end COMP_BIT;
architecture logic of COMP_BIT is
begin
 Sa_Igual_b \le ((a \times b) \text{ and } a_igual_b);
```

```
Sa maior b \le (((not b) \text{ and a}) \text{ and a igual } b) \text{ or a maior } b;
      Sa menor b \le (((not a) and b) and a igual b) or a menor b;
end logic;
-- COMPARADOR DE MAGNITUDE (4 bits) --
entity COMP4 is
    port(a,b: in bit_vector(3 downto 0);
                                                                         Sa Igual b, Sa maior b, Sa menor b: out bit);
end COMP4;
architecture logic of COMP4 is
    component COMP BIT is
     port(a, b, a Igual b,a maior b,a menor b: in bit;
                Sa_Igual_b, Sa_maior_b, Sa_menor_b: out bit
         );
    end component;
signal V_Sa_Igual_b, V_Sa_maior_b, V_Sa_menor b: bit vector (3 downto 0);
begin
                        COMP1:
                                                                                                                    COMP BIT
                                                                                                                                                                                                                           port
                                                                                                                                                                                                                                                                                                     map(
a(3),b(3),'1','0','0',V Sa Igual b(0),V Sa maior b(0),V Sa menor b(0);
                        COMP2:
                                                                                                                    COMP BIT
                                                                                                                                                                                                                           port
                                                                                                                                                                                                                                                                                                      map(
a(2),b(2),V_Sa_Igual_b(0),V_Sa_maior_b(0),V_Sa_menor_b(0),V_Sa_Igual_b(1),V_Sa_mai
or b(1), V Sa menor b(1);
                        COMP3:
                                                                                                                    COMP BIT
                                                                                                                                                                                                                           port
                                                                                                                                                                                                                                                                                                      map(
a(1),b(1),V\_Sa\_Igual\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_menor\_b(1),V\_Sa\_Igual\_b(2),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_Sa\_maior\_b(1),V\_
or b(2), V Sa menor b(2);
```

```
COMP4:
                                COMP_BIT
                                                                                 map(
                                                            port
a(0),b(0),V Sa Igual b(2),V Sa maior b(2),V Sa menor b(2),V Sa Igual b(3),V Sa mai
or_b(3),V_Sa_menor_b(3));
 Sa Igual b \le V Sa Igual b(3);
 Sa maior b \le V Sa maior b(3);
 Sa menor b \le V Sa menor b(3);
end logic;
-- COMPARADOR --
__=======___
entity COMPARADOR is
 port(a,b: in bit vector(11 downto 0);
                    igual, maior, menor: out bit);
end COMPARADOR;
architecture logic of COMPARADOR is
component COMP4 is
 port(a,b: in bit vector(3 downto 0);
                    Sa Igual b, Sa maior b, Sa menor b: out bit);
end component;
signal a vetor centena, a vetor dezena, a vetor unidade,b vetor centena, b vetor dezena,
b vetor unidade:bit vector(3 downto 0);
signal saida centena, saida dezena, saida unidade: bit vector (2 downto 0);
signal AmaiorB 1, AmaiorB 2, AmaiorB 3, AmaiorB 4:bit;
signal maiors1, iguals:bit;
begin
 a vetor centena(3 downto 0) \leq a(11 downto 8);
```

```
a vetor dezena(3 downto 0) \leq a(7 downto 4);
 b vetor dezena(3 downto 0) \leq b(7 downto 4);
 a vetor unidade(3 downto 0) \leq a(3 downto 0);
 b vetor unidade(3 downto 0) \leq b(3 downto 0);
       COMP1:
                                  COMP4
                                                             port
                                                                                    map(
a vetor centena,b vetor centena,saida centena(2),saida centena(1),saida centena(0));
       COMP2:
                                  COMP4
                                                             port
                                                                                    map(
a vetor dezena,b vetor dezena,saida dezena(2),saida dezena(1),saida dezena(0));
                                  COMP4
       COMP3:
                                                             port
                                                                                    map(
a vetor unidade,b vetor unidade,saida unidade(2),saida unidade(1),saida unidade(0));
    AmaiorB 1 \leq ((not saida centena(0)) and ((not saida dezena(0)) and (not
saida unidade(0)));
 AmaiorB 2 \le \text{saida centena(1)};
 AmaiorB 3 \le \text{saida centena}(2) and saida dezena(1);
 AmaiorB 4 \le  (saida centena(2) and (saida dezena(2) and saida unidade(1)));
 igual <= saida centena(2) and saida dezena(2) and saida unidade(2);
 iguals <= saida centena(2) and saida dezena(2) and saida unidade(2);
 maiors1 <= (AmaiorB 1 or AmaiorB 2 or AmaiorB 3 or AmaiorB 4);
 maior <= maiors1 and (not iguals);
 menor <= not maiors1;
end logic;
-- STEP --
entity STEP is
 port(a: in bit vector(3 downto 0);
```

b vetor centena(3 downto 0)  $\leq$  b(11 downto 8);

```
step,load,clk: in bit;
                         b: out bit vector(3 downto 0));
end STEP;
architecture logic of STEP is
component ffd is
        port (clk,D,P,C:INBIT;
                q: OUT BIT);
END component;
 signal D1,D2,D3,D4:bit;
 signal Q:bit vector (3 downto 0);
 begin
 D1 \le ((\text{not (step and load})) \text{ and } Q(0)) \text{ or } (a(0) \text{ and (step and load)});
 D2 \le ((\text{not (step and load})) \text{ and } Q(1)) \text{ or } (a(1) \text{ and (step and load)});
 D3 \le ((not (step and load)) and Q(2)) or (a(2) and (step and load));
 D4 \le ((not (step and load)) and Q(3)) or (a(3) and (step and load));
 flip1: ffd port map (clk,D1,'1','1',Q(0));
 flip2: ffd port map (clk,D2,'1','1',Q(1));
 flip3: ffd port map (clk,D3,'1','1',Q(2));
 flip4: ffd port map (clk,D4,'1','1',Q(3));
 b(3 \text{ downto } 0) \leq Q(3 \text{ downto } 0);
end logic;
-- MAX/MIN --
__=======___
entity MAX MIN is
```

```
port( reg: in bit vector(9 downto 0);
       up down, mxmi: in bit;
       lim: out bit vector (9 downto 0));
end MAX MIN;
architecture logic of MAX MIN is
component MUX21 is
 port(A, B, S: in bit;
   O: out bit);
end component;
signal lim default: bit vector(9 downto 0);
begin
       mux1: MUX21 port map ('0','1',up down,lim default(9));
       mux2: MUX21 port map ('0','1',up down,lim default(8));
       mux3: MUX21 port map ('0','1',up down,lim default(7));
       mux4: MUX21 port map ('0','1',up_down,lim_default(6));
       mux5: MUX21 port map ('0','1',up down,lim default(5));
       mux6: MUX21 port map ('0','0',up_down,lim_default(4));
       mux7: MUX21 port map ('0','0',up down,lim default(3));
       mux8: MUX21 port map ('0','1',up down,lim default(2));
       mux9: MUX21 port map ('0','1',up down,lim default(1));
       mux10: MUX21 port map ('0','1',up_down,lim_default(0));
       mux1: MUX21 port map (lim default(9),reg(9),mxmi,lim(9));
       mux2: MUX21 port map (lim default(8),reg(8),mxmi,lim(8));
       mux3: MUX21 port map (lim_default(7),reg(7),mxmi,lim(7));
       mux4: MUX21 port map (lim default(6),reg(6),mxmi,lim(6));
       mux5: MUX21 port map (lim default(5),reg(5),mxmi,lim(5));
       mux6: MUX21 port map (lim default(4),reg(4),mxmi,lim(4));
       mux7: MUX21 port map (lim default(3),reg(3),mxmi,lim(3));
       mux8: MUX21 port map (lim default(2),reg(2),mxmi,lim(2));
```

```
mux9: MUX21 port map (lim_default(1),reg(1),mxmi,lim(1));
mux10: MUX21 port map (lim_default(0),reg(0),mxmi,lim(0));
```

```
end logic;
__====
-- CLR --
__====
__=====__
-- LOAD --
__=====___
entity LOAD is
 port(a: in bit_vector(12 downto 0);
                       mxmi,load,clk: in bit;
                       b: out bit vector(9 downto 0));
end LOAD;
architecture logic of LOAD is
component ffd is
       port (clk,D,P,C:IN BIT;
              q: OUT BIT);
END component;
 signal D1,D2,D3,D4,D5,D6,D7,D8,D9,D10:bit;
 signal Q:bit_vector (9 downto 0);
 begin
 D1 \le ((\text{not (mxmi and load})) \text{ and } Q(0)) \text{ or } (a(0) \text{ and (mxmi and load)});
 D2 \le ((not (mxmi and load)) and Q(1)) or (a(1) and (mxmi and load));
```

```
D3 \le ((\text{not (mxmi and load})) \text{ and } Q(2)) \text{ or } (a(2) \text{ and (mxmi and load)});
 D4 \le ((not (mxmi \text{ and load})) \text{ and } Q(3)) \text{ or } (a(3) \text{ and } (mxmi \text{ and load}));
 D5 \le ((\text{not (mxmi and load})) \text{ and } Q(4)) \text{ or } (a(4) \text{ and (mxmi and load)});
 D6 \le ((\text{not (mxmi and load)})) and Q(5)) or (a(5)) and (\text{mxmi and load}));
 D7 \le ((\text{not (mxmi and load})) \text{ and } Q(6)) \text{ or } (a(6) \text{ and (mxmi and load)});
 D8 \le ((\text{not (mxmi and load})) \text{ and } Q(7)) \text{ or } (a(7) \text{ and (mxmi and load)});
 D9 \le ((\text{not (mxmi and load)})) and Q(8)) or (a(8)) and (\text{mxmi and load}));
 D10 \le ((\text{not (mxmi and load})) \text{ and } Q(9)) \text{ or } (a(9) \text{ and (mxmi and load)});
 flip1: ffd port map (clk,D1,'1','1',Q(0));
 flip2: ffd port map (clk,D2,'1','1',Q(1));
 flip3: ffd port map (clk,D3,'1','1',Q(2));
 flip4: ffd port map (clk,D4,'1','1',Q(3));
 flip5: ffd port map (clk,D5,'1','1',Q(4));
 flip6: ffd port map (clk,D6,'1','1',Q(5));
 flip7: ffd port map (clk,D7,'1','1',Q(6));
 flip8: ffd port map (clk,D8,'1','1',Q(7));
 flip9: ffd port map (clk,D9,'1','1',Q(8));
 flip10: ffd port map (clk,D4,'1','1',Q(9));
 b(9 \text{ downto } 0) \leq Q(9 \text{ downto } 0);
end logic;
-- FLIP-FLOPS DO CONTADOR --
entity FLIP10 is
         port(set,reset,soma,sub: in bit vector (9 downto 0);
             up down, clk: in bit;
                    TLL: out bit vector(9 downto 0));
end FLIP10;
```

```
architecture logic of FLIP10 is
```

```
component ffd is
       port (clk,D,P,C:INBIT;
              q: OUT BIT);
END component;
component MUX21 is
 port(A, B, S: in bit;
   O: out bit);
end component;
signal TL,TLLs:bit vector(9 downto 0);
begin
mux1: MUX21 port map (sub(0),soma(0),up down,TL(0));
mux2: MUX21 port map (sub(1),soma(1),up_down,TL(1));
mux3: MUX21 port map (sub(2),soma(2),up_down,TL(2));
mux4: MUX21 port map (sub(3),soma(3),up_down,TL(3));
mux5: MUX21 port map (sub(4),soma(4),up down,TL(4));
mux6: MUX21 port map (sub(5),soma(5),up_down,TL(5));
mux7: MUX21 port map (sub(6),soma(6),up down,TL(6));
mux8: MUX21 port map (sub(7),soma(7),up_down,TL(7));
mux9: MUX21 port map (sub(8),soma(8),up_down,TL(8));
mux10: MUX21 port map (sub(9),soma(9),up_down,TL(9));
flip1: ffd port map (clk,TL(0),set(0),reset(0),TLLs(0));
flip2: ffd port map (clk,TL(1),set(1),reset(1),TLLs(1));
flip3: ffd port map (clk,TL(2),set(2),reset(2),TLLs(2));
flip4: ffd port map (clk,TL(3),set(3),reset(3),TLLs(3));
flip5: ffd port map (clk,TL(4),set(4),reset(4),TLLs(4));
flip6: ffd port map (clk,TL(5),set(5),reset(5),TLLs(5));
flip7: ffd port map (clk,TL(6),set(6),reset(6),TLLs(6));
```

```
flip8: ffd port map (clk,TL(7),set(7),reset(7),TLLs(7));
flip9: ffd port map (clk,TL(8),set(8),reset(8),TLLs(8));
flip10: ffd port map (clk,TL(9),set(9),reset(9),TLLs(9));
TLL(9 downto 0) <= TLLs(9 downto 0);
end logic;
-- CONTADOR --
__======___
entity contador is
       port(A2,A1,A0: in bit_vector(3 downto 0);
              up down, step, mx mi, load, clr, clk, led: in bit;
              steps: in bit vector (3 downto 0);
              Q2,Q1,Q0: out bit_vector(3 downto 0);
              s temp: out bit vector(9 downto 0));
end contador;
architecture logic of contador is
component FLIP10 is
 port(up down,clk: in bit;
   S: out bit_vector(9 downto 0));
end component;
component MUX STEP is
 port(a,b: in bit_vector(9 downto 0);
    step: in bit;
    s_b: out bit_vector(9 downto 0)
  );
end component;
component MUL is
```

```
port(A: in bit_vector(9 downto 0);
                             B: in bit vector(3 downto 0);
       O: out bit_vector(9 downto 0);
       CO: out bit);
end component;
signal saida ffjk,O:bit vector(9 downto 0);
signal CO:bit;
begin
ffjk: FLIP10 port map(up down,clk,saida ffjk);
multiplicador: MUL port map(saida_ffjk,steps,O,CO);
muxstep: MUX_STEP port map(saida_ffjk,O,step,s_temp);
end logic;
entity CLR is
 port(step: in bit_vector(3 downto 0);
       mxmi,clr: in bit;
       b: out bit vector(3 downto 0);
       mxmi_clr: out bit);
end CLR;
architecture logic of CLR is
component MUX21 is
 port(A, B, S: in bit;
   O: out bit);
end component;
signal mx mi clrs:bit;
```

```
signal reg:bit_vector(3 downto 0);

begin

mux1: MUX21 port map('0','1',clr,mx_mi_clrs);

mux2: MUX21 port map('1',step(0),clr,reg(0));

mux3: MUX21 port map('0',step(1),clr,reg(1));

mux4: MUX21 port map('0',step(2),clr,reg(2));

mux5: MUX21 port map('0',step(3),clr,reg(3));

b(3 downto 0) <= reg(3 downto 0);

mxmi_clr <= mx_mi_clrs and mxmi;

end logic;
```

## **ANEXO C - Esquemáticos**



















