2023年8月 ISHI会「はじめての半導体チップ設計」

## はじめて Chipathon に参加するために 勉強したほうがよいこと

土谷亮(滋賀県立大学)

## 自己紹介



## 土谷 亮 / Akira Tsuchiya

2005年 京都大学 博士 (情報学)

- ~2017年 京都大学 情報学研究科 助教
- ~現在 滋賀県立大学 工学部 准教授

卒論から現在に至るまでCMOS集積回路設計 最近は量子コンピュータ用のICをやったり 怪しいセンサーを作ったりしている

2020年ごろ? アナジックス森山さん/MinimalFab を知って オープンソースシリコンに目をつける 2022年 学生を煽って OpenMPW-6 でテープアウトさせる 2022年 Boris Murmann と池田先生に煽られて Chipathon に参加 2023年 いろいろ煽ったり煽られたりして Team Japan を結成

## 今日の内容

タイトルに「勉強したほうがよいこと」と入っていますが...

どちらかというと「知っておいて欲しいこと」がメイン

- ■そもそも Chipathon って何
- •何がやりたいのか
- どういうスタンスで望めばいいのか

技術的な話はあまりでてきません

# まずはじめに

## 「勉強」しないとダメ?

教科書を読んで、問題を解いて、というタイプのお勉強は別に...

とりあえず見よう見真似でやってみて動けばOK動かなかったら聞けばいい

「これから回路屋としてやっていくぞ!」という人は 体系的に勉強した方がいいですが

## 細けえこたあいいんだよ

- 弟子「普通 修行っていや長い時間かけて基本をくり返したり 技を伝授したりするもんじゃねェのか?」
- 弟子「いいのかよ? シロウトのオレがこんな思いつきの 即席戦法 身につけちまって」

#### (中略)

師匠「それともお前何十年も修行して達人にでもなるのを 待ってから戦場に出るつもりか?気の長げェ話だな」 — 三浦建太郎「ベルセルク」24巻より

## 目的に応じて

#### 学問・業務としてやるなら

再現性, 汎用性, 条件の明確化, etc.etc. が必要 → 理論に立脚した説明が必要 電気回路, 電子回路, 半導体工学, 電磁気学...

#### 趣味でやるなら

# 動いたしおもしろいからヨシ!

これまでは「趣味でやる」ことが不可能だった (どうがんばっても個人でできるのは FPGA まで) 「趣味で集積回路をやる」のは完全に新しい世界

# Chipathon とは何ぞや

その前に OpenMPW の仕組みについて



(※) CHIPS and Science Act: (USAの) 半導体産業支援. 2022年可決, 約7兆円

# Chipathonの運営母体

Chipathon の正式名称(?)は

IEEE SSCS "PICO" Open-Source Chipathon



**IEEE** 

Institute of Electrical and Electronics Engineers の略だが IEEE (アイ・トリプル・イー) で固有名詞 超巨大専門職団体. 学術だけでなく標準化などもやる



**SSCS** 

**Solid-State Circuits Society** 

IEEE内で専門分野を細分化したソサイエティの一つ. 集積回路の回路設計を専門に扱う

## SSCS PICO Chipathon

#### SSCS の中の委員会

Technical Committee on Open-Source Ecosystem (TC-OSE) が運営する

SSCS PICO Program (Platform for IC Design Outreach) の活動の一つが "Chipathon"

(従来の) 集積回路設計の専門家集団 (SSCS) が オープンソースで広く多くの人がIC設計できるような環境 (PICO) を 作ろうとしていて、そのための実験的な活動が Chipathon Chipathon = Chip + Marathon

#### ちなみに

Boris Murmann : TC-OSE の Chair. (Stanford U.→ U. Hawaii, 教授) Sadayuki Yoshitomi (JR6PLB) : TC-OSE member

# というわけで

## Chipathon の目的は

「Outreach のための実験」

= <u>専門外の人でも</u>作れるようにする

「知識がないから恥ずかしい. こんなこと言ったらバカにされるのでは…」 などと考えてはいけない

> むしろ 「ここが分からん. 調べてもでてこない」 を言ってもらわないと困る

## Q&A?

- Chipathon と efabless の関係は?→ 関係ない. ただのお客さん
- お金はどこから出てるの?→ SSCSの予算から

# Chipathon 2023 がやりたいこと

"lab bench on a chip"

測定器をチップ上に載せてしまおう





別の言い方をすると "AnalogDiscovery2 on a chip"

## やりたいことイメージ



OpenMPW の UserArea (10 mm²) を一人で埋めつくせる人が どのぐらいいるか? → いるとしたらそいつはガチ勢だ

Outreach のためには 「ちょっと作ってみた」回路を たくさん載せて測りたい

デジタル回路では TinyTapeout がすでに実現, サービスとして展開

これのアナログ版をやりたい

(Photo from TinyTapeout.com)

## AnalogDiscovery2

## Digilent社の「万能測定器」

- パソコンにつないで使う
  - = ディスプレイやボタンがない小型
- •2chオシロスコープ (14bit, 100 MSa/s)
- •2ch 任意波形発生器 (14bit, 100 MSa/s)
- •16chパターンジェネレータ (100 MSa/s)
- •16ch 仮想デジタルIO
- •16chロジックアナライザ
- •2入力/出力デジタルトリガ
- •2出カプログラマブル電源 (5 V, 2.1 W)
- •電圧計 (AC/DC)
- ネットワークアナライザ (10 MHz)
- -スペクトラムアナライザ
- •バスアナライザ (SPI, I2C, UART, パラレル)



4万円ぐらい たぶんその筋の人は 一人1台(以上)もってる 最近3が出た

# じゃあ AD2 買ってくれば?

## 集積回路は測定のコストがとてつもなく高い



チップ - 外部をつなぐI/O は (中の回路に比べると) 巨大

信号の入出力に使えるのは わずか51本

15 Bidirectional Digital I/O

18 Analog I/O

18 Digital Input

ちょっとオシロのプローブ 当ててみよう, のようにはいかない

# ちょっとプローブ当ててみよう

ということができないわけではない (現実的とは言っていない)



プローバ

μm単位の位置合わせをする



プローブヘッド

100 μmぐらいの針 1個数十万円, 消耗品

※ どこにでも当てられるわけではない. 専用のパッドが必要

# なぜこんなに大きいのか



- ・静電気による破壊を防ぐ ESD保護ダイオード
- チップ内の電源電圧とチップ外の電源電圧の差を 吸収するレベルシフト回路
- ・フローティングにならないためのプルアップ/プルダウン抵抗

大きさが何桁も違うデバイスをつなぐのは大変

# ということは

Analog I/O が18本しかないということは

1つの回路に入力/出力で1本ずつ使うとしても9個しか回路を載せられない



実際には1つの回路にアナログI/O 2本は少なすぎる 制御電圧も欲しいし出力も複数箇所見たい

※ DUT: Device Under Test. 測定対象のこと

# ということで



チップ内に測定器とどのDUTをつなぐかのスイッチを積めば もっとたくさんの DUT を載せられる

## 測定器は要るの?

チップにはスイッチだけ載せておけばいいのでは?



大きさが何桁も違うデバイスをつなぐのは大変 なのであまり現実的ではない

# アナログ信号と I/O





アナログ信号を扱うには「波形を歪ませることなく」 これだけのことができる回路が必要 → かなり困難

## Q&A?

- Chipathon は何がやりたいの?
  - → on-chip AnalogDiscovery2 であり Analog版TinyTapeout

## ICを設計しよう

ICを設計する = 最終的にはレイアウト (マスクデータ) を作成すること ファブに提出するデータには回路図も HDL も含まれていない レイアウトデータ (GDSII) のみ



Intel 4004 プロセッサの チップ写真

これが設計されたとき SPICE はまだ存在していない

(Photo from Intel)

## レイアウトを描く

レイアウトを描く、おちうのがどういうことかは Siliwiz を触ってみるのがおすすめ

レイアウト設計超入門: Siliwiz で遊ぶ

https://note.com/akira\_tsuchiya/n/n753b78aed0fc

レイアウト設計と集積回路製造プロセス

https://note.com/akira\_tsuchiya/n/n416b7f74b701



規則に従って絵を描いていく

## **DRC**

#### 検証工程 (Verification) の主要な2つのうちの1つ

#### DRC (Design Rule Check)

描いた絵が製造工場のルールを満たしているかのチェックこれを満たさないと製造してもらえない/動作が保証されないプロセスが進むごとにルールが鬼畜になっていく基本的に小まめにDRCをかけておけばいいのだが…

配線密度ルール (Density rule), アンテナルール (Antenna rule) のように設計の後半~最終段階で炸裂する地雷が 仕込まれているので油断してはならない

## LVS

#### 検証工程 (Verification) の主要な2つのうちの1つ

LVS (Layout Versus Schematic)

描いた絵が想定している回路図 (スケマティック, schematic) と 等価かどうかのチェック

これを満たさなくても作ってはもらえるが, 100% 動かない

商用ツールを使っても「どこが間違っているか」の検出は 困難なことが多く、地獄、冗談抜きに心が折れる

> DRCはまだ「どこが間違っているか」は表示されるのでマシ 電源-GNDのショートなどはひたすらに絶望

# これは某大学で設計されたチップ



# おわかりいただけただろうか



モウ ダメポ \_\_| 0

# というわけで

## 人間の作業には必ずミスがあるので自動化したい

デジタル回路は 高位合成 and/or 論理合成 → 自動配置配線 で 自動的にレイアウトまでできあがるフローが確立されている

例えば OpenMPW の設計フローでは make user\_project\_wrapper のコマンド1発で Verilog からテープアウト可能なGDSII ができあがる

## アナログ回路は.....?

# Team Japan 目標

# Tunable and Process Portable PLL and ADC with an Automatic Layout Generation System

Tunable:性能をちょっと変えたいときにいちいち作り直すの面倒くさい.

Process Portable : SkyWater 130nm で1回作ってるのに GF180nm でまた同じ回路を作らないといけないのは 面倒臭い

すごい性能は出せなくていいから 手抜きができるシステムを作りたい

## 提案: ブロックベースレイアウト



配線も含めてすべての素子を 形状が規格化された 「ブロック」にして並べる

阿南椋久, 山下太一, 土谷亮, 井上敏之, 岸根桂路, 「オープンソースのアナログ回路自動設計に向けたブロック方式設計のSkywater 130nmプロセスによる実証」, DAシンポジウム 2022, pp.70-76, 2022.

(Photo: EX-150 from 大人の科学.net)

## SAR-ADC @SkyWater 130nm



## **Dynamic Comparator**



Area:

Full-custom: 206  $\mu$ m2 Hock-base: 225  $\mu$ m2 +10%



## **Capacitor Array**



# Chipathon に向けて

## ゴリゴリと回路を設計するだけではなく、 手抜きの仕組みを考えたい

「アナログIC設計」という共通項の下で

- 回路設計,レイアウト設計
  - 増幅器、DAC、発振器、フィルタ、デジタル回路など 回路だけでも多数
- 自動化の仕組み作り
  - アルゴリズム
  - 部品作り
- ツールのテスト,サポート
  - 設計環境もまだ成熟していない

など、いろいろなスキルを集めたい

## アナログ回路のとらえ方

#### アナログ回路が難しい理由



伝達関数のかけ算になる  $y = A \times B \times C \times D \times x$ 

#### どこか一箇所が狂うと全部狂う

各ブロックはそれほど複雑ではない 各ブロックをきっちり作ればそこまで難しくない…とは言え 前後のブロックが動作に影響を与えるのでやっぱり難しい

## SAR-ADC はバイナリサーチだよ、という Jupyter Notebook

https://github.com/atuchiya/openmpw-transistor-level-examples/blob/main/jupyter-notebook/ADC/SAR\_ADC\_Introduction.ipynb

## 初学者の方へ

- どんどん質問しましょう
  - ◆集積回路設計は「閉じた世界」(だった)
  - ◆ Technical Term が多数、辞書にも教科書にも載ってないか探しにくい
    - □ 微妙に定義が統一されてないものも多い
    - 立 文脈によって意味が変わるものも多い
      - ex) 出力抵抗は高いのと低いのどっちがいいでしょうか?
  - ◆一般の電子回路とは違う常識も多数
    - いろんなパラメータが桁で違うので
- ISHI会で用語集を整備中
  - https://github.com/jun1okamura/glossary\_semiconductor design terms for beginners/

## まとめ

- SSCS は Outreach のための仕組を作りたい
  - ◆専門家がガチってもしょうがない. 初学者歓迎, というか初学者がいてくれないと困る
- Team Japan は手抜のための仕組を作りたい
  - ◆ 貢献の形は回路設計だけではない

- まず触ってみて感想でもなんでも上げよう
  - "Given enough eyeballs, all bugs are shallow"
    - Eric Steven Raymond