## Instituto Tecnológico de Buenos Aires

## 22.13 Electrónica III

# Trabajo práctico $N^{\circ}2$

## Grupo 3

| Mechoulam, Alan                    | 58438 |
|------------------------------------|-------|
| Lambertucci, Guido Enrique         | 58009 |
| Martorell, Ariel                   | 56209 |
| LONDERO BONAPARTE, Tomás Guillermo | 58150 |

## Profesores

DEWALD, Kevin Wundes, Pablo Enrique Aguirre, Miguel Pablo

Presentado: 17/10/19

## ${\bf \acute{I}ndice}$

| 1.        | Ejercicio 1                              | 2        |
|-----------|------------------------------------------|----------|
| 2.        | Ejercicio 2 2.1. Análisis de tecnologías | <b>3</b> |
| 3.        | Ejercicio 3                              | 9        |
| 4.        | Ejercicio 4                              | 10       |
| <b>5.</b> | Ejercicio 5                              | 11       |
| 6.        | Ejercicio 6                              | 12       |
| <b>7.</b> | Ejercicio 7                              | 13       |
| 8.        | Ejercicio 8                              | 14       |

#### 1.1. Introducción

En esta sección se implementó una compuerta NOT utilizando diversas tecnologías, siendo estas TTL (Transistor-Transistor-Logic), RTL (Resistor-Transistor-Logic) mediante transistores BJT (Bipolar Junction Transistor) y finalmente una variación de RTL utilizando un transistor MOSFET (Metal Oxide Semiconductor Field Efect Transistor).

#### 1.2. Comparación tecnologías

A continuación, se comparan dos tipos de transistores, siendo estos BJT y MOSFET. De esta forma se destacan los siguientes aspectos:

- Los BJT son controlados por corriente, mientras que los MOS son controlados por tensión.
- Los BJT tienen una respuesta más veloz ante un cambio en su modo de funcionamiento (siendo estas las zonas de saturación y corte) que los MOS, dado a que poseen menor capacitancia.
- Los transistores MOS tienen una mayor estabilidad frente a la temperatura que los BJT.
- Los de tecnología BJT cuentan con una corriente de polarización de base que los MOS no tienen  $(I_g = 0 A)$ .
- La impedancia de entrada de los MOS es mucho mayor que la de los BJT.

### 1.3. Circuitos Propuestos

Los circuitos propuestos son los siguientes:



Figura 1: Circuitos propuestos, siendo de izquierda a derecha y de arriba a abajo TTL, RTL (BJT) y RTL (MOS).

#### 1.4. Diseño PCB

Se implementó en un único PCB los 3 circuitos, que corresponden al siguiente esquemático:





Figura 2: Esquemático y PCB realizados en Altium.

#### 1.5. Observables de interés.

Se seleccionaron como observables de interés los siguientes parámetros:

- 1. High-level input voltage.
- 2. Low-level input voltage.
- 3. High-level output voltage.
- 4. Low-level output voltage.
- 5. Noise Margin.
- 6. Propagation delay High to Low.
- 7. Propagation delay Low to High.
- 8. Transition delay High to Low.
- 9. Transition delay Low to High.
- 10. Maximum output current.

Las mediciones de estos observables se realizaron de la siguiente manera. Para las mediciones de (??), (??), (??), (??) y (??) y (??) se utilizó una rampa, la cual varía desde un valor ligeramente inferior a  $0\ V$  hasta  $5\ V$ . Esto se debe a que, dado que se utilizó una rampa periódica, existe un salto al finalizar cada período, el cual representa altas frecuencias que causan problemas. Es decir, considerando el pequeño intervalo de tiempo en el cual la tensión es menor a  $0\ V$ , se observó una serie de oscilaciones hasta alcanza a estabilizar la señal. La figura (??) es un ejemplo de una de las mediciones.



Figura 3: Medición niveles de tensión.

A partir de esta medición, se tomó el módulo de las señales y se graficó la señal de entrada en función de la salida, como se ve a continuación.



Figura 4: Medición entrada-salida.

Luego, a partir de esta imagen, se buscó el punto donde la pendiente es 45°. Es así se obtuvo (??), (??), (??) y (??). Realizando la resta de (??) con (??), y de (??) con (??) se obtienen los márgenes de ruido (??).

Luego para (??), (??) y (??) se midió la salida, con una cuadrada a la entrada como se ve en la siguiente figura:



Figura 5: Medición tiempo de propagación y transición.

Tomando el tiempo de propagación medido al  $50\,\%$  de la señal y el tiempo de transición medido entre el  $10\sim90\,\%$ ,

se buscó obtener el tiempo de propagación existente en una medición. Este resultado dio un valor menor al tiempo de rise del osciloscopio. Dicho valor debe ser interpretado como una cota del tiempo y no el valor exacto.

Finalmente se colocó un trimmer de 50  $k\Omega$  utilizándolo como carga, variando su impedancia hasta que el valor de tensión de la salida se encuentre por debajo del High Level Output Voltage. A partir de este valor de tensión y la resistencia del trimmer, se obtiene la corriente máxima de salida.



Figura 6: Medición corriente máxima de salida.

### 1.6. Análisis de resultados.

Para realizar una comparación entre los modelos propuestos, se utilizarán los observables de interés definidos en la sección (??), confeccionando la siguiente tabla:

| Sin carga                     |                  |                    |                      |  |  |
|-------------------------------|------------------|--------------------|----------------------|--|--|
| Tecnología                    | RTL              | RTL-MOS            | $\mathbf{TTL}$       |  |  |
| High-level input voltage      | 864 mV           | 2.49 V             | 595  mV              |  |  |
| Low-level input voltage       | 454  mV          | 1.95  V            | $413~\mathrm{mV}$    |  |  |
| High-level Output voltage     | 4.96 V           | $4.89~\mathrm{V}$  | $4.96 \ { m V}$      |  |  |
| Low-level Output voltage      | 191  mV          | $72.1~\mathrm{mV}$ | $34.5~\mathrm{mV}$   |  |  |
| Noise Margin High             | 4.01 V           | $2.34 \mathrm{V}$  | $4.37~\mathrm{V}$    |  |  |
| Noise Margin Low              | 263  mV          | 1.88 V             | $378~\mathrm{mV}$    |  |  |
| Propagation delay High to Low | 76.93 ns         | 569.51  ns         | $1.82 \mathrm{\ ns}$ |  |  |
| Propagation delay Low to High | $2.0489 \ \mu s$ | $1.33~\mu s$       | 535  ns              |  |  |
| Transition delay High to Low  | 87.28 ns         | 734.4  ns          | 38.36  ns            |  |  |
| Transition delay Low to High  | 605  ns          | 909  ns            | 307  ns              |  |  |
| Maximum output current        | $184.4 \ \mu A$  | $217 \ \mu A$      | $135.5 \ \mu A$      |  |  |

| $Con\ carga$                  |                   |                       |                     |  |
|-------------------------------|-------------------|-----------------------|---------------------|--|
| Tecnología                    | RTL               | RTL-MOS               | $\mathbf{TTL}$      |  |
| High-level input voltage      | 840 mV            | 2.48 V                | $627.5~\mathrm{mV}$ |  |
| Low-level input voltage       | 478.7  mV         | 2.01  V               | $490~\mathrm{mV}$   |  |
| High-level Output voltage     | 4.98 V            | $4.86~\mathrm{V}$     | $4.95~\mathrm{V}$   |  |
| Low-level Output voltage      | $278 \mathrm{mV}$ | $151~\mathrm{mV}$     | $72~\mathrm{mV}$    |  |
| Noise Margin High             | 4.14 V            | $2.52 \mathrm{~V}$    | $4.32~\mathrm{V}$   |  |
| Noise Margin Low              | 200.7  mV         | $514.9~\mathrm{mV}$   | $417.3~\mathrm{mV}$ |  |
| Propagation delay High to Low | 260.7  ns         | $625.7 \mathrm{\ ns}$ | 33.6  ns            |  |
| Propagation delay Low to High | $2.615 \ \mu s$   | $1.652~\mu s$         | $1.216~\mu s$       |  |
| Transition delay High to Low  | 183.817 ns        | 417.19  ns            | 73.12  ns           |  |
| Transition delay Low to High  | $2.691 \ \mu s$   | $2.831~\mu s$         | $2.687~\mu s$       |  |
| Maximum output current        | $187.2 \ \mu A$   | $216~\mu A$           | $135.2~\mu A$       |  |

Las diferencias entre los parámetros para las tres tecnologías son notables,

# PONER CONCLUSIONES

### 2.1. Análisis de tecnologías

En esta instancia del informe, se procede a comparar compuertas lógicas del tipo NOR de diversas tecnologías. Para ello se vale de las hojas de datos de las compuertas 74HC02, 74HCT02 y 74LS02. Previo a dicho análisis, cabe detallar cada una de las tecnologías. Primero, se encuentra el 74HC02, siendo este, como su nombre lo indica, del tipo HC, cuyas siglas significan "High-speed CMOS", tecnología caracterizada por ser de baja potencia y alta velocidad. Luego se encuentra el 74HCT02, siendo HCT una variación de las HC. Esta denominación proviene de las mismas siglas previamente mencionadas, solo que ademas posee compatibilidad con la tecnología conocida como "logica transistor—transistor" (TTL). En otras palabras, este tipo de compuertas puede operar bajo dicho estándar de tensiones, tanto de alimentación como de input.¹ Finalmente se encuentra el 74LS02, cuyas siglas provienen de "Low-power Schottky". Los integrados de esta familia se caracterizan por estar hechos con tecnología TTL.² Se destaca que este último, a diferencia de los dos primeros, se caracteriza por ser fabricado mediante el uso de tecnología BJT.

Analizando las respectivas hojas de datos, se recopila información sobre los valores aceptables de señal, tanto de entrada como de salida. Es así que se realiza la siguiente tabla:

|             | $V_{CC}[V]$ | 74HC02   |          |          | 74HCT02  |          | 74LS02   |  |
|-------------|-------------|----------|----------|----------|----------|----------|----------|--|
|             |             | Min. [V] | Max. [V] | Min. [V] | Max. [V] | Min. [V] | Max. [V] |  |
|             | 2           | 1.9      | -        | -        | -        | -        | -        |  |
| $V_{OH}$    | 4.5         | 4.4      | _        | 3.84     | _        | 2.7      | -        |  |
|             | 6           | 5.9      | -        | -        | -        | -        | -        |  |
|             | 2           | -        | 0.1      | -        | _        | -        | -        |  |
| $V_{OL}$    | 4.5         | -        | 0.1      | -        | 0.33     | _        | 0.5      |  |
|             | 6           | -        | 0.1      | -        | -        | -        | -        |  |
|             | 2           | 1.5      | -        | -        | -        | -        | -        |  |
| $V_{IH}$    | 4.5         | 3.15     | -        | 2        | -        | 2        | -        |  |
|             | 6           | 4.2      | -        | -        | -        | -        | -        |  |
|             | 2           | -        | 0.5      | -        | -        | -        | -        |  |
| $ m V_{IL}$ | 4.5         | -        | 1.35     | -        | 0.8      | -        | 0.8      |  |
|             | 6           | -        | 1.8      | -        | -        | -        | -        |  |

Tabla 1: Tabla de valores de entrada y salida.

Con la información que se ha detallado, se procede a analizar el margen de ruido, tanto para los niveles altos (high), como para los bajos (low), al combinar tecnologías HC y LS, siendo este calculado de la forma

$$NM_{High} = V_{OH} - V_{IH}$$
$$NM_{Low} = V_{IL} - V_{OL}$$

Nuevamente se decide plasmar los resultados en una tabla:

| In     | Out    | $V_{CC}[V]$ | $\mathrm{NM}_{\mathrm{High}} \left[ \mathrm{V} \right]$ | $\mathrm{NM}_{\mathrm{Low}}[\mathrm{V}]$ |
|--------|--------|-------------|---------------------------------------------------------|------------------------------------------|
| 74LS02 | 74HC02 | 4.5         | 2.4                                                     | 0.7                                      |
| 74HC02 | 74LS02 | 4.5         | -0.45                                                   | 0.85                                     |

Tabla 2: Margen de ruido para combinaciones de tecnologías HC y LS.

Luego, se procede a representar de una forma más clara los datos obtenidos en la Tabla (1) y (2).

<sup>1 &</sup>quot;Logic family", En.wikipedia.org, 2019. [Online]. Available: https://en.wikipedia.org/wiki/Logic\_family#HC\_logic. [Accessed: 21-Sep- 2019].

<sup>&</sup>lt;sup>2</sup> "Serie 7400", Es.wikipedia.org, 2019. [Online]. Available: https://es.wikipedia.org/wiki/Serie\_7400. [Accessed: 21- Sep- 2019].



Figura 7: Comparación de tecnologías con HC a la salida y LS a la entrada.



Figura 8: Comparación de tecnologías con LS a la salida y HC a la entrada.

A la hora de conectar una compuerta con otra, es deseable que los rangos de valores validos de salida sean menores que los de entrada, ya que de esta forma se garantiza que cualquier salida sea interpretada adecuadamente por la siguiente etapa. Por consiguiente, de la Tabla (2) se destaca el valor negativo de  $NM_{High}$  al colocar las compuertas de tecnología HC a la salida de una LS, detalle que se vuelve a observar en la Figura (2). Al conectar los dispositivos como se mencionó anteriormente, se pone en evidencia que existe la posibilidad de que tensiones de salida, que se consideran altas, caigan en un margen en el cual la siguiente compuerta las considera como valores imprecisos, es decir, que no actúa frente a estos. Particularmente, tensiones de salida desde 2,7 V hasta 3,15 V sin incluir, que son considerados como activos altos para la tecnología LS, no lo son para la HC. Por lo tanto, no es conveniente realizar dicha conexión, ya que se podría generar perdida de datos.

Es así que se decide observar dicho factor. Se diseñó un circuito que represente lo mostrado en la Figura (2), con las compuertas mencionadas, variando la entrada del circuito con una rampa periódica que varía desde los  $0\ V$  hasta los  $5\ V$ . De esta forma se obtuvieron las siguientes mediciones:



Figura 9: Entrada del circuito , salida del 74LS02 y salida del 74HC02.

Luego se analiza el fanout de la conexión presentada en la Figura (1), ya que no es conveniente llevar adelante la otra conexión presentada, debido a los motivos ya expuestos. Para ello de sebe saber cuatro factores:  $I_{OH}$ ,  $I_{OL}$ ,  $I_{IH}$  y  $I_{IL}$ <sup>3</sup>, los cuales son obtenidos de la hoja de datos. De esta forma, se calcula el fanout de la forma

$$FO = Min\left(\frac{I_{OH}}{I_{IH}}, \ \frac{I_{OL}}{I_{IL}}\right) = Min\left(\left|\frac{-400 \ \mu A}{20 \ \mu A}\right|, \ \left|\frac{16 \ mA}{-0.4 \ mA}\right|\right) = Min\left(20, 40\right) = 20$$

A continuación, se procede a reemplazar la compuerta 74HC02 por la de tecnología HTC. De esta forma, y nuevamente mediante lo expresado en la Tabla (1), se obtiene lo siguiente:

| In      | Out     | $V_{CC}[V]$ | $\mathrm{NM}_{\mathrm{High}}\left[\mathrm{V} ight]$ | $\mathrm{NM}_{\mathrm{Low}}[\mathrm{V}]$ |
|---------|---------|-------------|-----------------------------------------------------|------------------------------------------|
| 74LS02  | 74HCT02 | 4.5         | 1.84                                                | 0.47                                     |
| 74HCT02 | 74LS02  | 4.5         | 0.7                                                 | 0.3                                      |

Tabla 3: Margen de ruido para combinaciones de tecnologías HC y LS.

De manera análoga al caso anterior, se confecciona el siguiente gráfico:

<sup>&</sup>lt;sup>3</sup> "Familias Lógicas – Evolución cronológica", Slideplayer.es, 2019. [Online]. Available: https://slideplayer.es/slide/1552774/. [Accessed: 30- Sep- 2019].



Figura 10: Comparación de tecnologías con HCT a la salida y LS a la entrada.



Figura 11: Comparación de tecnologías con LS a la salida y HCT a la entrada.

Como era de esperarse, y debido a a que la compuerta 74HCT02 es compatible con la tecnología TTL, al reemplazar la HC por la HTC se soluciona el problema presentado previamente, ya que al comparar las Figuras (2) y (5), se observa que ya no existe una zona en la cual las tensiones de salida no son consideradas como validas por la entrada siguiente. De la misma forma que se realizó para la conexión 74HC02 - 74LS02, se mide la conexión 74HCT02 - 74LS02.





Figura 12: Entrada del circuito, salida del 74LS02 y salida del 74HC02.

Es así que comparando las Figuras (3) y (6), se denota como se solventa el problema existente de compatibilidad. En el segundo caso, al ser las compuertas compatibles, estas no se sobrecargan entre sí y no existen problemas de tensiones, logrando que la imagen se vea mucho mejor.

Por otro lado, se destaca que en el caso de colocar la compuerta de tecnología HCT a la salida y la LS a la entrada, no genera cambios en el fanout, ya que solo se debe corregir los valores de  $I_{OH}$  y  $I_{OL}$ , los cuales son los mismos que para la tecnología HC.

Finalmente, se presentan las relaciones de tensiones de entrada y salida medidas, variando las combinaciones de tecnologías posibles, para las cuales se empleó el mismo suavizado exponencial para poder obtener mediciones apreciables.



Figura 13: Entradas y salidas de las compuertas con tecnologías HC y LS.



Figura 14: Entradas y salidas de las compuertas con tecnologías HCT y LS.

Se detalla de estas últimas figuras que el funcionamiento de la combinación LS - HCT, siendo el primero la salida y el segundo la entrada, es mucho más acorde y se empeña bajo un correcto funcionamiento, comparándolo con la disposición LS - HC, salida y entrada respectivamente.

### 3.1. Introducción a riesgos estáticos

En este punto se analiza la siguiente tabla de verdad:

| a | $\mathbf{b}$ | $\mathbf{c}$ | $\mathbf{Y}$ |
|---|--------------|--------------|--------------|
| 0 | 0            | 0            | 0            |
| 0 | 0            | 1            | 1            |
| 0 | 1            | 0            | 1            |
| 0 | 1            | 1            | 1            |
| 1 | 0            | 0            | 0            |
| 1 | 0            | 1            | 1            |
| 1 | 1            | 0            | 0            |
| 1 | 1            | 1            | 0            |

Tabla 4: Tabla de verdad analizada.

Para ello, se vale del uso de un mapa de Karnaugh. De esta forma se encuentra su mínima expresión, la cuál se decidió expresar en minterminos.

| a bo | 00 | 01 | 11 | 10 |
|------|----|----|----|----|
| 0    | 0  | 1  | 1  | 1  |
| 1    | 0  | 1  | 0  | 0  |

Figura 15: Mapa de Karnaugh de la Tabla (??).

Es así, que observando la Figura (??), se llega a la expresión:

$$Y(a,b,c) = \bar{b}c + \bar{a}b \tag{1}$$

Una forma de representar (??) se muestra en la Figura (??).



Figura 16: Circuito posible que representa a (??).

Desde una perspectiva sincrónica, este circuito no presenta ningún problema, ya que las señales existentes se propagan al mismo tiempo, si ningún tipo de demora en cada compuerta. Pero desde una perspectiva asincrónica no ocurre lo mismo.

Se analiza el caso en el cual a=0 y b=c=1, siendo entonces Y=1. Si se permite que b cambie de 1 a 0, Y debe seguir siendo 1. Si se considera la demora existente en la propagación de una señal a través de una compuerta, el cambio de b puede llegar a ser visto en el nodo  $\alpha$  antes que en el  $\beta$ , ya que para llegar a este último, la señal debe atravesar una compuerta más que para llegar al primero (la compuerta NOT previa a la AND). Por lo tanto, en este

caso existe la posibilidad de obtener  $\alpha = 0$  y  $\beta = 0$ , haciendo que Y = 0. Esto es lo que se conoce como un riesgo estático, los cuales son visibles cuando la salida debe mantenerse constante frente a un cambio de una de las variables de entrada, pero en vez de ser así, la salida varía momentáneamente para luego volver al valor debido.



Figura 17: Salida de un circuito frente a un error de riesgo estático.

Es posible detectar un un error potencial observando el mapa de Karnaugh, ya que en cualquier lugar que se encuentre un par de 1s adyacentes que no sean cubiertos por un grupo de minterminos, puede existir un error como el mencionado (de la misma forma ocurre con los 0s y los maxterminos). Por lo tanto, agregando algún nuevo conjunto que incluya dicho par adyacente, se evita que exista un error de transición ya que dicho conjunto se encuentra incluido en un grupo.<sup>4</sup>

Por lo tanto, considerando todo lo dicho se vuelve a considerar el mapa de Karnaugh de la Tabla (??), pero esta vez tomando un grupo adicional, representado en rojo:



Figura 18: Mapa de Karnaugh en un modelo asincrónico.

La consideración presentada en la Figura (??) conduce a una nueva expresión, siendo esta:

$$Y(a,b,c) = \bar{b}c + \bar{a}b + \bar{a}c \tag{2}$$

De la misma forma que antes, se busca representar la ecuación hallada a partir del mapa de Karnaugh mediante un circuito lógico. Esto conduce al representado en la Figura (??).



Figura 19: Circuito posible que representa a (??).

<sup>&</sup>lt;sup>4</sup>S. Brown and Z. Vranesic, Fundamentals of digital logic with verilog design, 3er ed. New York: McGraw-Hill, 2002.

#### 3.2. Desarrollo del circuito

Se implementó el circuito de la Figura (??) en un PCB. Para ello se valió del uso de las compuertas SN74HC04, SN74HC08 y SN74HC32. Para poder realizar las mediciones adecuadas, y debido a que no se contaba con una compuerta OR de tres entradas, se decidió implementar en una primera instancia lo observado en la Figura (??) (es decir, el circuito que representa a  $\bar{b}c + \bar{a}b$ ), la cual se encuentra conectada a una bornera para poder medirla y también a otra compuerta OR, cuya segunda entrada es la resultante del termino faltante ( $\bar{a}c$ ), la cual se encuentra conectada a otra bornera. De esta forma se puede medir tanto el circuito sin la implementación de la solución del glitch y como con dicha implementación.

#### 3.3. Mediciones

Se procede a simular la situación ejemplificada previamente, es decir con a=0 y c=1, alternando el valor de b entre 0 y 1. Dicha variación se simula utilizando un generador de ondas cuadradas, el cuál oscila entre 0 V y 5 V. Observando tanto la entrada como las dos salidas previamente mencionadas, se obtiene lo siguiente:



Figura 20: Salida con glitch y sin glitch variando b.

Por un lado se observa de la figura anterior como la salida varía en función de la entrada. Si bien la señal que no posee la solución al glitch (señal verde) no decae por completo a un cero lógico, esta posee una variación importante, la cual vale destacar. Dicha variación coloca la tensión a la salida de la primer compuerta OR por debajo de los 3,15 V, valor que, según la tecnología adoptada, es menor a la tensión  $V_{OH}$ , por ende, este valor deja de ser considerado como un uno lógico. Por otro lado, se denota que la señal que sí posee dicha solución (señal naranja) también posee una variación, la cual no es de importancia ya que se sigue manteniendo por encima de  $V_{IH}$ , de forma el valor lógico de esta salida no varía.

Es esta sección se implementará un SR-Latch y un Flip Flop D utilizando compuertas.

#### 6.1. SR-Latch

Un Latch-SR es un elemento de memoria asincrónico con dos inputs (S y R), también conocido con Set-Reset Latch. A este circuito le corresponde la siguiente tabla de verdad:

| S | R | $Q_n$     |
|---|---|-----------|
| 0 | 0 | $Q_{n-1}$ |
| 0 | 1 | 0         |
| 1 | 0 | 1         |
| 1 | 1 | 0         |

Tabla 5: Tabla de verdad de un Latch-SR.

Se propusieron dos circuitos de implementación, utilizando para el primero compuertas del tipo NOR, mientras que para el segundo de tipo NAND, con la intención de no solo comparar los observables de interés con un modelo comercial, sino también entre distintas tipos de compuertas. Siendo los siguientes circuitos<sup>5</sup>:



Figura 21: Circuito Propuesto SR-Latch.

Se lleva a cabo utilizando compuertas NOR y NAND, se eligió el integrado 74HC02 debido a que es High-Speed y ya que no es necesario compatibilidad con TTL, como se analizó en el Punto (2).

Se toman como observables de interés el tiempo de propagación:

$$\begin{array}{l} t_{p-SQ}:S \implies Q \\ t_{p-RQ}:R \implies Q \end{array}$$

Estos tiempos son comparados con un integrado 74HC279, el cual contiene 4 SR-Latch. Las mediciones hechas se ven en la siguiente tabla:

|            | Circuito NOR | Circuito NAND | 74 HC 279 |
|------------|--------------|---------------|-----------|
| $t_{p-RQ}$ | 8.3  ns      | 43.2  ns      | 8 ns      |
| $t_{t-RQ}$ | 4.83  ns     | 4 ns          | 14 ns     |
| $t_{p-SQ}$ | 24.24  ns    | 18 ns         | 15  ns    |
| $t_{t-SQ}$ | 11 ns        | 4 ns          | 8 ns      |

Tabla 6: Mediciones obtenidas.

Es notable que los tiempos son similares. Por otro lado, el espacio que ocupan no lo es, dado que toma el doble de integrados para la misma cantidad de Latches.

<sup>&</sup>lt;sup>5</sup>Brown, S. and Vranesic, Z. (2002). Fundamentals of digital logic with VHDL design. 3rd ed. pp.250-251.

### 6.2. Flip Flop D

Un Flip Flop D es un elemento de memoria sincrónico, el cual cuenta con 2 entradas, siendo una de clock y la otra de la información (Data). Le corresponde la siguiente tabla de verdad:

| Clock         | D | $Q_n$     |
|---------------|---|-----------|
| $\overline{}$ | X | $Q_{n-1}$ |
| $\uparrow$    | 0 | 0         |
| $\uparrow$    | 1 | 1         |

El circuito de implementación propuesto es el siguiente<sup>6</sup>:



Figura 22: Circuito Propuesto Flip Flop D.

Este circuito se lleva a cabo utilizando compuertas NAND. Se eligió el integrado 74HC132 debido a que es High-Speed y no es necesaria la compatibilidad con TTL, como se analizó en el punto (2). También para el clock se realizó un Edge-Detector implementado con el circuito presentado a continuación. Este dispositivo es anexado al circuito implementado con NANDS del latch SR.



Figura 23: Edge-Detector realizado.

Se toman como observables de interés el tiempo de propagación y de transición:

$$t_{p-DQ}:D \implies Q$$
 
$$t_{t-DQ}:Q=0 \implies Q=1$$

En cuanto a la medición de estos tiempos, se tuvo la problemática de que el rise time de las compuertas eran menores que el rise time del osciloscopio. Para algunas de ellas se logró conseguir uno con mayor ancho de banda, lo cual mejoró las mediciones.

Estos tiempos medidos son comparados con un integrado 74HC374, el cual contiene 8 Flip Flop D. Las mediciones hechas se ven en la siguiente tabla:

|                       | Circuito           | 74HC374        |
|-----------------------|--------------------|----------------|
| $\overline{t_{p-DQ}}$ | 23.6 nS            | 16 nS          |
| $t_{t-DQ}$            | $4.43 \mathrm{nS}$ | $5\mathrm{nS}$ |

<sup>&</sup>lt;sup>6</sup>Brown, S. and Vranesic, Z. (2002). Fundamentals of digital logic with VHDL design. 3rd ed. pp.254-256.