## Университет ИТМО

#### Факультет программной инженерии и компьютерной техники Кафедра информатики и прикладной математики

Лабораторная работа № 3 по дисциплине "Системы ввода/вывода и периферийные устройства" вариант 5

Выполнили: Мохнаткин Д.А.

Шумеев А.А.

Группа: Р3418

Проверяющий: Быковский С.В.

СОДЕРЖАНИЕ СОДЕРЖАНИЕ

# Содержание

| 1 | Задание                                                                                                                                                      | 2             |
|---|--------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------|
| 2 | Структурная схема разработанной системы                                                                                                                      | 2             |
| 3 | Блок-схема организации программного обеспечения процессора                                                                                                   | 3             |
| 4 | Отчет о тестировании функциональности разработанной системы $4.1  \text{Тест 1 } (t=0x567)  \dots  \dots  \dots  \dots  \dots  \dots  \dots  \dots  \dots  $ | <b>4</b><br>4 |
| 5 | Известные ограничения                                                                                                                                        | 4             |
| 6 | Выволы по работе                                                                                                                                             | 4             |

#### 1 Задание

Программное обеспечение soft-процессора Microblaze должно выполнять функции программного обеспечения из Лабораторной работы №1 и №2. Программное обеспечение Microblaze должно определять период сигнала, поданного на вход сарturetrig0 блока AXI Timer и выводить значение периода на дискретные порты ввода/вывода блока AXI GPIO. Блок Output Compare должен быть настроен на генерацию сигнала outs с заданным периодом. Период передается по последовательному каналу и принимается с помощью блока AXI Uartlite. В аппаратном обеспечении выход outs блока Output Compare подается на вход сарturetrig0 блока AXI Timer.

## 2 Структурная схема разработанной системы



## 3 Блок-схема организации программного обеспечения процессора



### 4 Отчет о тестировании функциональности разработанной системы

#### 4.1 Tect 1 (t = 0x567)



#### 4.2 Tect 2 (t = 0x348)



#### 5 Известные ограничения

- 1. На вход принимаются 3-х значные числа в десятичной системе счисления.
- 2. Введенное число не должно быть слишким маленьким (≥300). Данное ограничение появляется из-за способа определения переполнения axi\_timer (реализовано через переодический опрос регистра состояния таймера). Ограничение может быть снято, если определять переполнение axi\_timer по прерыванию (требует изменение структурной схемы).

#### 6 Выводы по работе

- 1. Получены навыки разработки контроллеров ввода/вывода с использованием языка Verilog HDL для микропроцессорной системы с soft-процессором Microblaze.
- 2. В ходе работы ознакомились с процедурой прототипирования разработанной микропроцессорной системы на ПЛИС.
- 3. Была сгенерирована, загружена и протестирована прошивка на устройстве Nexus 4 DDR.