# **186** ЗАДАТАК

Посматра се део рачунара који чине меморија и процесор.

Меморија је капацитета  $2^{17}$  бајтова. Ширина меморијске речи је 2 бајта.

Процесор је са једноадресним форматом инструкција. Подаци су целобројне величине са знаком и без знака дужине два бајта.

У процесору постоје 32 регистара опште намене који се налазе у регистарском фајлу, програмска статусна реч PSW, указивач на врх стека SP, регистар IVTP (*Interrupt Vector Table Pointer*), адресни регистар меморије MAR, прихватни регистар податка меморије MDR, прихватни регистар инструкције IR. Процесор не поседује посебан регистар акумулатора A, програмског бројача PC, већ за сврху акумулатора користи нулти регистар регистара опште намене, за програмски бројач користи се први регистар регистара опште намене.

У процесору постоје безадресне инструкције, инструкције условног скока инструкције безусловног скока и адресне инструкције:

# 1) Безадресне инструкције

| Инструкција | Значење                                                        | IR3124     | IR2316     | IR <sub>158</sub> | IR <sub>70</sub> | Дужина |
|-------------|----------------------------------------------------------------|------------|------------|-------------------|------------------|--------|
| HALT        | заустављање рада процесора                                     | 1000 0000b | XXXX XXXXb | /                 | /                | 2B     |
| RTS         | повратак из потпрограма                                        | 1000 0001b | XXXX XXXXb | /                 | /                | 2B     |
| RTI         | повратак из прекидне рутине                                    | 1000 0010b | XXXX XXXXb | /                 | /                | 2B     |
| INC         | инкрементирање акумулатора                                     | 1000 0011b | XXXX XXXXb | /                 | /                | 2B     |
| PUNHUPR     | стављање садржаја свих регистара опште намене на стек (R0-R31) | 1000 0100b | XXXX XXXXb | /                 | /                | 2B     |
| POPUTPR     | пуњење садржаја свих регистара опште намене на стек (R31-R0)   | 1000 0110b | XXXX XXXXb | /                 | /                | 2B     |

## 2) Инструкције условног скока

| Инструкција | Значење                                                | Услов                     | IR <sub>3124</sub> | IR <sub>2316</sub> | IR <sub>158</sub> | IR <sub>70</sub> | Дужина |
|-------------|--------------------------------------------------------|---------------------------|--------------------|--------------------|-------------------|------------------|--------|
| BLEQ        | скок на мање него или једнако (са знаком)              | $(N \oplus V) \vee Z = 1$ | 1100 0000b         | PPPP PPPPb         | /                 |                  | 2B     |
| JEQ         | апсолутни скок на мање него или<br>једнако (без знака) | Z = 1                     | 1100 0001b         | XXXX XXXXb         | адреса скока      |                  | 4B     |
| JGRTU       | апсолутни скок на веће него (без знака)                | $C \lor Z = 0$            | 1100 0010b         | XXXX XXXXb         | адреса скока      |                  | 4B     |
| JGRT        | апсолутни скок на веће него (са знаком)                | $(N \oplus V) \vee Z = 0$ | 1100 0100b         | XXXX XXXXb         | адреса            | скока            | 4B     |

## 3) Инструкције безусловног скока

| Инструкција | Значење                      | IR3124     | IR2316     | IR <sub>158</sub> IR <sub>70</sub> |  | Дужина |
|-------------|------------------------------|------------|------------|------------------------------------|--|--------|
| JMP         | апсолутни скок               | 0100 0000b | XXXX XXXXb | адреса скока                       |  | 4B     |
| JSR         | апсолутни скок на потпрограм | 0100 0001b | XXXX XXXXb | адреса скока                       |  | 4B     |

# 4) Адресне инструкције

| Инструкција                                   | Значење                                                                                                                    | IR <sub>3124</sub> | Дужина                         |
|-----------------------------------------------|----------------------------------------------------------------------------------------------------------------------------|--------------------|--------------------------------|
| LD                                            | инструкција преноса у акумулатор                                                                                           | 0011 0000b         |                                |
| ST                                            | ST инструкција преноса из акумулатора (   ADD аритметичка инструкција сабирања (   SUB аритметичка инструкција одузимања ( |                    |                                |
| ADD                                           |                                                                                                                            |                    |                                |
| SUB                                           |                                                                                                                            |                    | 2000000 0 0 0000000 0 00000000 |
| СМР упоређивање - не мења садржај акумулатора |                                                                                                                            | 0011 0100b         | Зависи од начина адресирања    |
| JADR                                          | скок на срачунату адресу                                                                                                   | 0011 0101b         |                                |
| CLR                                           | инструкција уписа вредности 0 у операнд (не утиче на PSW)                                                                  | 0011 0110b         |                                |

# Начини адресирања:

| Адресирање | Значење                                                    | IR2316     | IR <sub>158</sub> | IR <sub>70</sub> | Дужина |
|------------|------------------------------------------------------------|------------|-------------------|------------------|--------|
| immed      | непосредно адресирање                                      | 0000 0000b | податак           |                  | 4B     |
| memdir     | меморијско директно адресирање                             | 0001 0000b | адреса податка    |                  | 4B     |
| regdir     | регистарско директно адресирање 001R R                     |            | /                 | /                | 2B     |
| preincr    | регистарско индиректно са<br>преинкрементирањем адресирање | 010R RRRRb | /                 | /                | 2B     |
| postdec    | регистарско индиректно са постдерементирањем адресирање    | 011R RRRRb | /                 | /                | 2B     |
| regindpom  | регистарско индиректно адресирање са померајем             | 1PPR RRRRb | /                 | /                | 2B     |

- Х битови који се не користе.
- R битови који означавају индекс регистра опште намене који се користи.
- Р битови који представљају померај са знаком.

# Формат PSW регистра:

| 15   | 14 | 13 | 12   | 11   | 10   | 9    | 8        |
|------|----|----|------|------|------|------|----------|
| PSWI | /  | /  | /    | /    | /    | /    | /        |
|      |    |    |      |      |      |      |          |
| 7    | 6  | 5  | 4    | 3    | 2    | 1    | 0        |
| /    | /  | /  | PSWN | PSWZ | PSWC | PSWV | PSWSTART |

Неактивна бредност бита PSWSTART зауставља рад процесора, док активна вредност враћа процесор у рад.

Стек расте према нижим меморијским локацијама, а регистар SP указује на прву слободну меморијску локацију.

Захтеве за прекид може да генерише осам контролера периферија који су повезани на већ реализован блок INTERRUPT\_INTERFACE\_8. На улазе BTN\_INTR $_{7..0}$  у блок INTERRUPT\_INTERFACE\_8 треба довести осам дугмета која симулирају захтеве за прекид контролера периферија. На улаз UEXT $_{2..0}$  треба довести бинарну вредност која представља индекс прихваћеног захтева за прекид. На улаз *inta* треба довести сигнал који је активан у случају да се прихвата неки од захтева за прекид (сигнал за учитавање у регистар BRU). Излаз блока  $intr_{7..0}$  представља запамћене захтеве за прекид. Ови прекиди се називају спољашњи маскирајући прекиди јер долазе од уређаја ван процесора и могу бити дозвољени или маскирани јер процесор на њих реагује или не реагује у зависности од тога да ли се у разреду PSWI registra програмске статусне речи PSW налази вредност 1 или 0, респективно. Сматрати да процесор реагује само на ову врсту прекида.

Опслуживање захтева за прекид се састоји из две групе корака.

У оквиру прве групе корака на стеку се чувају програмски бројач РС, акумулатор А и програмска статусна речи PSW. У оквиру друге групе корака утврђује се адреса прекидне рутине. Утврђивање адресе прекидне рутине се реализује на основу садржаја табеле адреса прекидних рутина, која се назива IV табела (*Interrupt Vector Table*), и броја улаза у IV табелу. Стога је у поступку иницијализације целог система у меморији, почев од адресе на коју указује садржај регистра IVTP, креирана IV табела са 8 улаза, тако да се у улазима 7 до 0 налазе адресе прекидних рутина за сваки од прекида који долазе по линијама *intr*7 до *intr*0 који долазе из блока INTERRUPT\_INTERFACE\_8, респективно. Прекиди који долазе по линијама *intr*7 до *intr*0 треба уредити по приоритету при чему линија *intr*7 има највиши, а линија *intr*0 најнижи ниво приоритета. Број улаза у IV табелу треба да генерише процесор на

основу позиције линије  $intr_0$  до  $intr_0$  највишег нивоа приоритета на којој постоји захтев за прекид.

Реализовати процесор према задатој спецификацији његове архитектуре, и то помоћу блокова FETCH, ADDR, EXEC, INTR и COMMON:

Блок са заједничким секвенцијалним и комбинационим мрежама (COMMON блок). Блок који садржи помоћне регистре, флип-флопове и комбинационе модуле који се користе у више него једној фази извршавања инструкције.

За симулацију процесора потребно је додати дугме BTN\_RST који генерише сигнал *rst*. Активна вредност сигнала *rst* враћа процесор у почетно стање, а у регистар PC уписује вредност 1000h, у регистар PSW 1h, у регистар SP F000h, у акумулатор A 0h и у регистар IVTP 0h. Сигнал *rst* треба искористити у сваком реализованом блоку.

- а) [5 поена] Блок дохватања инструкције (FETCH блок). Блок FETCH креће са фазом читања инструкције уколико се и у флип-флопу FETCH и у биту PSWSTART налази вредност 1. По завршеном читању инструкције уписивањем вредности 1 у флип-флопове ADDR или EXEC стартује се блок ADDR или блок EXEC, док се уписивањем вредности 0 у флип-флоп FETCH зауставља блок FETCH. Дефинисати сигнал grinst који је активан уколико је прочитана инструкција са недефинисаним операционим кодом или у случају недефинисаног начина адресирања или у случају недозвољене комбинације операционог кода и начина адресирања. Одмах при активирању сигнала grinst прећи на учитавање следеће инструкције.
- **б)** [10 поена] Блок формирање адресе и дохватање операнда (ADDR блок). Блок ADDR креће са формирањем адресе операнда и читањем операнда уколико се у флип-флопу ADDR налази вредност 1. По завршеном формирању адресе и дохватања операнда уписивањем вредности 1 у флип-флоп EXEC стартује се блок EXEC и продужава се са извршавањем фазе извршавања операције, док се уписивањем вредности 0 у флип-флоп ADDR зауставља блок ADDR.
- **в)** [10 поена] Блок извршавања операције (EXEC блок). Блок EXEC креће са фазом извршавања операције уколико се у флип-флоп EXEC налази вредност 1. По завршеном извршавању операције уписивање вредности 1 у флип-флоп INTR стартује се блок INTR и продужава се са извршавањем фазе опслуживања прекида, док се уписивањем вредности 0 у флип-флоп EXEC зауставља блок EXEC.
- **г)** [5 поена] Блок опслуживања прекида (INTR блок). Блок INTR креће са фазом опслуживања прекида уколико се у флип-флопу INTR налази вредност 1. По завршетку опслуживања прекида уписивањем вредности 1 у флип-флоп FETCH стартује се блок FETCH и креће се са фазом читања следеће инструкције, док се уписивањем вредности 0 у флип-флоп INTR зауставља блок INTR.

Операциона јединица сваког блока треба да буде реализована директним повезивањем прекидачких мрежа, а сваки блок осим COMMON блока треба да има управљачку јединицу реализовану микропрограмирањем.

**Напомена**: Начин функционисања блокова FETCH, ADDR, EXEC и INTR треба да буде имплементиран као у литератури (са тим да се заједнички елементи налазе у блоку COMMON). Студенту се препоручује да направи тест програме који тестирају реализоване блокове.

#### Линкови:

- <a href="https://rti.etf.bg.ac.rs/rti/ir2ort2/literatura/Projektovanje\_dela\_procesora.pdf">https://rti.etf.bg.ac.rs/rti/ir2ort2/literatura/Projektovanje\_dela\_procesora.pdf</a>
- https://rti.etf.bg.ac.rs/rti/ir2ort2/literatura/Organizacija\_procesora.pdf