# Diseño e Implementación de un Procesador RISC-V Escalar y Segmentado en FPGA

# Introducción

El presente trabajo de investigación consiste en al creación de un procesador escalar y segmentado con una microarquitectura RISC-V, dicha creación será propuesta y representada en el documento desde el punto de vista teórico. El principal objetico del presente trabajo de investigación consiste en la evaluación del funcionamiento y comportamiento del procesador creado en tareas representativas en el campo de la automoción y la inteligencia artificial.

# Objetivos

- Diseñar la microarquitectura de un procesador RISC-V
- Simular el funcionamiento del procesador con diferentes programas (testbench).
- Sintetizar e implementar en el procesador una FPGA para emular RISC-V
- Cargar y validar el funcionamiento de un programa en código C sobre la FPGA.
- Evaluar el rendimiento del procesador en programas representativos de varios sectores.

# Diseño de la microarquitectura del procesador RISC-V

Para la creación y desarrollo del diseño del procesador RISC-V se ha utilizado Verilog, compilando un testbench de la CPU mediante iVerilog (Icarus Verilog).

La estructura de los ficheros del proyecto que define la arquitectura del procesador y que se encuentran dentro de la carpeta ubicada en ./RISCV\_Architecture/ es la siguiente:

### Fichero alu.v

Los ficheros con formato .v que se encuentran dentro de la carpeta /scr (source) son los encargados del funcionamiento y arquitectura propia del procesador RISC-V. En alu.v (la ALU del procesador) se han definido las entradas por el cana A y B, además del control que determina la operación a realizar y el resultado a devolver, adicionalmente, se ha determinado el funcionamiento de la ALU para las instrucciones: add, sub, and, or, xor, sll y srl (en caso de no ser ninguna de las anteriores la ALU devuelve 0).

alu.v:

```
module alu (
   input [31:0] a,
                       // Operando A
   input [31:0] b,  // Operando B
input [3:0] alu_ctrl,  // Control para operacion
   output reg [31:0] result // Resultado
);
    always @(*) begin
        case (alu_ctrl)
                                         // add
           4'b0000: result = a + b;
           4'b0001: result = a - b;
                                            // sub
                                          // and
           4'b0010: result = a & b;
           4'b0011: result = a | b;
                                            // or
           4'b0100: result = a ^ b;
                                           // xor
           4'b0101: result = a << b[4:0]; // sll
            4'b0110: result = a >> b[4:0]; // srl
            default: result = 0;
        endcase
    end
endmodule
```

### Fichero control\_unit.v

En la control\_unit.v (Unidad de control) se ha definido el código de operación, la función de 3 bits y la de 7 bits (por los diferentes formatos de instrucción), la selección del operando B de la entrada a la ALU y las señales de habilitación de lectura y escritura en memoria, la escritura en registro y la selección del dato a desplazar en la etapa WB (Write Back) además del control de operación de la ALU.

Cómo instrucciones se ha optado por la creación de las que vienen dada por el repertorio RISC-V32I (instrucciones básicas), entre las que se encuentran: addi, lw, sw, beq y jal (el resto de las operaciónes son mandadas a la ALU para su resolución).

control\_unit.v:

```
output reg mem_read,
                                // Señal de lectura de memoria
    output reg mem_write,
                               // Señal de escritura de memoria
                                // Señal de escritura en registros
    output reg reg_write,
                              // Selección para escribir en registro (WB)
    output reg mem_to_reg,
    output reg [3:0] alu ctrl // Control de la operación de la ALU
);
    always @(*) begin
        alu src = 0;
        mem_read = 0;
        mem_write = 0;
        reg_write = 0;
        mem_to_reg = 0;
        alu_ctrl = 4'b0000;
        case (opcode)
            7'b0110011: begin
                                // Tipo R
                alu_src = 0;
                reg write = 1;
                mem to reg = 0;
                case ({funct7, funct3})
                    10'b0000000000: alu_ctrl = 4'b0000; // add
                    10'b0100000000: alu_ctrl = 4'b0001; // sub
                    10'b0000000111: alu_ctrl = 4'b0010; // and
                    10'b0000000110: alu_ctrl = 4'b0011; // or
                    10'b0000000100: alu_ctrl = 4'b0100; // xor
                    10'b0000000001: alu_ctrl = 4'b0101; // sll
                    10'b0000000101: alu_ctrl = 4'b0110; // srl
                    default:
                                    alu_ctrl = 4'b1111;
                endcase
            end
                                    // addi
            7'b0010011: begin
                alu_src = 1;
                reg_write = 1;
                alu_ctrl = 4'b0000; // add
            end
            7'b0000011: begin
                                   // lw
                alu_src = 1;
                mem read = 1;
                reg_write = 1;
                mem_to_reg = 1;
                alu ctrl = 4'b0000;
            end
            7'b0100011: begin
                                   // SW
                alu src = 1;
                mem write = 1;
                alu_ctrl = 4'b0000;
            end
            7'b1100011: begin
                                   // beq
                alu_src = 0;
                alu_ctrl = 4'b0001; // sub
            end
            7'b1101111: begin
                                    // jal
                alu_src = 0;
                reg write = 1;
```

### Repertorio de instrucciones de RISC-V:



## Fichero cpu.v

La cpu.v (Central Unit Process) especifica las etapas que se desarrollan al realizar cada instrucción además del clk (señal de reloj) y del reset (señal de reinicio). El diseño de la arquitectura del procesador creado es la de un procesador segmentado de 5 etapas (IF, ID, EX, MEM, WB) que busca 1 instrucción por ciclo.

cpu.v -> Definición del módulo:

```
module cpu (
input clk, // Señal de reloj
```

```
input reset  // Señal de reinicio
);
```

La etapa de IF (Instruction Fetch) "lee" la instrucción basandose en el Contador del programa PC (registro de 32 bits inicializado a 0), así como la dirección de la instrucción, tras esto, se realiza el registro del pipeline entre la etapa de IF y la ID (Instrucion Decode) para pasar a dicha etapa.

cpu.v -> IF STAGE:

En la etapa de ID (Instruction Decode) se definen los capos para obtener el tipo de instrucción de la que se trata mediante el código de operación, los registros a utilizar y la función de 3 y 7 bits respectivamente además de definir la salida del banco de registros por las dos vías. Adicionalmente, la etapa hace una llamada al fichero reg\_file.v cómo rf en donde se le pasan los parámetros necesarios para el correcto funcionamiento del banco de registros (véase en la explicación del fichero reg\_file.v).

cpu.v -> ID STAGE (Primera Parte):

```
// ID (Instruction Decode) stage
// -----
wire [6:0] opcode = ifid instr[6:0];
wire [4:0] rs1 = ifid_instr[19:15];
wire [4:0] rs2 = ifid_instr[24:20];
wire [4:0] rd = ifid_instr[11:7];
wire [2:0] funct3 = ifid_instr[14:12];
wire [6:0] funct7 = ifid_instr[31:25];
wire [31:0] reg_data1, reg_data2;
// Obtener los registros a utilizar y el destino
reg file rf (
                            // Señal de reloj
   .clk(clk),
   .rs1(rs1),
                            // Registro fuente 1
   .rs2(rs2),
                            // Registro fuente 2
```

En esta etapa se ha de verificar la lógica del salto dado que el salto dado por una instrucción branch, no es el mismo que el dado por la instrucción jal, además, hay que verificar si el salto es o no tomado por el procesador, para ello, se ha implementado un sistema de burbujas para tener un sistema de esperas activas y que el procesador no se quede bloqueado ni se salte instrucciones.

cpu.v -> ID STAGE (Segunda Parte):

```
// Lógica de saltos
wire is_branch = (opcode == 7'b1100011);
wire is_jump = (opcode == 7'b1101111);
// Comprobar si el salto es o no tomado
wire branch_taken = (is_branch && reg_data1 == reg_data2);
wire insert_bubble = (branch_taken || is_jump);
// Registro de IF/ID con burbujas de salto
always @(posedge clk or posedge reset) begin
    if (reset) begin
        pc <= 0;
        ifid_pc <= 0;
        ifid_instr <= 32'b0;</pre>
    end else begin
        if (branch taken) begin
             pc <= pc + branch offset;</pre>
             ifid pc \langle = 0 \rangle;
             ifid instr <= 32'b0;
        end else if (is jump) begin
             pc <= pc + jump_offset;</pre>
             ifid_pc <= ∅;
             ifid instr <= 32'b0;
        end else begin
             pc \le pc + 4;
             ifid pc <= pc;
             ifid_instr <= instr;</pre>
        end
    end
end
```

En cuanto a las instrucciones que usan inmediatos (p.ej.: addi), se llama al fichero immediate\_generator.v cómo imm\_gen al que se le pasa el id de la isntrucción y el inmediato en cuestión (para más información véase la explicación del fichero immediate\_generator.v) y se crean los offsets para los saltos y ramas con el mismo inmediato (ya dado por imm\_gen).

#### cpu.v -> ID STAGE (Tercera Parte):

```
// Inmediato decodificado
wire [31:0] imm;
immediate_generator imm_gen (
         .instr(ifid_instr),
         .imm(imm)
);

// Offsets para salto y ramas (ambos usan el mismo)
wire [31:0] branch_offset = imm;
wire [31:0] jump_offset = imm;
```

Cómo última parte de esta etapa, se llama a control\_unit.v cómo ctrl para pasarle la instrucción decodificada y que ésta se encargue de que se ejecute correctamente, tras esto, se realizan los registros del pipeline entre las etapas ID y EX (EXecute) para continuar con la misma.

cpu.v -> ID STAGE (Última Parte):

```
// Unidad de control: genera señales de control a partir de la instrucción
    wire alu_src, mem_read, mem_write, reg_write, mem_to_reg;
    wire [3:0] alu_ctrl;
    // Llamada a la unidad de control
    control_unit ctrl (
                                    // Código de operación
         .opcode(opcode),
         .funct3(funct3),
                                          // Función 3bits
         .funct7(funct7),
                                          // Función 7bits
         .alu_src(alu_src), // Selecctión de entrada B de la ALU
.mem_read(mem_read), // Señal de lectura de memoria
.mem_write(mem_write), // Señal de escritura de memoria
.reg_write(reg_write), // Señal de escritura en registros
.mem_to_reg(mem_to_reg), // Selección para WB
         .alu_ctrl(alu_ctrl)
                                          // Operación de la ALU
    );
    // ID/EX registros de pipeline (entre ID y EX)
    reg [31:0] idex_pc, idex_reg_data1, idex_reg_data2, idex_imm;
    reg [3:0] idex alu ctrl;
    reg idex_alu_src, idex_mem_read, idex_mem_write, idex_reg_write,
idex_mem_to_reg;
    reg [4:0] idex rd, idex rs1, idex rs2;
    always @(posedge clk) begin
         idex pc
                      <= ifid pc;
         idex_reg_data1 <= reg_data1;</pre>
         idex_reg_data2 <= reg_data2;</pre>
         idex imm
                      <= imm;
         idex_alu_ctrl <= alu_ctrl;</pre>
         idex_alu_src <= alu_src;</pre>
```

En la etapa de EX (EXecute) se selecciona el segundo opreando de la ALU dependiendo si es un registro o un inmediato y se define el resultado de 32 bits de dicha operación, tras esto, se llama al fichero alu.v (ALU del procesador) para pasarle por parámetro los registros (o inmediato) a utilizar para los cálculos de la unidad, por último se realiza el registro de pipeline entre las etapas EX y MEM (MEMory) para pasar a la misma. De manera adicional, se ha implementado un sistema de forwarding (anticipación), para poder usar los resultados de las operaciones anteriores que generen dependencias.

#### cpu.v -> EX STAGE:

```
// EX (Execute) stage con FORWARDING
   // -----
   // Aplicar la técnica de forwarding (anticipación)
   wire forward a exmem = (exmem_reg_write && exmem_rd != 0 && exmem_rd ==
idex_rs1);
   wire forward_b_exmem = (exmem_reg_write && exmem_rd != 0 && exmem_rd ==
idex rs2);
   wire forward_a_memwb = (memwb_reg_write && memwb_rd != 0 && memwb_rd ==
idex rs1);
   wire forward_b_memwb = (memwb_reg_write && memwb_rd != 0 && memwb_rd ==
idex_rs2);
   wire [31:0] forward a = forward a exmem ? exmem result :
                         forward_a_memwb ? memwb_result :
                         idex reg data1;
   wire [31:0] forward b reg = forward b exmem ? exmem result :
                            forward_b_memwb ? memwb_result :
                            idex reg data2;
   wire [31:0] alu_in2 = idex_alu_src ? idex_imm : forward_b_reg;
   wire [31:0] alu_result;
   // Uso de la ALU
   alu alu inst (
       .a(forward_a),
       .b(alu_in2),
       .alu ctrl(idex alu ctrl),
       .result(alu_result)
   );
```

La etapa de MEM (MEMory) consiste en definir el dato que se obtiene de memoria a través del fichero data\_memory, al que se le pasa por parámetro el reloj, la dirección de memoria calculada por la ALU (en la etapa EX), el dato a escribir en memoria, la habilitación de la señal de lectura y escritura en memoria y la salida de dicho dato de memoria (para más información véase la explicación del fichero data\_memory.v). Una vez realizado lo anterior, se realiza el registro del pipeline entre las etapas EX y WB (Write Back) para terminar con esta. En este caso, al hacerse en el post-pipeline el guardado de datos en memoria, se realiza a su vez la etapa de WB.

#### cpu.v -> EX y WB STAGE:

```
// MEM v WB
wire [31:0] mem_data_out;
data_memory dmem (
  .clk(clk),
  .mem_write(exmem_mem_write),
                       // Señal de escritura
  .read data(mem data out)
                       // Salida de memoria
);
// MEM/WB registro de pipeline (entre MEM y WB)
reg [31:0] memwb result;
reg memwb_reg_write;
reg [4:0] memwb_rd;
always @(posedge clk) begin
  // Selección del dato a escribir en el registro destino
  memwb_result <= exmem_mem_to_reg ? mem_data_out : exmem_result;</pre>
  memwb reg write <= exmem reg write;</pre>
  memwb_rd
             <= exmem_rd;
```

```
end
endmodule
```

### Fichero data\_memory.v

La data\_memory.v (memoria de datos) es un fichero que define la cantidad de palabras que almacena la memoria de datos, en este caso, se ha optado por una memoria de 1KB total, es decir, 256 palabras. Para usar el módulo, es necesaria la señal de reloj, así cómo la dirección, el dato a escribir, la señal de escritura y lectura en memoria y una variable en donde almacenar el dato leído. Los datos de memoria vienen dados por un archivo exadecimal (test/data.mem) que contiene 1KB de palabras a 0.

En el caso de que la señal de escritura en memoria esté activa, se escribe el dato en cuestión y en caso de que la señal de lecutar esté activa, se lee el dato que ocupa la dirección de memoria dada y si hay información, devuelve la lectura de todo 0. Cómo última adición a este fichero, hay una tarea que se encarga de mostrar las primeras 16 palabras (64 bytes), esto con el objetivo de mostrar los resultados en pruebas futuras.

data\_memory.v:

```
module data_memory (
    input clk,
    input [31:0] addr,
    input [31:0] write data,
    input mem read,
    input mem_write,
    output reg [31:0] read_data
);
    // Memoria de 256 palabras de 32 bits (1 KB total)
    reg [31:0] memory [0:255];
    // Carga inicial desde archivo hexadecimal
    initial begin
        $readmemh("test/data.mem", memory);
    end
    // Escritura en flanco de subida si mem write está activo
    always @(posedge clk) begin
        if (mem_write) begin
            memory[addr[9:2]] <= write data; // Dirección alineada por palabra</pre>
        end
    end
    // Lectura combinacional si mem read está activo
    always @(*) begin
        if (mem_read) begin
            read data = memory[addr[9:2]];
        end else begin
            read_data = 32'b0;
        end
    end
```

### Fichero immediate\_generator.v

El fichero immediate\_generator (generador de inmediatos) contiene un módulo al que se le pasa una instrucción de 32 bits, se extrae el código de operación y dependiendo del mismo, se clasifica por tipo de instrucción (I, S, B, J).

immediate\_generator.v:

```
module immediate generator (
                         // Instrucción de 32 bits
    input [31:0] instr,
    output reg [31:0] imm // Valor inmediato
);
    wire [6:0] opcode = instr[6:0]; // Extraer el opcode de la instrucción
    always @(*) begin
        case (opcode)
            // I-type
            7'b0000011, 7'b0010011:
                imm = {{20{instr[31]}}, instr[31:20]};
            // S-type
            7'b0100011:
                imm = {{20{instr[31]}}, instr[31:25], instr[11:7]};
            // B-type
            7'b1100011:
                imm = {{19{instr[31]}}, instr[31], instr[7], instr[30:25],
instr[11:8], 1'b0};
            // J-type
                imm = {{11{instr[31]}}, instr[31], instr[19:12], instr[20],
instr[30:21], 1'b0};
            default:
                imm = 32'b0;
        endcase
    end
endmodule
```

### Fichero instruction\_memory.v

Este fichero contiene la memoria de instrucciones, para el uso de su módulo es necesaria la dirección de la instrucción a leer y una variable para almacenar dicha instrucción una vez se obtenga. El tamaño de la memoria de instrucciones, de manera similar a la memoria de datos, es de 1KB, es decir, 256 palabras, las instrucciones vienen dadas por el fichero con nombre (test/program.mem) en donde las primeras líneas tienen lo siguiente:

program.mem:

```
00a00093
         // addi x1, x0, 10
                             ; x1 = 10
                             ; x2 = 20
01400113 // addi x2, x0, 20
0020813
         // add x3, x1, x2
                             x3 = x1 + x2 = 30
00312023
         // sw x3, 0(x2)
                             ; mem[20] = x3
00012183 // lw x3, 0(x2)
                             x3 = mem[20]
0000006f
         // jal x0, 0
                             ; bucle infinito
00000013
         // nop
00000013
         // nop
```

Una vez obtenida la instrucción, se muestran por orden las 3 primeras instrucciones cómo depuración de que el procesador lee correctamente las mismas. Por último se alinea a 4 bytes la memoria.

instruction\_memory.v:

```
module instruction_memory (
                         // Dirección de la instrucción
    input [31:0] addr,
    output [31:0] instruction // instrucción leída
);
    reg [31:0] memory [0:255]; // Memoria de inst. de 256 palabras
    initial begin
        // Obtener las instrucciones de memoria y realizar prints de depuración
     initial begin
        $readmemh("test/program.mem", memory);
        $display("\n==== INSTRUCCIONES CARGADAS ====");
        $display("0: %h", memory[0], " -> addi x1, x0, 10");
        $display("1: %h", memory[1], " -> addi x2, x0, 20");
        $display("2: %h", memory[2], " -> add x3, x1, x2");
        $display("3: %h", memory[3], " -> sw x3, 0(x2)");
        $display("4: %h", memory[4], " -> lw x3, 0(x2)");
        $display("5: %h", memory[5], " -> jal x0, 0");
        $display("6: %h", memory[6], " -> nop");
    end
    // Realizar un alineado de 4 bytes
    assign instruction = memory[addr[9:2]];
endmodule
```

### Fichero reg\_file.v

El fichero reg\_file.v se encarga de obtener las salidas registros pertenecientes a la fuente 1 y 2 del banco de registros, para ello es necesario pasarle dos parámetros para guardar la salida de los registros, así cómo los registros fuentes (dirección) y el destino y una señal de activación de escritura en registro. Por último, se realiza una tarea para imprimir los primero registros de la simulación a método de depuración del correcto funcionamiento del procesador.

reg\_file.v:

```
module reg file (
   input clk,
                        // Reloj del sistema
   input [4:0] rs1,
                       // Registro fuente 1
   input [4:0] rs2,
                        // Registro fuente 2
   input [4:0] rd,
                        // Registro destino
   input [31:0] rd_data, // Dato a escribir en el registro destino
   output [31:0] data1, // Salida del registro fuente 1
   output [31:0] data2 // Salida del registro fuente 2
);
   reg [31:0] registers[0:31];
   // Asignación de los datos a los registros fuente
   assign data1 = registers[rs1];
   assign data2 = registers[rs2];
   integer i;
   initial begin
       for (i = 0; i < 32; i = i + 1) begin
           registers[i] = 0;
       end
   end
   always @(posedge clk) begin
       if (reg_write && rd != 0)
           registers[rd] <= rd data;</pre>
   end
   // Task para imprimir los registros en la simulación
   task print_registers;
       integer j;
       begin
           $display("==== Banco de registros ====");
           for (j = 0; j < 16; j = j + 1) begin
              $display("x%0d = %0d", j, registers[j]);
           end
       end
   endtask
endmodule
```

### Fichero cpu testbench.v

Este fichero ejecuta una prueba del procesador, para ello, se define una escala de tiempo de 1ns/1ps además de instanciar el DUT (Device Under Test) con su propio clk y su reset, el reloj se inicializa con un periodo de 10ns y el proceso principal de prueba consiste en ejecutar el programa y tras esperar a que acaben de ejecutarse las instrucciones, el programa imprime un mensaje de estado final del procesador y llama a las tareas creadas en instruction\_memory.v y data\_memory.v para mostrar su estado.

cpu\_testbench.v:

```
`timescale 1ns / 1ps
module cpu_testbench;
   // Señales de testbench
    reg clk;
    reg reset;
    // Instancia del DUT (Device Under Test)
    cpu uut (
        .clk(clk),
        .reset(reset)
    );
    // Generador de reloj: periodo de 10 ns
    always begin
       \#5 clk = \simclk;
    end
    // Proceso principal de prueba
    initial begin
        // Inicialización
        clk = 0;
        reset = 1;
        // Espera un par de ciclos con reset activo
        #20;
        reset = 0;
        // Espera suficiente para que se ejecuten instrucciones
        #5000000;
        // Imprime registros y memoria
        $display("\n==== ESTADO FINAL DEL PROCESADOR ====");
        uut.rf.print_registers();  // Banco de registros
        uut.dmem.print_memory();
                                     // Memoria de datos
        // Finaliza la simulación
        $finish;
    end
endmodule
```

### Diagrama del procesador RISC-V creado:



Para ejecutar las pruebas del procesador, sólo se ha decargar el proyecto y realizar los pasos siguientes:

```
cd ./RISCV_Architecture
iverilog -o cpu_testbench.vvp src/*.v test/cpu_testbench.v
vvp cpu_testbench.vvp
```

Dichos pasos están recogidos dentro del fichero run.sh que posee la siguiente información:

```
# Locate in the project directory
cd ./RISCV_Architecture

# Project compilation
iverilog -o cpu_testbench.vvp src/*.v test/cpu_testbench.v

# Simulate
vvp cpu_testbench.vvp

# Look Waves (using $dumpfile)
gtkwave waveform.vcd
```

# Programa de prueba del procesador RISC-V creado

Para comprobar que efectivamente el procesador funciona correctamente, se carga el programa del fichero cpu\_testbench.v. Para ejecutar dicho programa de prueba, se lleva a cabo cualesquiera de los métodos anteriores (correr el run.sh o manualmente por el terminal). El resultado de dicha ejecución se ve a continuación:

### Ejecución del cpu\_testbench:

```
==== INSTRUCCIONES CARGADAS ====
0: 00a00093 -> addi x1, x0, 10
1: 01400113 -> addi x2, x0, 20
2: 002081b3 -> add x3, x1, x2
3: 00312023 \rightarrow sw x3, 0(x2)
4: 00012183 \rightarrow lw x3, 0(x2)
5: 0000006f -> jal x0, 0
6: 00000013 -> nop
==== ESTADO FINAL DEL PROCESADOR ====
==== BANCO DE REGISTROS ====
x0 = 0
x1 = 10
x2 = 20
x3 = 30
x4 = 0
x5 = 0
x6 = 0
x7 = 0
x8 = 0
x9 = 0
x10 = 0
x11 = 0
x12 = 0
x13 = 0
x14 = 0
x15 = 0
==== CONTENIDO DE LA MEMORIA DE DATOS ====
mem[0x0] = 0 (0x00000000)
mem[0x4] = 0 (0x00000000)
mem[0x8] = 0 (0x00000000)
mem[0xc] = 0 (0x00000000)
mem[0x10] = 0 (0x00000000)
mem[0x14] = 30 (0x0000001e)
mem[0x18] = 0 (0x00000000)
mem[0x1c] = 0 (0x00000000)
mem[0x20] = 0 (0x00000000)
mem[0x24] = 0 (0x00000000)
mem[0x28] = 0 (0x00000000)
mem[0x2c] = 0 (0x00000000)
mem[0x30] = 0 (0x00000000)
mem[0x34] = 0 (0x00000000)
mem[0x38] = 0 (0x00000000)
mem[0x3c] = 0 (0x00000000)
test/cpu_testbench.v:39: $finish called at 5000020000 (1ps)
```

# Implementación y emulación de una FPGA del procesador RISC-V

Se va a implementar la arquitectura del procesador creado anteriormente (arquitectura simplificada del RISC-V, segmentado y con 5 etapas de ejecución), dentro de la FPGA de Terasic llamada DE0-Nano, que utiliza la familia Cyclone IV de Altera (ahora Intel). Para dicha implementación se va a utilizar el software proporcionado por Intel llamado Quartus II, en la versión 13.1 Web edition (última versión con soporte para la FPGA mencionada).

#### Placa utilizada: FPGA DE0-Nano:



Para llevar a cabo el proyecto es de necesario conocimiento saber el código de la FPGA a utilizar, en el caso de la DEO-Nano con el Altera Cyclone IV, se va a utilizar el EP4CE22F17C6, cuyo único cambio respecto a la FPGA física es que no posee el sufijo N, dado sufijo indica que es sin plomo, así que no afecta al flujo normal de trabajo que se va a realizar para cargar el programa en la FPGA ni cambia sun funcionamiento.

El dispositivo en cuestión posee las siguientes características:

Familia: Ciclone IV E.Lógica: 22.320 LEs.

Encapsulado: FBGA 256 F17 (17x17mm).

Ritmo: Grado de ritmo "6".

Ya conocida la nano-board a utilizar y sus características, para llevar a cabo el proyecto, se han utilizado los ficheros Verilog creados anteriormente, indicando el fichero cpu.v cómo el Top-module del proyecto, es decir, el main del mismo.

Una vez se hayan puesto los ficheros Verilog que designan la arquitectura y funcionamiento del procesador y se haya configurado el cpu.v cómo Top-module, se ha de configurar la señal de reloj y la de reset a uno de los pines físicos de la placa DE0-Nano que estén configurados para su funcionamiento, los pines elegidos son los siguientes:

- **Señal de Reloj:** Se ha asignado al pin físico "R8" cuyo nombre en la placa es "CLOCK\_50", posee una entrada de reloj principal a 50MHz y una señal digital de entrada con tolerancia de 3.3V LVCMOS.
- **Señal de Reset:** Se ha asignado al pin físico "P15" cuyo nombre en la placa es "KEY[0]", posee una seña activa baja, es decir, sin pulsar está a 1 y al pulsarlo, su nivel lógico pasa a 0. Su uso reinicio el sistema o los módulos lógicos cómo FSMs y/o contadores.

Para la modificación de los pines de manera manual dentro de al FPGA, y utilizando el software de Intel anteriormente mencionado, se ha accedido a la ventana del "PinPlanner" proporcionada por el programa, eliginedo las señales definidas en el proyecto creado (clk y reset, respectivamente) y buscando en la lista los pines en cuestión (alternativamente, se puede pinchar sobre los pines mirando el esquema lógico de la placa).

### Utilidad "PinPlanner" tras la asignación de pines:



Ya configurados los pines físicos del proyecto a los pines de la placa, se ha de comprobar el acceso a la placa en sí, es decir, comprobar que se puede conectar mediante el USB-Blaster, para ello, se ha de entrar en la utilidad proporcionada por el programa llamada "Programmer" y en la pestaña "Hardware Setup", una vez dentro, en el apartado llamado "Currently selected hardware" buscar la opción "USB-Blaster [USB-x]".

En caso de que no aparezca la opción "USB-Blaster [USB-x]", se ha de comprobar si dicho USB es reconocido y tiene el driver instalado en el dispositivo, para ello (en caso de estar utilizando un SO de windows), se ha de acceder al administrador de dispositivos y comprobar si se reconoce el dispositivo en el

apartado de "Otros dispositivos" o "USB devices" cómo "USB-Blaster" o "unknown device". Realizadas las comprobaciones, y con objetivo de actualizar el driver, al realizar la instalación completa del software de Intel, debe existir una ruta tal que: C:\Altera\13.1\quartus\drivers y dentro, deberían haber dos carpetas, una para los drivers del USB-Blaster I y otros para el USB-Blaster II. Instalar los controladores pertinentes.

Con los controladores instalados, probar a conectar otra vez el el "USB-Blaster [USB-x]" dentro de la pestaña "Hardware Setup". Si todo se ha realizado correctamente, marcar la opción de "Auto-detect" dentro de la utilidad "Programmer" del software, una vez realizado, ya debe estar correctamente configurado y listo para cargar.

### Utilidad "Programmer" tras la configuración:



El proyecto está ubicado dentro de una carpeta llamada "RISCV\_FPGA\_Project" que contiene todo lo necesario para la ejecución del mismo, contiene lo siguiente:

Con todo configurado correctamente, y con el USB-Blaster conectado al dispositivo y a la placa (DE0-Nano), se va a proceder a la carga de la arquitectura del procesador creado dentro de la propia FPGA mencionada, para ello, hay que acceder al apartado de "Processing" y pulsar "Start compilation", si se ha realizado todo correctamente, no debería saltar ningún error en el log de la compilación.

### Compilación del proyecto en el Intel Quartus II:



Una vez compilado el proyecto de manera exitosa, deben aparecer en la carpeta llamada "output\_files", los siguientes ficheros:

- Archivo.sof: Es la imagen de la RAM de la FPGA, sirve para programar temporalmente la misma.
- Archivo.pof: Es la imagen de la Flash (no volátil), sirve cómo configuración permanente (si hay Flash).
- Archivo.map.rpt: Es el informe de síntesis que verifica la lógica creada.
- **Archivo.fit.rpt:** Es el informe de asignación física y verifica el uso de recursos.
- Archivo.sta.rpt: Es el informe del timing que verifica que se cumplan las restricciones del reloj.
- Archivo.pin: Es la lista de pines, sirve para asignar correctamente los switches y LEDs.
- Archivo.qsf: Es la configuración del proyecto, guarda pines, clocks, entre otros.

# Carga y validación de un código C en la FPGA

Cómo comprobación de que se ha cargado correctamente la arquitectura RISC-V creada, se realiza la carga y posterior ejecución de un código en C cuyo trabajo es mandar una cadena de texto por el UART (Universal Asynchrous Receiver-Transmitter), que convierte los datos paralelos con los que trabaja la CPU en datos serie para transmitir mediante un único cable TX y recibir datos por un único cable RX, ambos hay que asignarlos a un Pin, para ello, haciendo uso de la utilidad "PinPlanner" del Quartus II, se asignan tal que:

 TX: Se conecta al pin D12 del conector GPIO de la DE0-Nano, que es un pin de propósito general que se puede programar cómo salida o entrada digital, en este caso, se usa cómo salida digital para transmitir datos por el canal UART.

• **RX:** Se conecta al pin F13 del conenctor GPIO de la DE0-Nano, que, de igual manera que el D12, es un pin de propósito general, en este caso, programado cómo entrada de datos por el canal UART.

### Nuevos Pines para el uso del canal UART:



Ya asignados los pines para la entrada y salida de datos mediante el UART, se ha de volver a compilar y cargar el programa dentro de la FPGA (véase apartado anterior). Ya cargada la nueva arquitectura en la FPGA y con el objetivo de organizar los códigos de ejecución, se ha creado una carpeta Resources dentro del proyecto en la que se encontrará el código base en C y en otros formatos que se explicarán mñás adelante.

#### Código de prueba en C, test.c:

Para compilar el código creado, se ha de acceder a un terminal, siturase en la carpeta donde está el proyecto y tras lo anterior, se debe ejecutar el fichero en donde se encuentra el compilador de C para RISC-V con los ficheros a utilizar (el linker para las pruebas no es obligatorio), el código C y el .elf del programa.

Pese a no ser necesario poara el código del test, se va a crear el link.ld ya que va a ser necesario posteriormente para el correcto funcionamiento en los códigos representativos de la automoción y de la IA.

Info del fichero link.ld:

El link.ld (linker script) sirve para que el enlazador de GCC dónde y cómo ubicar cada sección del programa en la memoria del sistema embebido cargado en la FPGA.

Para cargar el código en la arquitectura que se ha llevado a cabo, se ha ce compilar primero mediante el riscv64-gcc que viene con la instalación del software de Intel Quartus II, para ello hacer lo siguiente

#### Compilar programa en C:

```
riscv64-unknown-elf-gcc -march=rv32i -mabi=ilp32 -Os -nostdlib -ffreestanding "-
Wl,-e,_start" -T link.ld -o test.elf test.c
```

Ya compilado el código y obtenido su formato .elf, se va a obtener su fichero .asm (ensamblador), en el caso del estudio, no se va a usar en sí, pero es necesario si se quiere ver la conversión del código C a ensamblador.

### Obtener el Assembly del test.elf:

```
riscv64-unknown-elf-objdump -d test-elf > test.asm
```

Por último, se va a obtener el binario del test.elf para después, mediante un script de python llamado "Convert\_bin\_to\_mem.py" convertirtlo a un fichero .mem y cargarlo directamente en la memoria de la FPGA y ejecutarlo desde ahí.

### Obtener los binarios del test.elf:

```
riscv64-unknown-elf-objcopy -O binary -j .text test.elf test.bin
```

Para convertirlo mediante el script creado en python, es necesario, primeramente, tener python instalado, y posteriormente, por terminal hacer lo siguiente:

### Pasar el binario a .mem:

```
python Convert_bin_to_mem.py
```

### Convert\_bin\_to\_mem.py:

```
# Abrir el fichero de binarios cómo lectura
with open('test.bin', 'rb') as f:
    data = f.read()

# Escribir el nuevo fichero .mem
with open('test.mem', 'w') as f:
    for i in range(0, len(data), 4):
        word = data[i:i+4]
        # Little endian to int
        val = int.from_bytes(word, 'little')
        f.write(f"{val:08x}\n")
```

Una vez realizados todos los pasos anteriores, la carpeta "Resources" debe quedar de la siguiente manera:

- Iván Pérez Díaz.
- Arquitectura de Computadores.
- Escuela de Ingeniería Informática.
- Universidad de Las Palmas de Gran Canaria.



