

# Memoria

Sistemas Electrónicos para la Automatización Docente: Jorge Romero Sánchez

# Práctica: Señales Resueltas

Izan Amador Bustos: izan.amador@uma.es Grado en Ingeniería Electrónica, Robótica y Mecatrónica

5 de Julio de 2023 Práctica: Señales Resueltas





# Contenido

| 1 Especificaciones |                                                        |   |  |  |  |  |  |
|--------------------|--------------------------------------------------------|---|--|--|--|--|--|
| 2                  | Estudio teórico                                        |   |  |  |  |  |  |
|                    | 2.1 Sobre la asignación concurrente de señales en VHDL | 4 |  |  |  |  |  |
|                    | 2.2 Lógica Resuelta y no resuelta                      | 4 |  |  |  |  |  |
| 3                  | Diseño                                                 |   |  |  |  |  |  |
|                    |                                                        | 5 |  |  |  |  |  |
|                    | 3.2 Test Bench                                         | 6 |  |  |  |  |  |
| 4                  | Simulación abortada                                    |   |  |  |  |  |  |
|                    | 4.1 Test Bench                                         | 7 |  |  |  |  |  |
|                    | 4.2 Error                                              | 8 |  |  |  |  |  |
| 5                  | Simulación sin errores                                 | 8 |  |  |  |  |  |
|                    | 5.1 Test Bench                                         | 8 |  |  |  |  |  |
|                    | 0                                                      | 9 |  |  |  |  |  |
| 6                  | Primera cuestión                                       | 9 |  |  |  |  |  |
| 7                  | Segunda cuestión                                       | 9 |  |  |  |  |  |





# Lista de figuras

| 1<br>2<br>3<br>4 | Circuito explicativo para el concepto de función de resolución |   |
|------------------|----------------------------------------------------------------|---|
|                  | Lista de códigos                                               |   |
| 1                | Mis_tipos                                                      |   |
| 2                | Test bench original                                            | 7 |
| 3                | Fragmento del test bench abortado                              |   |
| 4                | Fragmento del test bench simulado                              | 3 |



# 1. Especificaciones

- Explicar en detalle en un estudio previo, cómo funciona el código suministrado (para la memoria).
- Generar un proyecto en Vivado para ejecutar la simulación.
- ¿Qué significan las líneas: "Esta línea no compilará"?.
- ¿En qué tipo de circuitos se puede utilizar la lógica resuelta con múltiples drivers?
- Elaborar un informe que ilustre el procedimiento de diseño, simulación, respondiendo a las 2 cuestiones. Podéis utilizar capturas de pantalla de los cronogramas de simulación.

# 2. Estudio teórico

## 2.1. Sobre la asignación concurrente de señales en VHDL

Existen dos tipos de asignación de señales en VHDL:

- **Concurrente**: ocurre a nivel de arquitectura y no depende del orden de escritura.
- **Secuencial**: ocurre a nivel de proceso y depende del orden de escritura.

Si hay una asignación múltiple a nivel de arquitectura, se producen un número de drivers equivalente al número de procesos fuentes y la asignación se considera incorrecta si la señal no es del tipo resuelta.

Además, la decisión de cómo se actualiza el driver no depende del orden, si no de la función de resolución de la lógica resuelta en cuestión.

## 2.2. Lógica Resuelta y no resuelta

Un ejemplo sencillo para entender el concepto de función de resolución es establecer un paralelismo con un circuito electrónico:



Figura 1: Circuito explicativo para el concepto de función de resolución

Cuando dos señales que provienen de nodos diferentes confluyen en el mismo nodo, existe una función de resolución que decide la asignación de la señal de salida, que se conoce como **Leyes de Kirchoff**.



De manera similar al ejemplo de la Figura 1, es necesario una lógica que permita la resolución de la asignación concurrente de señales en VHDL. Esta función de resolución se implementa mediante una tabla que expresa las diferentes salidas en función de las relaciones de las posibles confluencias de asignaciones en la entrada.

Para la librería std\_logic esta es la tabla de la función de resolución:

|             | 1 | טי'  | 'X'  | 101  | 11'  | \Z'  | \W'  | 'L'  | `H'  | \-' |
|-------------|---|------|------|------|------|------|------|------|------|-----|
| 1777        | 7 |      |      |      |      |      |      |      |      |     |
|             |   |      |      |      |      | יטי, |      |      |      |     |
| \X'         | 1 | יטי, | 'X', | 'X' |
| 10'         | 1 | יטי, | 'X', | '0', | 'X', | '0', | '0', | '0', | '0', | 'X' |
| 11'         | 1 | יטי, | 'X', | 'X', | '1', | '1', | '1', | '1', | '1', | 'X' |
| \Z'         | 1 | יטי, | 'X', | '0', | '1', | 'Z', | 'W', | 'L', | 'H', | 'X' |
| \W'         | 1 | יטי, | 'X', | '0', | '1', | 'W', | 'W', | 'W', | 'W', | 'X' |
| 'L'         | 1 | יטי, | 'X', | '0', | '1', | 'L', | 'W', | 'L', | 'W', | 'X' |
| <b>\H</b> ' | 1 | יטי, | 'X', | '0', | '1', | 'H', | 'W', | 'W', | 'H', | 'X' |
| 1-1         | 1 | יטי, | 'X', | 'X' |

Figura 2: Tabla de la función de resolución de la librería std\_logic

En la que se codifica la salida dependiendo de las dos señales de entrada que haya que resolver.

#### **Requisitos**

Para que una función de resolución sea implementable cabe destacar que es fundamental que se cumplan tres propiedades:

- Conmutatividad: f(a, b) = f(b, a)
- Asociatividad: f[(a, b), c] = f[a, f(b, c)]
- **Elemento neutro** f(e, a) = f(a, e) = a

Por lo tanto, si no se cumplen las tres propiedades, la tabla se no se consideraría de resolución, dando lugar al concepto de **lógica no resuelta**.

Es imprescindible tener en cuenta las propiedades anteriores a la hora de diseñar un tipo de lógica resuelta.

#### 3. Diseño

#### 3.1. Paquete Mis\_Tipos

```
1
       Package Mis_Tipos is
        -- En este paquete defino mis tipos de datos constantes
        -- y señales globales, subprogramas, etc.
         type Mi_Logica is ('U', 'O', '1', 'X'); -- La lógica base no resuelta
6
         type Mi_Logica_Vector is array(Natural range <>) of Mi_Logica;
8
          - La función de resolución cumple la Conmutativa. Asociativa y Elemento Neutro
         function Resuelve(x : Mi_Logica_Vector)
10
11
12
         subtype Mi_Logica_Resuelta is Resuelve Mi_Logica; -- El tipo resuelto como
13
14
       end Mis Tipos; -- subtipo del tipo base.
```



```
package body Mis_Tipos is -- Aquí defino el cuerpo de los subprogramas
 17
 18
                                                     function Resuelve(x : Mi\_Logica\_Vector) return Mi\_Logica is
 19
                                                                 type Tabla is array(Mi_Logica range {}^{\mathsf{U}}{}^{\mathsf{U}} to {}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}} , Mi_Logica range {}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}} to {}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{\mathsf{U}}{}^{
 20
 21
                                                                                                                                                                                                                                      -- 'U' 'O' '1' 'X'
 23
 24
                                                                  constant Operacion : Tabla := (('U', 'O', '1', 'X'), --/'U'
                                                                                                                                                                                                                                               ('0', '0', 'X', 'X'), --/'0'
('1', 'X', '1', 'X'), --/'1'
('X', 'X', 'X', 'X')); --/'X'
 25
 26
  27
                                                               variable Parcial : Mi_Logica := 'U'; -- El valor inicial es importante:
 28
 29
  30
                                                     begin -- Siempre es el Elemento Neutro.
31
 32
                                                               for i in x'Range loop
 33
                                                                     Parcial := Operacion(Parcial, x(i)); -- Recursión con propiedades:
                                                -- Asociativa: f(f(x,y),z)=f(x,f(y,z))
  35
                                                               end loop; -- Conmutativa: f(x,y)=f(y,x)
  36
 37
                                                               return Parcial:
 38
 39
                                                      end Resuelve;
  41
                                                      end Mis_Tipos;
```

Código 1: Mis\_tipos

En el paquete *Mis\_Tipos*, se pretende definir una lógica base no resuelta, llamada *Mi\_Lógica*, y un subtipo llamado *Mi\_Logica\_Resuelta* que sí se encuentre resuelto, mediante una función de resolucion llamada *Resuelve*.

Para comprobar si la función es efectivamente de resolución, se ha de comprobar que la tabla cumple las propiedades de asociatividad, conmutatividad, y elemento neutro, como es el caso.

Cabe destacar que existen dos valores *X* y *U*, en la definición del tipo *Mi\_Logica*, que no permitirían la síntesis del sistema.

Al final de la función se incluye un bucle for que sirve para indexar el valor de la solución de cada combinación de la tabla *Operacion*, obteniendo por ejemplo:

- U:= Operacion(U,U)
- 0 := Operacion(U,0)
- X := Operacion(0,X)
- X := Operacion(X,X)

Es importante establecer un valor inicial ya que se trata de una indexación recursiva y debe de establecerse un valor predeterminado.

# 3.2. Test Bench

```
library IEEE;
use work.Mis_Tipos.all; -- La biblioteca lógica WORK es implícita en cada diseño.

entity Mi_Logica_TB is -- Por tanto todos mis packages pertenecen a ella.

end Mi_Logica_TB;

7
```



```
8
        architecture Comportamiento of Mi_Logica_TB is
9
         signal s_sr : Mi_Logica := 'U'; -- Señales sin resolver (sr).
signal s_r : Mi_Logica_Resuelta := 'U'; -- Señales resueltas (r).
10
11
12
13
14
15
          Bus_End_Point_1 : process -- Fuente 1 para la señal resuelta (genera un driver).
16
17
           -- ¡Esta línea no compilará!
          s_sr <= '0' after 5 ns, '1' after 10 ns, 'X' after 12 ns;
18
19
           s_r <= '0' after 5 ns, '1' after 10 ns, 'X' after 20 ns;
20
            wait;
          end process Bus_End_Point_1;
21
22
         {\tt Bus\_End\_Point\_2: process \ --Fuente \ 2 \ para \ la \ se\~nal \ resuelta \ (otro \ driver).}
23
24
25
            -- ¡Esta línea no compilará;!
          s_sr <= '0' after 5 ns, '1' after 12 ns, 'X' after 15 ns;
27
           s_r <= '0' after 5 ns, '1' after 12 ns, 'X' after 15 ns;
28
29
         end process Bus_End_Point_2;
30
31
        end Comportamiento;
```

Código 2: Test bench original

#### El archivo del banco de pruebas pretende comparar ambas lógicas.

De esta manera, se define una señal sin resolver y una señal resuelta para comparar su comportamiento mediante la asignación desde distintas fuentes. Ambas fuentes generan drivers que deben de ser resueltos mediante su correspondiente función de resolución.

## 4. Simulación abortada

#### 4.1. Test Bench

```
1
       architecture Comportamiento of Mi_Logica_TB is
2
                       : Mi_Logica := 'U'; -- Señales sin resolver (sr).
: Mi_Logica_Resuelta := 'U'; -- Señales resueltas (r).
         signal s_sr : Mi_Logica
3
         signal s_r
4
5
8
          {\tt Bus\_End\_Point\_1: process \ -- \ Fuente \ 1 \ para \ la \ se\~nal \ resuelta \ (genera \ un \ driver).}
9
10
          -- ¡Esta línea no compilará!
          s_sr <= '0' after 5 ns, '1' after 10 ns, 'X' after 12 ns;
11
          s_r <= '0' after 5 ns, '1' after 10 ns, 'X' after 20 ns;
13
14
          end process Bus_End_Point_1;
15
16
          Bus_End_Point_2 : process --Fuente 2 para la señal resuelta (otro driver).
17
          begin
18
             -- ¡Esta línea no compilará¡!
          s_sr <= '0' after 5 ns, '1' after 12 ns, 'X' after 15 ns;
20
            s_r \ll 0' after 5 ns, '1' after 12 ns, 'X' after 15 ns;
21
           wait;
22
          end process Bus_End_Point_2;
23
        end Comportamiento;
```

Código 3: Fragmento del test bench abortado



En el primer caso, la simulación es abortada ya que se produce una asignación de múltiples drivers mediante dos fuentes en un tipo de lógica no resuelta, que el compilador no sabe cómo solucionar.

#### 4.2. Error

```
ERROR: [XSIM 43-3249] File C:/Users/izans/Documents/GitHub/SEA/practical/practical.srcs/sim_l/new/Mi_Logica_TB.vhd, line 9. Unresolved signal "s_sr" is multiply driven.

INFO: [USF-XSim=69] step secults log file!'C:/Users/izans/Documents/GitHub/SEA/practical/practical.sim/sim_l/behav/xsim/elaborate.log'

ERROR: [USF-XSim=62] 'elaborate' step failed with error(s). Please check the Tcl console output or 'C:/Users/izans/Documents/GitHub/SEA/practical/practical.sim/sim_l/behav/xsim/elaborate.log'

ERROR: [USF-XSim=62] 'elaborate' step failed with error(s). Please correct the issue and retry this operation.

ERROR: [Viscon 17-39] 'launch_simulation' failed due to earlier errors.
```

Figura 3: Error de simulación

Por lo tanto en la Figura 3, se aborta la simulación, identificando el error claramente por consola.

# 5. Simulación sin errores

#### 5.1. Test Bench

```
architecture Comportamiento of Mi_Logica_TB is
 2
                           : Mi_Logica := 'U'; -- Señales sin resolver (sr).
: Mi_Logica_Resuelta := 'U'; -- Señales resueltas (r).
 3
          signal s_sr : Mi_Logica
          signal s_r
 5
 6
          Bus_End_Point_1 : process -- Fuente 1 para la señal resuelta (genera un driver).
 9
10
             - ¡Esta línea no compilará!
          s_sr <= '0' after 5 ns, '1' after 10 ns, 'X' after 12 ns;
11
           s_r <= '0' after 5 ns, '1' after 10 ns, 'X' after 20 ns;
12
14
15
          Bus_End_Point_2 : process --Fuente 2 para la señal resuelta (otro driver).
16
17
          -- ¡Esta línea no compilará¡!
-- s_sr <= '0' after 5 ns, '1' after 12 ns, 'X' after 15 ns;
18
19
           s_r <= '0' after 5 ns, '1' after 12 ns, 'X' after 15 ns;
20
21
22
          end process Bus_End_Point_2;
23
        end Comportamiento;
```

Código 4: Fragmento del test bench simulado

Para resolver el error de compilación, **es necesario eliminar la asignación múltiple mediante distintas fuentes en la lógica no resuelta**. Para ello, el único cambio necesario es comentar una de las dos líneas de la asignación de la lógica no resuelta.

De esta manera, la señal con la lógica resuelta no presenta ningún problema con la asignación de múltiples drivers y se elimina la asignación múltiple en la no resuelta, resultando en una simulación exitosa.



# 5.2. Cronograma de simulación



Figura 4: Cronograma de simulación

En el cronograma de la simulación de la Figura 4, se puede apreciar cómo se realizan las asignaciones pertinentes definidas en el archivo del banco de pruebas en los tiempos que corresponden.

En primer lugar ambas señales se encuentran al valor lógico indefinido U, para después alterar sus valores entre 0,1 y X, en función de los retardos asignados.

## 6. Primera cuestión

#### ¿Qué significan las líneas: "Esta línea no compilará"?

Significa que el compilador abortará la simulación al encontrarse con una asignación concurrente de múltiples drivers desde distintas fuentes con un tipo de lógica no resuelta que no presenta una función de resolución que permita solucionar la concurrencia entre ambas asignaciones.

# 7. Segunda cuestión

#### ¿En qué tipo de circuitos se puede utilizar la lógica resuelta con múltiples drivers?

Existen circuitos en los que la lógica resuelta con múltiples drivers puede ser necesaria, por ejemplo en el caso de las señales que van a ser manipuladas por diferentes procesos para lectura o escritura.

En concreto, en una microcomputadora, el bus de comunicaciones entre los distintos elementos de la misma, debe de tener múltiples drivers que deben de ser resueltos mediante una lógica, para realizar la correcta interconexión entre la memoria, CPU, periféricos etc.

Principalmente se pueden utilizar en comunicaciones.