

## Memoria

Sistemas Electrónicos para la Automatización Docente: Jorge Romero Sánchez

# Práctica: Señales Resueltas

Jorge Benavides Macías: jorge2@uma.es Grado en Ingeniería Electrónica, Robótica y Mecatrónica

5 de Julio de 2023 Práctica: Señales Resueltas





## Contenido

|   | Especificaciones                                       |   |
|---|--------------------------------------------------------|---|
| 2 | Estudio teórico                                        | 4 |
|   | 2.1 Sobre la asignación concurrente de señales en VHDL |   |
|   | 2.2 Lógica Resuelta y no resuelta                      | 5 |
| 3 | Diseño                                                 |   |
|   | 3.1 Paquete Mis_Tipos                                  | 5 |
|   | 3.2 Test Bench                                         |   |
| 4 | Simulación abortada                                    | 7 |
|   | 4.1 Test Bench                                         |   |
|   | 4.2 Error                                              |   |
| 5 | Simulación sin errores                                 |   |
|   | 5.1 Test Bench                                         |   |
|   | 5.2 Cronograma de simulación                           | 8 |
| 6 | Cuestiones                                             | 9 |





# Lista de figuras

| 1<br>2<br>3<br>4 | Circuito eléctrico con dos fuentes de señal seno | 5<br>8 |
|------------------|--------------------------------------------------|--------|
|                  | Lista de códigos                                 |        |
| 1                | Asignación concurrente en VHDL                   | 4      |
| 2                | Paquete Mis_tipos: Implementa un tipo resuelto   | 6      |
| 3                | Test bench original                              | 7      |
| 4                | Fragmento del test bench abortado                | 7      |
| 5                |                                                  | R      |



# 1. Especificaciones

- Explicar en detalle en un estudio previo, cómo funciona el código suministrado (para la memoria).
- Generar un proyecto en Vivado para ejecutar la simulación.
- ¿Qué significan las líneas: "Esta línea no compilará"?.
- ¿En qué tipo de circuitos se puede utilizar la lógica resuelta con múltiples drivers?
- Elaborar un informe que ilustre el procedimiento de diseño, simulación, respondiendo a las 2 cuestiones. Podéis utilizar capturas de pantalla de los cronogramas de simulación.

## 2. Estudio teórico

## 2.1. Sobre la asignación concurrente de señales en VHDL

```
architecture concurrencia of memoria is

Signal s: Mi_Logica_Resuelta; -- tipo

resuelto

Begin

-- 2 asignaciones concurrentes. 2 fuentes.

s <= a xor b after 1 ns;

s <= b nor x after 2 ns;

end;
```

Código 1: Asignación concurrente en VHDL

La asginación concurrente permite asignar a una señal un valor desde múltiples fuentes, que a nivel de código se representa como una asignación en dos procesos distintos<sup>1</sup> (ver Código 1); un símil dentro de la ingeniería es la confluencia de dos señales en el mismo nodo como en la Figura 1, en cualquier caso esto plantea un problema importante y es ¿Cómo gestionamos la entrada de dos fuentes distintas?



Figura 1: Circuito eléctrico con dos fuentes de señal seno.

Para solucionar este problema en electrónica analógica, se utilizan las *Leyes de Kirchhoff*. Estas leyes son una aplicación o función que permite obtener una salida para 2 o más entradas.

<sup>&</sup>lt;sup>1</sup>No debe confundirse con la asignación durante el mismo proceso que es, en esencia, la modificación del driver.



Para gestionar la concurrencia en VHDL, es necesario crear una tabla o función que determine la salida de la señal. Esta función se conoce como **función de resolución**. Sin embargo, no existe una función de resolución predefinida en VHDL. Por lo tanto, es correcto hablar de lógica resuelta y no resuelta.

## 2.2. Lógica Resuelta y no resuelta

Una lógica resuelta es aquella que cumple las siguientes propiedades:

- Conmutatividad: f(a, b) = f(b, a)
- Asociatividad: f[(a, b), c] = f[a, f(b, c)]
- Elemento neutro f(e, a) = f(a, e) = a

Estas propiedades deben cumplirse dentro de una tabla, como la de la Figura 2, que representa la función de resolución. Esta tabla contiene 9 valores que pertenecen a la *std\_logic\_1164*, no obstante, la función de resolución puede ser todo lo grande o pequeña que necesitemos, depende del tipo que utilicemos (ver Código 2).

|     | יטי ן           | 'X'  | 10'  | 11'      | \Z'      | \M\      | 'L'      | \H'      | \-/    |
|-----|-----------------|------|------|----------|----------|----------|----------|----------|--------|
| ١υ/ | ן 'ט',          | יטי. | יטי. | <br>יטי. | <br>יטי. | <br>יטי. | <br>יטי. | <br>יטי. | ויטי ו |
|     | ָיִטי',         |      |      |          |          |          |          |          |        |
|     | 'U',            |      |      |          |          |          |          |          |        |
|     | ן 'ט',<br>יט',  |      |      |          |          |          |          |          |        |
|     | ן יטי,          |      |      |          |          |          |          |          |        |
|     | 'U',            |      |      |          |          |          |          |          |        |
|     | ן 'ט',<br>ו'ט', |      |      |          |          |          |          |          |        |

Figura 2: Tabla de lógica no resuelta

#### 3. Diseño

#### 3.1. Paquete Mis\_Tipos

En el Código 2 se definen dos tipos nuevos:

- Mi\_Logica contiene dos valores sintetizables ("0" y "1") y dos no sintetizables ("X" y "U") que para esta práctica es perfecto.
- Mi\_Logica\_Vector Este tipo es un arreglo (array) de elementos de tipo Mi\_Logica, y su rango está determinado por un tipo subyacente "Natural" cuyo rango no está especificado.

A continuación se presenta la función "Resuelve" y definimos un nuevo subtipo. En el *body* del *package* se define el cuerpo de la función "Resuelve" que cuenta con un tipo *Tabla* y la operación que realizará la lógica resuelta. Dicha tabla cumple los requisitos expuestos en la Subsección 2.2.

Dado que realizamos una indexación recursiva en la "Tabla" operación con los valores de *Mi\_Logica\_Resuelta* se requiere de un valor inicial, en este caso el valor de inicialización es *U*.



```
1
        Package Mis_Tipos is
 2
        -- En este paquete defino mis tipos de datos constantes
 3
         -- y señales globales, subprogramas, etc.
 5
          type Mi_Logica is ('U', '0', '1', 'X'); -- La lógica base no resuelta.
          type Mi_Logica_Vector is array(Natural range <>) of Mi_Logica;
           -- La función de resolución cumple la Conmutativa, Asociativa y Elemento Neutro.
 8
         function Resuelve(x : Mi_Logica_Vector)
10
            return Mi_Logica;
12
          subtype Mi_Logica_Resuelta is Resuelve Mi_Logica; -- El tipo resuelto como
13
14
        end Mis_Tipos; -- subtipo del tipo base.
15
16
        package body Mis_Tipos is -- Aquí defino el cuerpo de los subprogramas.
17
18
          function Resuelve(x : Mi_Logica_Vector) return Mi_Logica is
19
             type Tabla is array(Mi_Logica range ^{\mathsf{U}\mathsf{U}^{\mathsf{I}}} to ^{\mathsf{I}}\mathsf{X}^{\mathsf{I}}\mathsf{,} Mi_Logica range ^{\mathsf{U}\mathsf{U}^{\mathsf{I}}} to ^{\mathsf{I}}\mathsf{X}^{\mathsf{I}}\mathsf{)}
20
21
              of Mi_Logica;
                                               -- 'U' 'O' '1' 'X'
22
24
             constant Operacion : Tabla := (('U', 'O', '1', 'X'), --/'U'
                                                ('0', '0', 'X', 'X'), --/'0'

('1', 'X', '1', 'X'), --/'1'

('X', 'X', 'X', 'X')); --/'X'
25
26
27
28
            variable Parcial : Mi_Logica := 'U'; -- El valor inicial es importante:
30
          begin -- Siempre es el Elemento Neutro.
31
32
            for i in x'Range loop
              Parcial := Operacion(Parcial, x(i)); -- Recursión con propiedades:
33
34
                            - Asociativa: f(f(x,y),z)=f(x,f(y,z))
            end loop; -- Conmutativa: f(x,y)=f(y,x)
37
            return Parcial;
38
39
           end Resuelve;
40
           end Mis_Tipos;
```

Código 2: Paquete Mis\_tipos: Implementa un tipo resuelto.

#### 3.2. Test Bench

El test bench es la puesta en práctica de las señales resueltas y de la lógica implementada en el Código 2. Definimos dos señales de tipo *Mi\_Logica y Mi\_Logica\_Resuelta* y dos procesos para realizar asignaciones (como se ha explicado en la Subsección 2.1)

```
use work.Mis_Tipos.all; -- La biblioteca lógica WORK es implícita en cada diseño.
3
4
       entity Mi_Logica_TB is -- Por tanto todos mis packages pertenecen a ella.
5
       architecture Comportamiento of Mi_Logica_TB is
9
                         : Mi_Logica := 'U'; -- Señales sin resolver (sr).
: Mi_Logica_Resuelta := 'U'; -- Señales resueltas (r).
10
         signal s_sr : Mi_Logica
11
         signal s_r
12
13
15
          Bus\_End\_Point\_1 : process -- Fuente 1 para la señal resuelta (genera un driver).
16
17
            -- ¡Esta línea no compilará!
           s_sr <= '0' after 5 ns, '1' after 10 ns, 'X' after 12 ns;
18
19
           s_r <= '0' after 5 ns, '1' after 10 ns, 'X' after 20 ns;
```



```
20
21
         end process Bus_End_Point_1;
22
         Bus_End_Point_2 : process --Fuente 2 para la señal resuelta (otro driver)
23
24
           -- ¡Esta línea no compilará¡!
25
          s_sr <= '0' after 5 ns, '1' after 12 ns, 'X' after 15 ns;
27
          s_r <= '0' after 5 ns, '1' after 12 ns, 'X' after 15 ns;
28
29
         end process Bus_End_Point_2;
30
       end Comportamiento;
```

Código 3: Test bench original

Para comprobar el correcto funcionamiento de las funciones de resolución en VHDL, se llevan a cabo dos simulaciones. La primera simulación puede no finalizar correctamente debido a un error de no resolución del tipo. La segunda simulación puede funcionar sin problemas.

## 4. Simulación abortada

Esta simulación no finalizará con éxito ya que el sistema no tiene la información necesaria para determinar cómo combinar las entradas para obtener la salida, es decir no está resuelta.

## 4.1. Test Bench

```
architecture Comportamiento of Mi_Logica_TB is
2
                      : Mi_Logica := 'U'; -- Señales sin resolver (sr).
: Mi_Logica_Resuelta := 'U'; -- Señales resueltas (r).
         signal s_sr : Mi_Logica
3
         signal s_r
 6
         Bus_End_Point_1 : process -- Fuente 1 para la señal resuelta (genera un driver).
8
9
           -- ¡Esta línea no compilará!
10
11
          s_sr <= '0' after 5 ns, '1' after 10 ns, 'X' after 12 ns;
12
           s_r <= '0' after 5 ns, '1' after 10 ns, 'X' after 20 ns;
13
           wait:
14
         end process Bus_End_Point_1;
15
16
         Bus_End_Point_2 : process --Fuente 2 para la señal resuelta (otro driver).
17
18
19
          s_sr <= '0' after 5 ns, '1' after 12 ns, 'X' after 15 ns;
          s_r <= '0' after 5 ns, '1' after 12 ns, 'X' after 15 ns;
20
21
           wait;
22
         end process Bus_End_Point_2;
23
       end Comportamiento;
```

Código 4: Fragmento del test bench abortado

#### 4.2. Error

El error [XSTM 43-3249] describe perfectamente lo que ocurre, indica la línea en la que está el "problema" y el error encontrado, que en este caso, es lo esperado en una señal no resuelta con múltiples drivers para s\_sr.



```
ERROR: [MSIM 43-249] File G:[Users/irans/Documents/Github/SEA/practical/practical.srcs/sim_l/new/Mi_logica_TB.vhd, line 5. Unresolved signal "s_sr" is multiply driven.

NNO: [USF-XSim-65] 'elaborate' step finished in 'l' seconds

INFO: [USF-XSim-65] Step results log file: 'C:[Users/irans/Documents/GitHub/SEA/practical.sim/sim_l/behav/xsim/elaborate.log'

RROR: [USF-XSim-62] 'elaborate' step failed with error(s). Please check the 7cl console output or 'C:['Users/irans/Documents/GitHub/SEA/practical/practical.sim/sim_l/behav/xsim/elaborate.log' file for more

ERROR: [Vised 12-4473] betacted error while running simulation. Please correct the issue and retry this operation.

ERROR: [Common 17-39] 'launch_simulation' failed due to earlier errors.
```

Figura 3: Error de simulación

## 5. Simulación sin errores

Esta simulación es correcta ya que se ha comentado una de las dos asignaciones no resueltas, por lo tanto, hemos eliminado el problema de resolución.

#### 5.1. Test Bench

```
architecture Comportamiento of Mi_Logica_TB is
 2
                          : Mi_Logica := 'U'; -- Señales sin resolver (sr).
: Mi_Logica_Resuelta := 'U'; -- Señales resueltas (r).
 3
          signal s sr
                         : Mi_Logica
 4
          signal s_r
 5
 8
          {\tt Bus\_End\_Point\_1: process \ --} \ \textit{Fuente 1 para la se\~nal resuelta (genera un driver)}.
 9
10
            -- ¡Esta línea no compilará!
          s_sr <= '0' after 5 ns, '1' after 10 ns, 'X' after 12 ns;
11
12
            s_r <= '0' after 5 ns, '1' after 10 ns, 'X' after 20 ns;
13
14
          end process Bus_End_Point_1;
15
          Bus_End_Point_2 : process --Fuente 2 para la señal resuelta (otro driver).
16
17
18
            -- ¡Esta línea no compilará¡!
19
          -- s_sr <= '0' after 5 ns, '1' after 12 ns, 'X' after 15 ns;
20
            s_r \ll 0' after 5 ns, '1' after 12 ns, 'X' after 15 ns;
21
22
          end process Bus_End_Point_2;
23
        end Comportamiento;
```

Código 5: Fragmento del test bench simulado

# 5.2. Cronograma de simulación

En el cronograma de la simulación de la Figura 4, se observa como se realizan correctamente las asignaciones. Ambas señales cuentan con un valor indefinido que va cambiado entre 0, 1 y X, según la función de resolución.



Figura 4: Cronograma de simulación



## 6. Cuestiones

## ¿Qué significan las líneas: "Esta línea no compilará"?

Estas líneas predicen el error que aparecerá cuando se realiza una asignación múltiple en una señal de lógica no resuelta, además de que la simulación abortará.

## • ¿En qué tipo de circuitos se puede utilizar la lógica resuelta con múltiples drivers?

El uso de una lógica de resolución es necesaria en aquellos circuitos en los que se comunican distintos dispositivos simultáneamente entre ellos porque cada dispositivo conectado al bus de comunicaciones es una fuente y requiere de una gestión, por ejemplo, el bus I2C o el bus CAN.