

# Memoria

Sistemas Electrónicos para la Automatización Docente: Jorge Romero Sánchez

# Trabajo Final de la asignatura: Análisis, Simulación y Síntesis de un PLC

Izan Amador Bustos: izan.amador@uma.es Grado en Ingeniería Electrónica, Robótica y Mecatrónica



# Contenido

| 1 | Espe                  | ecificaciones              | 4  |
|---|-----------------------|----------------------------|----|
| 2 | Estu                  | dio del código - FSM Moore | 4  |
|   | 2.1                   | CKE_Gen                    | 4  |
|   | 2.2                   | Debouncer                  | 4  |
|   | 2.3                   | Reg_Des                    | 4  |
|   | 2.4                   | Sincronizador              | 5  |
|   | 2.5                   | MUX_PLC                    | 5  |
|   | 2.6                   | Reg_PLC                    | 5  |
|   | 2.7                   | Mis_Tipos_PLC              | 5  |
|   | 2.8                   | FSM_PLC                    | 5  |
|   | 2.9                   | Verificación en el RTL     | 6  |
| 3 | Diseño del Test Bench |                            |    |
|   | 3.1                   | Diseño de la FSM           | 8  |
|   | 3.2                   | Diseño del código          | 9  |
| 4 | Simulación            |                            | 10 |
|   | 4.1                   | Test Bench                 | 10 |
|   | 4.2                   | Fichero de estímulos Moore | 10 |
|   | 4.3                   | Cronograma de simulación   | 10 |
|   | 4.4                   | Fichero CSV generado       | 11 |
| 5 | Sínte                 | esis                       | 11 |
| 6 |                       | KOS                        | 12 |
|   | 6.1                   | Test Bench completo        | 12 |



# Lista de figuras

| 1<br>2<br>3 | Esquemático RTL de la práctica | 7  |
|-------------|--------------------------------|----|
| 4           | Diagrama de la FSM de Moore    |    |
| 5           | Cronograma de simulación Moore |    |
| 6           | Fichero CSV Generado           | 11 |
| 7           | Esquemático RTL de la práctica | 11 |
|             | Lista de códigos               |    |
| 1           | Tabla de estado en Test Bench  | 9  |
| 2           | Tabla de salida en Test Bench  | 10 |
| 3           | Test Bench Completo            | 15 |



# 1. Especificaciones

- **Estudio previo:** Describid en detalle el PLC cuyo código se suministra, y que no puede ser modificado una vez seleccionado el estilo de FSM: Moore o Mealy, que elegisteis en la 2ª práctica.
- Como parámetros fijos el sistema tendrá k\_Max = 3 entradas, p\_Max = 4 salidas y m\_Max = 4 biestables tal y como aparece en el package *Tipos\_FSM\_PLC*. O de otra forma, con independencia de la FSM que se programe, todos tendréis que simular y sintetizar a nivel RTL el PLC con k=3(=k\_Max) entradas aunque vuestra FSM de ejemplo tenga k=1 entrada; p=4(=p\_Max) salidas aunque vuestra FSM de ejemplo tenga p=2 salidas; y m=4(=m\_Max) biestables aunque vuestra FSM de ejemplo tenga m=2 biestables.
- Generar un único proyecto en Vivado que implemente dicho PLC.
- Para la fase de simulación diseñad un único Test Bench con manejo de ficheros (modelo en Tema 5) que ilustre el funcionamiento correcto del sistema con los parámetros fijos para todos k=k\_Max, p=p\_Max y m=m\_Max: para ello se programarán en las tablas, la FSM de la 2ª práctica "Diseño, Simulación y Síntesis de una FSM en VHDL" que os corresponda.
- Generad los rebotes en la señal de Trigger como si fuese un conmutador externo de Pull-Up desde un proceso. El único código VHDL que habrá que incluir en la memoria será el del Test Bench diseñado, comentado y correctamente tabulado: cuidad el estilo de programación.
- **Sintetizad** el PLC a nivel RTL (RTL Analysis) para  $k=k\_Max$ ,  $p=p\_Max$  y  $m=m\_Max$ , para comprobar que efectivamente se corresponde con lo que representa.

# 2. Estudio del código - FSM Moore

Para la realización de la práctica, se suministran los siguientes componentes, los cuales serán analizados en esta sección.

#### 2.1. CKE Gen

La funcionalidad de este módulo es la generación de una señal de pulso de reloj con ciclo de duración a partir de la salida del módulo Debouncer.

#### 2.2. Debouncer

La finalidad de este componente es eliminar las rápidas variaciones que se producen en una señal de entrada al pulsar el botón, derivadas de la naturaleza mecánica del sistema, obteniendo únicamente los cambios de estado del mismo.

#### 2.3. Reg\_Des

Se utiliza para almacenar una señal en la entrada del sistema, dentro del componente *Sincronizador* para determinar si ha ocurrido un cambio de estado en base a los valores almacenados en el mismo. Posee un tamaño de filtro variable ajustable dependiendo de las características mecánicas del dispositivo.



#### 2.4. Sincronizador

Se compone de los módulos de *CKE\_Gen*, *Debouncer* y *Reg\_Des*, para formar un elemento sincronizador que permite el correcto funcionamiento de dispositivos físicos como botones.

### 2.5. MUX\_PLC

Se trata de un multiplexor programable para PLC, que selecciona un valor de una tabla ROM en función de una dirección de entrada y lo asigna a la salida después de un tiempo específico.

### 2.6. Reg\_PLC

En este módulo se implementa un registro de desplazamiento que desplaza a los bits hacia la derecha cuando se activa la entrada de control *des* y se actualiza en el flanco de subida del reloj.

### 2.7. Mis\_Tipos\_PLC

En este paquete se define un tipo y una serie de constantes comunes para la implementación del PLC. Se define el tipo Tabla\_FSM que se utiliza para generar una ROM, y las constantes N\_Bits\_Dato, K\_Max, p\_Max, y m\_Max se utililizan para especificar el número máximo de biestables en la FSM y los requisitos de entrada y salida del PLC.

#### 2.8. FSM\_PLC

#### **Entidad**

La salida es un vector que se corresponde con la salida de la FSM codificada, en nuestro caso, con 3 ceros más por la izquierda. Las entradas se describen a continuación:

- X: Entrada del diseño de la FSM.
- **Tabla de Estado**: almacena la codificación de los estados de la FSM tipo Moore. Se definirá en el banco de pruebas.
- **Tabla de salida**: almacena la codificación de las salidas para los distintos estados.
- Entradas de control: Clk, cke, reset, Trigger.

#### **Componentes**

En la **arquitectura**, se definen los tres componentes necesarios para la composición del sistema el *Mux\_PLC*, *Reg\_PLC*, y el *Sincronizador*.

#### Definición de señales

Se definen diferentes señales para la interconexión de los componentes, entre ellas: los *Estados y las salidas* con formato, los datos intermedios, el estado actual y estado próximo y la salida del multiplexor y del sistema.



#### Procesos de verificación de señales

Además se definen diferentes procesos pasivos para la comprobación de las especificaciones del enunciado:

- Comprueba\_2kxm y Comprueba\_2kxp: verifican las restricciones de tamaño.
- Comprueba\_TSUH: verifica el tiempo de setup y de hold.
- Comprueba\_TW: verifica la anchura de un pulso.

#### Procesos de la FSM

Se definen tres procesos Sincronizador, Clock\_enable, Reg\_PLC para el funcionamiento del sistema.

#### Ecuación de transición de estado

Se define el proceso Asignacion\_Mux, para la asignación de los datos intermedios a los estados con formato.

La *Ecuacion\_De\_Transicion\_1* selecciona a partir del estado actual todos los próximos posibles estados, mientras que la *Ecuacion\_De\_Transicion\_2* selecciona a partir de la entrada actual el próximo estado.

El proceso *Asignacion\_Proximo\_Estado* sirve para ajustar el tamaño del dato del MUX de *N\_Bits\_Dato* a *m* bits del estado.

Finalmente los procesos de *C* y *Salida\_Moore*, sirven para seleccionar la salida a partir del estado actual y proporcionar la salida de moore, respectivamente.

#### 2.9. Verificación en el RTL

Puesto que el código perteneciente a los componentes de la practica se encuentra escrito a excepción del banco de pruebas, se realiza la síntesis del sistema satisfactoriamente y se pueden observar las conexiones de los distintos componentes en el esquemático RTL.



Figura 1: Esquemático RTL de la práctica



En esta sección se va a tratar de resumir la funcionalidad del sistema desde más alto nivel.

Como se puede apreciar en la Figura 2, los estados se encuentran codificados en la tabla de estados con un tamaño de 16 filas y 32 columnas, que llegan a la ecuación de transición 1, para ser seleccionar los posibles siguientes estados.



Figura 2: Esquemático RTL de Ecuación de Transición 1 y 2

Posteriormente, en la en la ecuación de transición 2, se selecciona el estado. Al entrar en el registro, se trunca y se mantiene hasta que se active por el reloj o el trigger.



Figura 3: Esquemático RTL de Ecuación de Salida y Registro

Esa dirección, selecciona una salida determinada en la ecuación de salida que tiene como entrada la tabla



de salida. Por otra parte, esa dirección vuelve a entrar en la ecuación de transición 1. La salida del sistema, también finalmente truncada a 4 bits.

# 3. Diseño del Test Bench

#### 3.1. Diseño de la FSM

Es necesario escribir el código del banco de pruebas de la FSM realizada en la segunda práctica de la asignatura, para ello se realiza un recordatorio del diseño implementado a continuación.



Figura 4: Diagrama de la FSM de Moore

Explicación de los estados:

- A: Estado inicial. No hay bit correctos. (Y = 0)
- **B**: Un bit correcto. (Y = 0)
- **C**: Dos bits correctos. (Y = 0)
- **D**: Tres bits correctos. (Y = 0)
- E: Cuatro bits y secuencia correcta. (Y = 1)

Cuando se introduce un bit erróneo, se comprueba si la cadena de bits que ha llegado puede ser parte de una nueva secuencia correcta, por lo que no se vuelve directamente al estado inicial.

De esta manera, en los estados **B** y **D** al introducir un **cero**, se vuelve al estado inicial. Sin embargo, en el estado **C**, es posible volver a aprovechar la secuencia de **unos** sucesivos para una nueva secuencia correcta.

Por otra parte, cuando se introduce la secuencia correcta en **E**, es posible usar de nuevo los dos últimos **unos** para la siguiente comprobación de la secuencia, por lo que se vuelve al estado **C**.



# 3.2. Diseño del código

Se incluyen las tabla de estado y la tabla de salida como comentarios en el Código 1 y en el Código 2, respectivamente, para facilitar su lectura. Posteriormente se codifican en VHDL en sus respectivas señales.

```
2
          -- MOORE
 3
4
         -- Estos estados recogida del ejercicio 2
         -- Tabla_De_estados_internos
5
         -- | Z(n) | X (n) |
-- | | 1 | 0 |
6
         -- | 000 ( A ) | 0001 | 0000 |
9
         -- | 001 ( B ) | 0010 | 0000 |
10
         -- | 010 ( C ) | 0010 | 0011 |
11
         -- | 011 ( D ) | 0100 | 0000 |
         -- | 100 ( E ) | 0010 | 0000 |
12
13
         signal Tabla_De_Estado_interno : Tabla_FSM(0 to 2**m_interno-1) :=
15
16
            ((4 => '1', others => '0'),
                                                            -- Estado O
17
             (5 \Rightarrow '1', others \Rightarrow '0'),
                                                            -- Estado 1
            (5 => '1', others -> '0'), -- Estado 2
(5 => '1', 0|1 => '1', others => '0'), -- Estado 3
18
19
20
            (5 => '1', others => '0'),
21
22
                                                           -- Estado 5
23
            (others => '0').
                                                            -- Estado 6
                                                           -- Estado 7
24
            (others => '0').
25
            (others => '0'),
                                                            -- Estado 8
                                                            -- Estado 9
27
             (others => '0'),
                                                            -- Estado 10
28
             (others => '0'),
                                                            -- Estado 11
                                                           -- Estado 12
29
             (others => '0')
30
             (others => '0'),
                                                            -- Estado 13
31
            (others => '0'),
                                                            -- Estado 14
             (others => '0')
                                                            -- Estado 15
32
```

Código 1: Tabla de estado en Test Bench

El resto del código del banco de pruebas se puede encontrar en Código 3, en el que se realizan la definición de las constantes requeridas, el uso de las señales necesarias para el funcionamiento del sistema además de la configuración necesaria para el uso de ficheros en la lectura de las entradas en el banco de pruebas y la escritura en CSV.

Cabe destacar, la implementación del proceso *trigger* para la simulación los rebotes físicos del conmutador, además de los procesos de *clk*, *cke* y *reset*.

```
-- Tabla_De_Salida_interno
2
        -- | Z(n) | Y(n) |
        -- | 000 ( A ) | 0
3
        -- | 001 ( B ) | 0
        -- | 010 ( C ) | 0
        -- | 011 ( D ) | 0
         -- | 100 ( E ) | 1
8
9
        signal Tabla_De_Salida_interno : Tabla_FSM(0 to 2**m_interno-1) :=
10
          ((others => '0'),
                                                       -- Salida: 0
           (others => '0'),
                                                      -- Salida: 0
11
12
           (others => '0'),
13
           (others => '0'),
                                                      -- Salida: 0
                                                      -- Salida: 1
14
           (0 => '1', others => '0'),
15
           (others => '0'),
                                                     -- Salida: 0
16
17
           (others => '0'),
                                                       -- Salida: 0
                                                       -- Salida: 0
19
           (others => '0'),
           (others => '0'),
                                                       -- Salida: 0
```



```
21 (others => '0'), -- Salida: 0
22 (others => '0'), -- Salida: 0
23 (others => '0'), -- Salida: 0
24 (others => '0'), -- Salida: 0
25 (others => '0'), -- Salida: 0
26 (others => '0') -- Salida: 0
27 );
```

Código 2: Tabla de salida en Test Bench

# 4. Simulación

#### 4.1. Test Bench

Se incluye el archivo completo del banco de pruebas para su consulta en el Código 3.

# 4.2. Fichero de estímulos Moore

```
#Fichero de Estímulos de práctica 3 Moore
#Device Name: Discovery2NI
#Nombre: Izan Amador, Jorge Benavides
#Fecha: 11 de Enero de 2022.
# Delay Time (ns) Input (I).
# Secuencia correcta
    25 ns 001
    25 ns 001
    25 ns 000
    25 ns 001
# Secuencias aleatorias (erróneas)
# Primera secuencia
    25 ns 001
    25 ns 000
    25 ns 001
    25 ns 000
```

Se codifican una secuencia correcta y una secuencia errónea para comprobar el funcionamiento del sistema, y se adaptan los estímulos al tamaño necesario.

# 4.3. Cronograma de simulación

Se observa en la simulación el correcto funcionamiento de la FSM, ya que se obtiene un uno a la salida cuando se detecta la secuencia correcta, después de pasar por los estados pertinentes.





Figura 5: Cronograma de simulación Moore

# 4.4. Fichero CSV generado



Figura 6: Fichero CSV Generado

Se obtienen los valores esperados correspondientes al fichero de estímulos en el archivo de valores separados mediante comas.

# 5. Síntesis

Se vuelve a sintetizar el sistema y se comprueba que no existen errores en el archivo de banco de pruebas, tanto de compilación como los añadidos en los procesos de verificación.



Figura 7: Esquemático RTL de la práctica



#### 6. Anexos

# 6.1. Test Bench completo

```
-- Company: Universidad de Málaga
        -- Engineer: Izan Amador, Jorge L. Benavides
        -- Create Date: 11-01-2023
        -- Design Name: Test_Bench
 6
        -- Module Name: Test Bench - Behavioral
        -- Project Name: PLC
        -- Target Devices: Zybo
        -- Tool Versions: Vivado 2022.1
11
        -- Description: Banco de pruebas para un PLC genérico.
12
        -- Dependencies:
13
14
17
        -- Additional Comments:
18
19
20
21
        library IEEE;
22
        use IEEE.STD_LOGIC_1164.ALL;
23
        use STD.textIO.ALL;
24
        use work.Tipos_FSM_PLC.all;
                                                       -- Se importa la librería Tipos_FMS_PLC
25
                                                        -- para trabajar con el tipo Tabla_FSM,
26
                                                        -- el cual es un array de 32 bits
27
        entity Test_Bench is
        -- En el banco de pruebas no se definen puertos.
30
        end Test_Bench;
31
32
        architecture Comportamiento of Test_Bench is
33
          component FSM_PLC
                                                       -- Se instancia el componente FSM_PLC para realizar el test
                                                   -- k entradas.
-- p salidas.
-- m biestables. (Hasta 16 estados)
            generic(k : natural := 32;
                     p : natural := 32;
m : natural := 32;
36
37
                      T_DM : time := 10 ps; -- Tiempo de retardo desde el cambio de dirección del MUX hasta la actualización de la salida Q.
T_D : time := 10 ps; -- Tiempo de retardo desde el flanco activo del reloj hasta la actualización de la salida Q.
38
39
                      T_W : time := 10 ps; -- Tiempo de Setup.

T_H : time := 10 ps; -- Tiempo de Hold.

T_W : time := 10 ps); -- Anchura de pulso.
42
43
            port (x
44
                                      : in STD_LOGIC_VECTOR(k - 1 downto 0); -- x es el bus de entrada.
                                       : out STD_LOGIC_VECTOR(p - 1 downto 0); -- y es el bus de salida.
45
                    Tabla_De_Estado : in Tabla_FSM(0 to 2**m - 1); -- Contiene la Tabla de Estado estilo Moore: Z(n+1)=T1(Z(n),x(n))
Tabla_De_Salida : in Tabla_FSM(0 to 2**m - 1); -- Contiene la Tabla de Salida estilo Moore: Y(n )=T2(Z(n))
                   clk : in STD_LOGIC; -- La señal de reloj.
cke : in STD_LOGIC; -- La señal de habilitación de avance: si vale '1' el autómata avanza a ritmo de clk y si vale '0' manda Trigger.
reset : in STD_LOGIC; -- La señal de inicialización.
49
50
                                       : in STD_LOGIC); -- Señal de disparo (single shot) asíncrono y posiblemente con rebotes para hacer un avance único. Lleva un sincronizador.
51
                   Trigger
52
        end component FSM_PLC;
55
          constant semiperiodo : time   := 10 ns; -- Constante para el tiempo del reloj
          constant k_interno : natural := 3; -- Número de entradas constant p_interno : natural := 4; -- Número de salidas
56
57
          constant p_interno : natural := 4;
constant m_interno : natural := 4;
58
                                                            -- Número de biestables (16 estados
                                                            -- posibles
61
           signal x_interno : std_logic_vector(k_interno -1 downto 0) := (others => 'U'); -- Entrada
62
           \label{eq:signal y_interno : std_logic_vector(p_interno -1 downto 0) := (others => 'U'); -- Salida
                                                                                                        -- Señales de control
63
           signal reset_interno, cke_interno, Trigger_interno : std_logic := 'U';
64
                                                                                                          -- Señal del reloi
          signal clk_interno : std_logic := '0';
           -- MOORE
69
           -- Estos estados recogida del ejercicio 2
70
           -- Tabla_De_estados_internos
           -- | Z(n) | X (n) |
```



```
73
          -- | 000 ( A ) | 0001 | 0000 |
          -- | 001 ( B ) | 0010 | 0000 |
 74
          -- | 010 ( C ) | 0010 | 0011 |
 75
 76
          -- | 011 ( D ) | 0100 | 0000 |
 77
          -- | 100 ( E ) | 0010 | 0000 |
 79
          signal Tabla_De_Estado_interno : Tabla_FSM(0 to 2**m_interno-1) :=
 80
 81
            ((4 \Rightarrow '1', others \Rightarrow '0'),
                                                          -- Estado O
             (5 => '1', others => '0'),
                                                         -- Estado 1
 82
             (5 => '1', 0|1 => '1', others => '0'),
 83
                                                         -- Estado 2
             (6 => '1', others => '0'),
 85
             (5 => '1', others => '0'),
 86
                                                        -- Estado 5
 87
             (others => '0').
             (others => '0').
 88
                                                          -- Estado 6
 89
             (others => '0'),
                                                         -- Estado 7
 91
             (others => '0'),
                                                          -- Estado 9
 92
             (others => '0'),
                                                          -- Estado 10
                                                          -- Estado 11
 93
             (others => '0').
                                                         -- Estado 12
 94
             (others => '0'),
 95
             (others => '0'),
                                                          -- Estado 13
             (others => '0'),
                                                          -- Estado 14
 96
 97
             (others => '0')
 98
99
100
          -- Tabla_De_Salida_interno
         -- | Z(n) | Y(n) |
101
          -- | 000 ( A ) | 0
102
          -- | 001 ( B ) | 0
103
104
          -- | 010 ( C ) | 0
105
          -- | 011 ( D ) | 0
          -- | 100 (E) | 1
106
107
108
          signal Tabla_De_Salida_interno : Tabla_FSM(0 to 2**m_interno-1) :=
                                         -- Salida: 0
-- Salida: 0
109
             (others => '0'),
110
111
             (others => '0'),
                                                         -- Salida: 0
112
             (others => '0'),
                                                          -- Salida: 0
                                                         -- Salida: 1
113
            (0 => '1', others => '0'),
114
                                                        -- Salida: 0
116
             (others => '0'),
117
            (others => '0'),
                                                         -- Salida: 0
                                                         -- Salida: 0
             (others => '0'),
118
119
            (others => '0'),
                                                         -- Salida: O
           (others => '0'),
                                                         -- Salida: 0
120
121
             (others => '0'),
                                                         -- Salida: 0
123
             (others => '0'),
124
             (others => '0'),
                                                          -- Salida: 0
                                                          -- Salida: 0
             (others => '0')
125
126
127
128
        begin
129
         DUT : FSM_PLC -- Device Under Test
generic map ( -- Asociación de constantes definidas en la arquitectura
130
131
132
             k => k_interno,
133
             p => p_interno,
              m => m_interno)
135
           port map(
                              -- Asociación de los puertos con sus respectivas señales
              -- para simulación
136
137
             x => x_interno,
138
              y => y_interno,
             Tabla_De_Estado => Tabla_De_Estado_interno,
139
              Tabla_De_Salida => Tabla_De_Salida_interno,
             Trigger => Trigger_interno,
             reset => reset_interno,
clk => clk_interno,
cke => cke_interno);
142
143
144
145
146
          -- Extraido de The Student Guide to VHDL, Peter J.Asheden
147
          clock_gen : process (clk_interno) is -- Reloj del sistema
148
149
           if clk_interno = '0' then
              clk_interno <= '1' after semiperiodo,
150
```



```
151
                             '0' after 2*semiperiodo;
152
            end if;
153
          end process clock_gen;
154
155
          cke_interno <= '1'; -- Habilitación del PLC
156
157
          trigger: process -- Simulación de rebotes como si fuese un conmutador externo
158
159
            trigger_interno <= '0';</pre>
160
            wait for 1 ns;
            trigger_interno <= '1';
161
162
            wait for 3 ns;
163
            trigger_interno <= '0';</pre>
164
165
            trigger_interno <= '1';</pre>
166
            wait for 5 ns;
167
            trigger_interno <= '0';</pre>
168
            wait for 1 ns;
            trigger_interno <= '1';
170
            trigger_interno <= '0';</pre>
171
172
            wait for 1 ns:
173
            trigger_interno <= '1';
174
            wait for 7 ns;
175
            trigger_interno <= '0';
176
            wait for 5 ns;
177
            trigger_interno <= '1';</pre>
178
            wait;
179
          end process trigger;
180
181
          reset : process
                                -- Señal de reset
182
          begin
183
            reset_interno <= '0';
184
            wait for 5 ns;
           reset interno <= '1':
185
186
           wait for 5 ns:
187
           reset_interno <= '0';
188
            wait;
189
          end process reset;
190
191
          Estimulos_Desde_Fichero : process
192
193
            file Input_File : text;
194
            file Output_File : text;
195
196
            variable Input_Data : BIT_VECTOR(k_interno-i downto 0) := (OTHERS => '0'); -- La entrada del fichero de estímulos está condicionada al tamaño de la
197
                                                                                              -- entrada del PLC, que en este caso es de k_interno
198
            variable Delay : time
variable Input_Line : line
                                                              := 0 ms:
199
                                                              := NULL;
200
            variable Output_Line : line
                                                              := NULL;
            variable Std_Out_Line : line
            variable Correcto : Boolean constant Coma : character
202
                                                              := True;
203
            constant Coma
                                                              := ',';
204
205
206
        -- practica3_Estimulos.txt contiene los estímulos y los tiempos de retardo para el semisumador.
207
            file_open(Input_File, "C:\Users\izana\Documents\GitHub\SEA\Estimulos\practica3_mealy_Estimulos.txt", read_mode);
208
            --file\_open(Input\_File, "C:\Vsers\izana\Documents\GitHub\SEA\Estimulos\practica3\_Estimulos.txt", read\_mode);
209
210
        -- practica_Estimulos.csv contiene los estímulos y los tiempos de retardo para el Analog Discovery 2.
           file_open(Output_File, "C:\Users\izana\Documents\GitHub\SEA\CSV\practica3_mealy.csv", write_mode);
211
212
            -- file_open(Output_File, "C:\Users\izana\Documents\GitHub\SEA\CSV\practica3.csv", write_mode);
214
        -- Titles: Son para el formato EXCEL *.CSV (Comma Separated Values):
215
            write(Std_Out_Line, string'("Retardo"), right, 7);
216
            write(Std_Out_Line, Coma, right, 1);
217
            write(Std_Out_Line, string'("Entradas"), right, 8);
218
            Output_Line := Std_Out_Line;
221
            writeline(output, Std_Out_Line);
222
            writeline(Output_File, Output_Line);
223
224
            while (not endfile(Input File)) loop
              readline(Input_File, Input_Line);
227
228
              read(Input_Line, Delay, Correcto); -- Comprobación de que se trata de un texto que representa
               -- el retardo, si no es así leemos la siguiente línea.
```



```
230
231
232
                  read(Input_Line, Input_Data); -- El siguiente campo es el vector de pruebas.
233
                  x_interno <= TO_STDLOGICVECTOR(Input_Data);</pre>
                  -- De forma simultánea lo volcaremos en consola en csv.
write(Std_Out_Line, Delay, right, 5); -- Longitud del retardo, ej. "20 ms".
write(Std_Out_Line, Coma, right, 1);
234
235
237
                  write(Std_Out_Line, Input_Data, right, 2); --Longitud de los datos de entrada.
238
239
                  Output_Line := Std_Out_Line;
240
241
                  writeline(output, Std_Out_Line);
242
                  writeline(Output_File, Output_Line);
243
244
                 wait for Delay;
245
                end if;
             end loop;
246
247
             file_close(Input_File);
249
             file_close(Output_File);
                                                     -- Cerramos el fichero de salida.
250
251
           end process Estimulos_Desde_Fichero;
252
253
254
         end Comportamiento;
```

Código 3: Test Bench Completo