









# Projeto

**Definições** 













## Agenda

→ Definições sobre o trabalho da disciplina











## Trabalho da Disciplina













multiplicador em ponto flutuante de 32 bits no padrão IEEE 754 (arquivo de topo "multiplier32FP") com a saída registrada











## O circuito deve manipular números positivos e negativos e tratar/identificar os seguintes casos especiais:

- 1) positivo/negativo infinito (**infinit\_o**): o expoente contém um padrão de bits reservado 11111111, a fração (mantissa) contém somente zeros, e o bit de sinal é 0 ou 1;
- 2) not a number (nan\_o): o expoente contém um padrão de bits reservado 11111111, a fração (mantissa) é diferente de zero, e o bit de sinal é 0 ou 1. Neste caso, ambos operandos devem ser testados, a multiplicação não deve ser realizada e esta flag deve ir para '1'. Neste caso, o valor na saída deve ser 0x00000000;
- 3) multiplicar números classificados como "**zero sujo**". Uma representação chamada de "zero sujo", não-normalizada, permite representar números no intervalo entre 0 e o primeiro número representável na forma normalizada (1,0 x 2<sup>-126</sup>). O bit de sinal pode ser 0 ou 1 e o expoente contém o padrão de bits 00000000. A fração contém o padrão de bits real para a magnitude do número, em vez da mantissa. Deste modo, não existe nenhum 1 escondido neste formato. Números denormalizados, portanto, permitem que os números em ponto flutuante atinjam valores muito menores, sacrificando a quantidade de bits no significando;
- 4) **arredondamento**: round toward zero (arredonda em direção a zero): neste caso os bits que estão a mais são desprezados.
- 5) overflow (overflow\_o): ocorre quando o expoente resultante excede o valor máximo permitido para este número normalizado. Neste caso, o valor na saída deve ser 0x7FFFFFFF;
- 6) underflow (underflow\_o): devolve um número menor que o permitido normalizado. O underflow ocorre quando uma operação é executada e retorna um valor que é menor que o menor número não zero.
- a. Sobre *underflow*: No padrão IEEE 754 precisão simples isto significa um valor que tem a magnitude (valor absoluto) menor que 1,0 x 1<sup>-149</sup> (número denormalizado). Normalmente quando um número chega a este patamar de magnitude ele é arredondado para zero, o que pode não fazer muita diferença em uma adição, mas tem um grande efeito na multiplicação. Neste caso, o valor na saída deve ser 0x00000000;



#### Interface de topo do multiplicador

| Nome        | Tamanho | Tipo    | Conexão | Descrição                                                          |  |  |  |
|-------------|---------|---------|---------|--------------------------------------------------------------------|--|--|--|
| clk         | 1       | entrada | externa | Clock global do circuito                                           |  |  |  |
| rst_n       | 1       | entrada | externa | Reset global do circuito ativo em baixo                            |  |  |  |
| a_i         | 32      | entrada | externa | Dado a ser multiplicado                                            |  |  |  |
| b i         | 32      | entrada | externa | Dado a ser multiplicado                                            |  |  |  |
| product_o   | 32      | saída   | externa | Resultado da multiplicação                                         |  |  |  |
| start_i     | 1       | entrada | externa | Indica quando deve ser iniciada uma nova operação de multiplicação |  |  |  |
| done o      | 1       | saída   | externa | Indica que a multiplicação terminou e o valor na saída é válido    |  |  |  |
| nan_o       | 1       | saída   | externa | flag para indicar que um operando que não é um número              |  |  |  |
| infinit_o   | 1       | saída   | externa | flag para indicar que um operando é infinito                       |  |  |  |
| overflow o  | 1       | saída   | externa | flag para indicar que o resultado da operação gerou overflow       |  |  |  |
| underflow_o | 1       | saída   | externa | flag para indicar que o resultado da operação gerou underflow      |  |  |  |



#### Observações adicionais

#### **Circuito:**

- rst\_n: não utilizar para a operação regular de multiplicação do circuito;
- done\_o: manter ativo (em alto) por 1 ciclo de clock;
- nan\_o: manter ativo (em alto) por no máximo 2 ciclos de clock;
- infinit\_o: manter ativo (em alto) por no máximo 2 ciclos de clock;
- overflow\_o: manter ativo (em alto) por no máximo 2 ciclos de clock;
- underflow\_o: manter ativo (em alto) por no máximo 2 ciclos de clock.

#### **Testbench:**

• o sinal para indicar o início de uma nova multiplicação, porta de entrada "start\_i", deve ser acionado no testbench dois (2) ciclos de clock depois da flag "done\_o" indicar o fim da multiplicação. Para a multiplicação inicial, "start\_i" deve ser verdadeiro 10 ciclos de clock após o início da simulação.



1) Simulação em nível HDL (mostrar o correto funcionamento do circuito, comentar as formas de onda conforme exemplo abaixo);



- 1 entrada dos dados "a i" e "b i" no circuito somador um pouco antes da borda do clock em 10,5 ns.
- 2 resultado do registrador temporário "sum\_temp" em 9 bits, da saída "sum\_o" em 8 bits e do "carry\_o". Repare que o resultado é 01h apenas em decorrência do "carry i".
- 3 entrada dos dados "a i" e "b i" no circuito somador um pouco antes da borda do clock em 13,5 ns.
- 4 o resultado do registrador temporário "sum\_temp" em 9 bits mostra o MSB=1 o que se reflete na saída "carry\_o"; o resultado "sum o" mostra um valor que não é correto considerando a soma em representação direta.



2) Síntese lógica (constraints);



- 2) Síntese lógica (constraints);
- 3) Simulação *netlist* com SDF e geração de VCD pré-layout (mostrar o correto funcionamento do circuito, comentar as formas de onda conforme anterior);



- 2) Síntese lógica (constraints);
- 3) Simulação *netlist* com SDF e geração de VCD pré-layout (mostrar o correto funcionamento do circuito, comentar as formas de onda conforme anterior);
- 4) Preenchimento de tabela e análise dos resultados (tabela a seguir);



- 2) Síntese lógica (constraints);
- 3) Simulação *netlist* com SDF e geração de VCD pré-layout (mostrar o correto funcionamento do circuito, comentar as formas de onda conforme anterior);
- 4) Preenchimento de tabela e análise dos resultados (tabela a seguir);
- 5) Síntese física e obtenção de dados de desempenho;



- 2) Síntese lógica (constraints);
- 3) Simulação *netlist* com SDF e geração de VCD pré-layout (mostrar o correto funcionamento do circuito, comentar as formas de onda conforme anterior);
- 4) Preenchimento de tabela e análise dos resultados (tabela a seguir);
- 5) Síntese física e obtenção de dados de desempenho;
- 6) Simulação *netlist* com SDF e geração de VCD pós-layout (mostrar o correto
- funcionamento do circuito, comentar as formas de onda conforme anterior). Para esta tarefa o profissional pode escolher um SDF pós-layout, desde que devidamente identificado/caracterizado;



- Síntese lógica (constraints);
- Simulação *netlist* com SDF e geração de VCD pré-layout (mostrar o correto funcionamento do circuito, comentar as formas de onda conforme anterior);
- Preenchimento de tabela e análise dos resultados (tabela a seguir); 4)
- Síntese física e obtenção de dados de desempenho;
- Simulação *netlist* com SDF e geração de VCD pós-layout (mostrar o correto funcionamento do circuito, comentar as formas de onda conforme anterior). Para esta tarefa o profissional pode escolher um SDF pós-layout, desde que devidamente identificado/caracterizado;
- Obtenção de dados de desempenho: área, timing, power, conforme tabela.

#### Lista de arquivos digitais a serem entregues



Compactar toda a pasta do projeto (**multiplier32FP**) em um único arquivo (.zip), o qual contém toda a árvore de diretórios utilizada, bem como os arquivos internos solicitados. Dentro da pasta de topo deve haver um "readme.txt" instruindo como executar o *script* de síntese. O arquivo compactado deve ser entregue via *upload* no moodle. Não incluir arquivos temporários gerados pelas ferramentas, apenas os arquivos solicitados.

#### Lista de arquivos digitais a serem entregues



Compactar toda a pasta do projeto (**multiplier32FP**) em um único arquivo (.zip), o qual contém toda a árvore de diretórios utilizada, bem como os arquivos internos solicitados. Dentro da pasta de topo deve haver um "readme.txt" instruindo como executar o *script* de síntese. O arquivo compactado deve ser entregue via *upload* no moodle. Não incluir arquivos temporários gerados pelas ferramentas, apenas os arquivos solicitados.

O relatório em formato pdf deve ser carregado em separado.

#### Lista de arquivos digitais a serem entregues



Compactar toda a pasta do projeto (**multiplier32FP**) em um único arquivo (.zip), o qual contém toda a árvore de diretórios utilizada, bem como os arquivos internos solicitados. Dentro da pasta de topo deve haver um "readme.txt" instruindo como executar o *script* de síntese. O arquivo compactado deve ser entregue via *upload* no moodle. Não incluir arquivos temporários gerados pelas ferramentas, apenas os arquivos solicitados.

O relatório em formato pdf deve ser carregado em separado.

#### **Constraints**



```
set MAIN CLOCK NAME clk
set MAIN RST NAME rst n
set BEST_LIB_OPERATING_CONDITION_PVT_1P32V_OC
set WORST LIB OPERATING CONDITION PVT 0P9V 125C
set period_clk ????? ;#clk = ???? MHz = ??? ns (period)
set clk uncertainty 0.044;# ns ("a guess")
set clk latency 0.105;# ns ("a guess")
set in delay 0.28;# ns
set out delay 0.35;#ns
set out load 0.045;#pF
set slew "146 164 264 252" ;#minimum rise, minimum fall, maximum rise and maximum fall
set slew min rise 0.146;# ns
set slew min fall 0.164;# ns
set slew max rise 0.264;# ns
set slew max fall 0.252;# ns
```

#### **Constraints**



```
set MAIN CLOCK NAME clk
set MAIN RST NAME rst n
set BEST_LIB_OPERATING_CONDITION_PVT_1P32V_OC
set WORST LIB OPERATING CONDITION PVT 0P9V 125C
set period_clk ????? ;#clk = ???? MHz = ??? ns (period)
set clk uncertainty 0.044;# ns ("a guess")
                                            2 frequências: 10 MHz e
set clk latency 0.105;# ns ("a guess")
set in delay 0.28;# ns
                                                a maior "possível"
set out delay 0.35;#ns
set out load 0.045;#pF
set slew "146 164 264 252" ;#minimum rise, minimum fall, maximum rise and maximum fall
set slew min rise 0.146;# ns
set slew min fall 0.164;# ns
set slew max rise 0.264;# ns
set slew max fall 0.252;# ns
```

#### **Constraints**



```
set MAIN CLOCK NAME clk
set MAIN RST NAME rst n
set BEST_LIB_OPERATING_CONDITION_PVT_1P32V_OC
set WORST LIB OPERATING CONDITION PVT 0P9V 125C
set period_clk ????? ;#clk = ????? MHz = ??? ns (period)
set clk uncertainty 0.044; # ns ("a guess")
                                            2 frequências: 10 MHz e
set clk latency 0.105;# ns ("a guess")
set in_delay 0.28;# ns
                                                a maior "possível"
set out delay 0.35;#ns
set out load 0.045;#pF
set slew "146 164 264 252" ;#minimum rise, minimum fall, maximum rise and maximum fall
set slew min rise 0.146;# ns
set slew min fall 0.164;# ns
set slew max rise 0.264;# ns
set slew max fall 0.252;# ns
```

e32000d6 632000d6 c72360d6 c72360d6 472360d6 c72360d6 7edfe8ea 0ad828eb de3d104f 9e2117ff bcc001f4 fccf01f4 3F800000 c75ff506 9f2e99d6 4ed088ea 1D8647C1 004DE8C6 FF8364EF 93EA69C6 CE9981FD 2E5948B7 F58705E4 9AFFD518 8847902A 50D33667 93C34F89 2AA4A1C6 4553B6C9 3D7694BF A813C7C2 9BD93E71 7B9F4594 B81DF364 E0A7D0B4 DF6E5B3E 10F05801 483BE748 29224825 E9F94CEE CA14A237 1CE51FC8 226FB519 7FC8E1CB ABD762F3 F0D653D6 8FD2A024 382AB6E3 A04FBE18 2F6E5923 EEEABA0E 16C3B505

Usar o arquivo "vetor.txt" (disponibilizado pelo Professor) com 100 vetores de teste para todas as etapas do fluxo

#### Arquivos a serem enviados



```
multiplier32FP
                                  <- diretório recebe o nome da entidade de topo do projeto (${DESIGNS})
                                  <- HDL's sintetizáveis, testbench, sdf cmd file.cmd, sdf cmd file layout.cmd, arquivos VCD, vetor.txt, xrun.log, xmelab.log, xmsdfc.log
        I-- frontend
        I-- backend
          I-- synthesis
             |-- constraints
                                  <- ${DESIGNS}.sdc
             I-- deliverables
                                  <- ${DESIGNS}.v e ${DESIGNS} normal worst.sdf (um arquivo para cada frequência)
                                  <- ${DESIGNS} {area,gor,gates,timing}.rpt (um arquivo para cada frequência)
             1-- reports
                                  <- run first.tcl, ${DESIGNS}.tcl
            |-- scripts
               I-- common
                                  <- path.tcl, sdf width wa.etf, tech.tcl
             I-- work
                                  <- genus.log, genus.cmd (últimos arquivos criados!)
          I-- layout
             I-- constraints
                                  <- sem arquivos
                                  <- ${DESIGNS} layout.def, ${DESIGNS} layout.sdf, ${DESIGNS} layout.v (um arquivo para cada frequência)
            I-- deliverables
            I-- reports
                                  <- ccop-log.rpt, power no VCD.rpt, power VCD MAX.rpt, power VCD MIN.rpt (um arquivo para cada frequência)
                                  <- cts.ccopt, layout.tcl, ${DESIGNS}.view
             |-- scripts
             I-- work
                                  <- innovus.cmd, innovus.log, todo o conteúdo do diretório "to-drc-lvs.enc" (um arquivo para cada frequência)
        |-- verification
                                  <- (apenas circuito com maior frequência)
                                  <- cds.lib, assura tech.lib, diretórios na íntegra ("assura", "runDRC", "runLVS", ${DESIGNS}), defin.log, verilogIn.log, libManager.log
             I-- work
```

Caso o arquivo VCD seja muito grande, informar o tamanho em MBytes do mesmo no relatório e, a**penas neste caso**, não é necessário entregá-lo via *upload* no moodle.

Garantir que todos os **arquivos de log solicitados** sejam os últimos gerados (sugestão: verificar a opção de sobrescrever quando da invocação de cada ferramenta).

#### Arquivos a serem enviados



#### Observações adicionais

#### SDF:

- Utilize a seguinte nomenclatura para a geração do SDF:
- Síntese Lógica: multiplier32FP\_normal\_worst.sdf
  - o compilado: multiplier32FP\_normal\_worst.sdf.X
- Síntese Física:
  - multiplier32FP\_normal\_layout\_MAX.sdf
  - o compilado: multiplier32FP\_normal\_layout\_MAX.sdf.X
    - multiplier32FP\_normal\_layout\_MIN.sdf
  - o compilado: multiplier32FP\_normal\_layout\_MIN.sdf.X

## Tabela de desempenho



## Tabela de desempenho



| Freq<br>(MHz) | # of<br>vectors | VCD<br>simulation<br>time (ns) | Power (µW)  internal switching total |  | total | Total area<br>(μm²) | # of<br>gates | Timing<br>slack<br>(ps) | Start-point<br>End-point | TNS (ps) |
|---------------|-----------------|--------------------------------|--------------------------------------|--|-------|---------------------|---------------|-------------------------|--------------------------|----------|
| 10            |                 | 5-5                            |                                      |  |       |                     |               |                         |                          |          |
|               | 100             | X                              |                                      |  |       |                     |               |                         |                          |          |
|               |                 | 2X                             |                                      |  |       |                     |               |                         |                          |          |
| ?             |                 |                                |                                      |  |       |                     |               |                         |                          |          |
|               | 100             | X                              |                                      |  |       |                     | 2             |                         |                          |          |
|               |                 | 2X                             |                                      |  |       |                     |               |                         |                          |          |

### Tabela de desempenho



OBS 1: Usar 4 casas após a vírgula para expor os resultados

OBS 2: O número de *gates* equivalentes é igual a à área total do circuito dividida pela área de uma porta NAND2\_{PL} de 2 entradas da tecnologia em questão e *performance level* igual a "A".

OBS 3: Para a informação de *timing slack* da tabela, referenciar no documento o *print* do relatório entregue pela ferramenta, tanto para a síntese lógica quanto para a síntese física. Deve estar visível o caminho crítico.

OBS 4: Dispor todas as informações em uma única tabela, como apresentado.

#### Recomendações gerais



- \* Concordâncias verbal e nominal foram corrigidas?
- \* Erros de grafia/digitação foram corrigidos?
- \* Uso excessivo das mesmas palavras em uma frase ou parágrafo foram evitados?
- \* Frases longas demais, com muitas vírgulas e encadeando diversos assuntos e/ou conclusões foram evitadas?
- \* Todas as bibliografias que estão citando livros foram escritas mencionando a página ou as páginas pesquisadas para obter a informação?
- \* Palavras em outra língua estão em itálico? Palavras de uso comum como chip, software, clock ou hardware, apesar de serem estrangeiras, não necessitam ser grafadas em itálico, justamente pelo grau de inserção na língua Portuguesa.
- \* Sempre que uma sigla for apresentada pela primeira vez no texto, mesmo que o trabalho conte com uma lista de abreviaturas, a mesma deve ter seu significado expresso por extenso.
- \* Índices e siglas para variáveis em fórmulas devem seguir uma uniformidade (letra em maíúsculo/minúsculo) em todo o texto. Esta uniformidade deve considerar texto, equações, figuras, esquemáticos, fluxos, ilustrações...
- \* Verifique: se estiver escrevendo um texto em Português, a separação decimal dos números é feita com a vírgula e não com o ponto.
- \* Para gráficos: 1) não repetir (o título já está apresentado na legenda da figura) o título do gráfico na imagem que foi capturada do Excel/Matlab/Mathcad/... ou qualquer outro software que foi usado para gerá-lo; 2) tenha certeza de que foram inseridas as identificações para os eixos x e y.
- \* Para equações: confira se após apresentá-la, os seus símbolos estão descritos na linha seguinte, sem parágrafo.
- \* Todas as equações, figuras, tabelas, quadros... devem estar numerados e devem ser chamados no texto.
- \* Referências: apenas insira uma referência bibliográfica se ela possui citação em alguma parte do texto.















- Estudar a teoria do processo de multiplicação em ponto flutuante
   32 bits
- Projetar em SystemVerilog ou Verilog um multiplicador em ponto flutuante 32 bits (envolve o trabalho da disciplina a ser entregue em <del>07/02/2025</del> 19/02/2025 até às 23h)









