#### Układy Cyfrowe i Systemy Wbudowane 2 Projekt Synthesia

Jan Luch 218150 Dawid Aksamski 218429

## Spis treści

| 1 | Wst | ęр       |                                       | 1      |
|---|-----|----------|---------------------------------------|--------|
|   | 1.1 | Cel i za | kres                                  | 1      |
|   | 1.2 | Sprzęt   |                                       | 1      |
|   | 1.3 | Protoko  | oly                                   | 1      |
|   | 1.4 | Interfej | Sy                                    | 1      |
|   | 1.5 | Algoryt  | my                                    | 1      |
|   |     |          |                                       |        |
| 2 | Pro |          |                                       | 2      |
|   | 2.1 |          |                                       | 2      |
|   |     |          |                                       | 2      |
|   |     | 2.1.2    | Submoduly                             | 2      |
| 3 | Mod | duły     |                                       | 3      |
| U | 3.1 | -        |                                       | 3      |
|   | 0.1 |          | · · · · · · · · · · · · · · · · · · · | 3      |
|   |     |          | V .                                   | 3      |
|   |     |          |                                       | 3      |
|   |     |          |                                       | 3      |
|   |     |          |                                       | 3      |
|   | 3.2 |          | v v                                   | 3      |
|   | 3.2 |          |                                       | 3      |
|   |     |          | v                                     | ა<br>4 |
|   |     |          | ·                                     | 4      |
|   |     |          |                                       |        |
|   |     |          |                                       | 4      |
|   | 3.3 |          |                                       | 4      |
|   | ა.ა |          |                                       | 4      |
|   |     |          | v                                     | 4      |
|   |     |          | V                                     | 4      |
|   |     |          |                                       | 4      |
|   |     |          |                                       | 4      |
|   | 9.4 |          | v v                                   | 4      |
|   | 3.4 |          | v                                     | 4      |
|   |     |          | v                                     | 4      |
|   |     |          | V                                     | 4      |
|   |     |          |                                       | 4      |
|   |     |          |                                       | 4      |
|   |     |          | v v                                   | 5      |
|   | 3.5 |          |                                       | 5      |
|   |     |          | v .                                   | 5      |
|   |     |          |                                       | 5      |
|   |     |          |                                       | 5      |
|   |     |          |                                       | 5      |
|   |     | 255      | Symulagia                             | K      |

| 4 | Implementacja    4.1 Rozmiar     4.2 fmax     4.3 Podręcznik użytkowania urządzenia | 6 |  |  |  |  |  |  |  |  |  |  |  |
|---|-------------------------------------------------------------------------------------|---|--|--|--|--|--|--|--|--|--|--|--|
| 5 | 5 Podsumowanie    5.1 Ocena krytyczna                                               |   |  |  |  |  |  |  |  |  |  |  |  |
| 6 | Literatura                                                                          | 8 |  |  |  |  |  |  |  |  |  |  |  |

## Wstęp

- 1.1 Cel i zakres
- 1.2 Sprzęt
- 1.3 Protokoły
- 1.4 Interfejsy
- 1.5 Algorytmy

### Projekt

#### 2.1 Hierarchia

Krótka proza

- 2.1.1 Schemat
- 2.1.2 Submoduły

#### Moduły

- 3.1 Generator Dźwięku
- 3.1.1 Symbol
- 3.1.2 Porty
- 3.1.3 Najważniejsze sygnały i procesy
- 3.1.4 FSM

Graf i opis kodu

- 3.1.5 Symulacja
- 3.2 Sterownik VGA
- 3.2.1 Symbol



Rysunek 3.1: Moduł sterujący wyjciem VGA

- 3.2.2 Porty
- 3.2.3 Najważniejsze sygnały i procesy
- 3.2.4 FSM

Graf i opis kodu

- 3.2.5 Symulacja
- 3.3 Przełącznik
- 3.3.1 Symbol



Rysunek 3.2: Moduł Switch

- 3.3.2 Porty
- 3.3.3 Najważniejsze sygnały i procesy
- 3.3.4 FSM

Graf i opis kodu

- 3.3.5 Symulacja
- 3.4 Czytnik kodów z klawiatury
- 3.4.1 Symbol
- 3.4.2 Porty
- 3.4.3 Najważniejsze sygnały i procesy
- 3.4.4 FSM

Graf i opis kodu



Rysunek 3.3: Moduł czytający kody z klawiatury

- 3.4.5 Symulacja
- 3.5 Synthesia
- 3.5.1 Symbol
- 3.5.2 Porty
- 3.5.3 Najważniejsze sygnały i procesy
- 3.5.4 FSM

Graf i opis kodu

3.5.5 Symulacja

## Implementacja

4.1 Rozmiar

LUT, BRAM

- 4.2 fmax
- 4.3 Podręcznik użytkowania urządzenia

(Zdjęcia)

#### Podsumowanie

- 5.1 Ocena krytyczna
- 5.2 Kierunki dalszych prac

#### Literatura

Rysunek 6.1: Sample figure

Tabela 6.1: Sample table

# Spis rysunków

| 3.1 | Moduł sterujący wyjciem VGA       |   |
|-----|-----------------------------------|---|
| 3.2 | Moduł Switch                      | 4 |
| 3.3 | Moduł czytający kody z klawiatury | - |
| 6.1 | Sample figure                     | 8 |

## Spis tablic

| 6.1 | Sample table |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  | 9 |
|-----|--------------|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|---|
|-----|--------------|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|---|