

## EXAMEN DE SISTEMAS EMPOTRADOS

CURSO 2015-16, Final, 15 de septiembre de 2016

- 1. (1 punto) Un sistema empotrado dispone de un sistema de memoria central constituido por una memoria principal Mp y una cache Mc. Mp tiene una dimensión de 4 M palabras y está estructurada como un conjunto de módulos de 256 K palabras con entrelazado de orden inferior. Mc tiene un tamaño de 64 K palabras organizada en 512 conjuntos. Se pide:
  - a. Calcular el tamaño de línea para minimizar el tiempo de transferencia de bloques entre Mp y Mc. Calcular para dicho tamaño de línea el grado de asociatividad. (0. 3 puntos)
  - b. Para el tamaño de línea elegido anteriormente mostrar la interpretación de los bits de la dirección física del sistema de memoria para Mp y Mc (**0.4 puntos**)
  - c. En un momento determinado de la ejecución de un programa se determina que el contenido del campo etiqueta de 4 posiciones de la cache es el siguiente (todos los datos están en hexadecimal):

Conjunto 0x031 etiqueta 0x020 Conjunto 0x049 etiqueta 0x177 Conjunto 0x068 etiqueta 0x118 Conjunto 0x1F8 etiqueta 0x1FF

Determinar el rango de direcciones físicas almacenadas en dichas posiciones. (0.3 puntos)

- 2. (0.5 punto) Optimización del consumo de sistemas empotrados a nivel de sistema
- 3. (1 punto) Bus USB
- **4. (0.5 punto)** Explica brevemente cómo funciona un sensor de luz y cómo lo conectarías a un sistema empotrado.
- **5. (2 puntos)** El siguiente código, correspondiente a un generador de sonido, permite generar una onda cuadrada (*sonido*) cuyo semiperiodo se almacena en el registro *semi*:

```
-- GENERADOR DEL SONIDO --

altavoz_p: PROCESS(Bus2IP_C1k, Bus2IP_Reset)

BEGIN

IF(Bus2IP_Reset='1')THEN

q <= '0';

cs <= (OTHERS=>'0');

ELSIF(Bus2IP_C1k'event and Bus2IP_C1k='1') THEN

IF (slv_write_ack = '1') THEN

q <= '0';

cs <= (OTHERS=>'0');

ELSIF (semi = cs) THEN

cs <= (OTHERS=>'0');

q <= not q;

ELSE

cs <= cs + 1;
```

En la página siguiente se dispone del código user\_logic.vhd, generado por la herramienta EDK utilizada en los laboratorios, para añadir un periférico mapeado en memoria con un único registro de L/E. Se pide realizar varias modificaciones sobre el propio código. Puede utilizarse papel anexo pero debe quedar bien claro en qué parte del código inicial se realizan las modificaciones.

- a. Modificar el código user\_logic.vhd para que se comporte como un controlador de altavoz de forma que el semiperiodo se pase a través del registro **reg0** y la salida del generador de sonido se saque por el puerto externo **sal0**. Añadir las entradas, salidas y señales necesarias **(0.5) punto**
- b. Añadir una segunda instancia del generador de sonido cuyo semiperiodo se pase en el registro **reg1**. La salida será por **sal1**. **(0. 5) punto**
- c. Añadir un registro de control control, de sólo escritura, de forma que
  - a. si control=0x00000000 no se produce sonido,
  - b. si *control*=0x00000001 la salida del primer generador es por **sal0** y la del segundo por **sal1**,
  - c. si control=0x00000002 la salida del primer generador es por sal1 y la del segundo por sal0,
  - d. *si control*=0x00000003 la salida del primer generador va por **sal0** y **sal**1.

Modificar el código donde sea necesario. (0.5) puntos

d. Explicar cómo se podría añadir al sistema un led que se iluminara cuando se produce sonido. Modificar el código donde sea necesario. **(0.5) puntos** 

```
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_arith.all;
use ieee.std logic unsigned.all;
library proc common v2 00 a;
use proc common v2 00 a.proc common pkg.all;
entity user_logic is
 generic
  C SLV DWIDTH
                            : integer
                                           := 32;
  C NUM REG
                            : integer
                                           := 1
 port
  Bus2IP Clk
                        : in std logic;
  Bus2IP Reset
                         : in std logic;
  Bus2IP Data
                        : in std logic vector(0 to C SLV DWIDTH-1);
  Bus2IP BE
                        : in std_logic_vector(0 to C_SLV_DWIDTH/8-1);
                        : in std_logic_vector(0 to C_NUM_REG-1);
  Bus2IP RdCE
  Bus2IP_WrCE
                          : in std_logic_vector(0 to C_NUM_REG-1);
  IP2Bus_Data
                         : out std_logic_vector(0 to C_SLV_DWIDTH-1);
  IP2Bus RdAck
                          : out std logic;
  IP2Bus WrAck
                          : out std logic;
  IP2Bus_Error
                         : out std_logic
 );
end entity user_logic;
architecture IMP of user logic is
 signal slv reg0
                           : std logic vector(0 to C SLV DWIDTH-1);
 signal slv reg write sel
                              : std logic vector(0 to 0);
 signal slv reg read sel
                              : std logic vector(0 to 0);
 signal slv_ip2bus_data
                              : std logic vector(0 to C SLV DWIDTH-1);
 signal slv_read_ack
                             : std logic;
 signal slv_write_ack
                             : std logic;
begin
 slv_reg_write_sel <= Bus2IP_WrCE(0 to 0);
 slv_reg_read_sel <= Bus2IP_RdCE(0 to 0);
 slv_write_ack <= Bus2IP_WrCE(0);
 slv read ack <= Bus2IP RdCE(0);
```

DNI:

Apellidos:

```
SLAVE_REG_WRITE_PROC: process( Bus2IP_Clk ) is
 begin
  if Bus2IP Clk'event and Bus2IP Clk = '1' then
   if Bus2IP_Reset = '1' then
    slv_reg0 \le (others => '0');
   else
   case slv_reg_write_sel is
      when "1" =>
           slv reg0 <= Bus2IP Data;
        end if;
      end loop;
     when others => null;
    end case;
   end if;
  end if;
 end process SLAVE_REG_WRITE_PROC;
 SLAVE_REG_READ_PROC: process( slv_reg_read_sel, slv_reg0 ) is
 begin
  case slv_reg_read_sel is
   when "1" => slv_ip2bus_data <= slv_reg0;
   when others \Rightarrow slv ip2bus data \iff (others \implies '0');
  end case;
 end process SLAVE_REG_READ_PROC;
IP2Bus_Data <= slv_ip2bus_data when slv_read_ack = '1' else
          (others => \overline{0});
IP2Bus WrAck <= slv write ack;
 IP2Bus RdAck <= slv read ack;
 IP2Bus Error <= '0';
end IMP;
```