## Entwurf und Implementierung digitaler Schaltungen mit VHDL

# 1. praktische Übung im SoSe 2016

### Die Lösung

- drei zip-Dateien mit je einem "konfigurations- bzw. simulationsfertigen" ISE14-Projekt - bis zum 21.05.2016 (23:59 Uhr) *einzeln* hochladen auf:

\* wird noch bekanntgegeben \*

Hinweise auf der letzten Seite beachten

Lösungsabgabe in den Gruppen, die jeweils zusammen ein Board ausgeliehen haben (also i.w. in Dreiergruppen)

#### 1. Aufgabe: Multiplexverbindung (eine <u>einzige</u> Verhaltensspezifikation auf RT-Ebene)

Realisieren Sie mit dem Xilinx-Board eine funktionierende Multiplexverbindung mit vier Ein- und Ausgangssignalen, indem Sie einen MUX und einen DEMUX entsprechender Dimension geeignet verschalten (eine <u>einzige</u> Verhaltensspezifikation auf RT-Ebene, also keine Instanziierung und Verschaltung von Komponenten).

Reichen Sie als Lösung ein vollständiges Projekt "MUX-Verb" ein, wobei die Eingangs-, Ausgangs- und Steuersignale genau so benannt sind, wie es in der Schaltung auf Seite 97 des GdS-Skripts vorgegeben ist. Legen Sie dabei (mit PlanAhead oder direkt im ucf-File) folgende Zuordnung fest:



! Das Projekt muss so vorbereitet sein, dass man zum Funktionstest den FPGA-Baustein nur noch (mit "iMPACT") konfigurieren muss.

#### 2. Aufgabe: Iteratives Schaltnetz zur Bildung des Zweierkomplements

Realisieren Sie mit dem Xilinx-Board eine funktionierende Schaltung zur Bildung des Zweierkomplements für eine 5-Bit-Vokabel, und zwar als iteratives Schaltnetz gemäß Übung 1, Aufgabe 3.

Die iterative Struktur soll durch <u>Instanziierung</u> und entsprechende <u>Verschaltung von fünf Zellen</u> erzeugt werden; das Verhalten einer Zelle ist durch eine <u>Funktionstabelle</u> zu spezifizieren.

Reichen Sie als Lösung ein vollständiges Projekt "Komp" ein. Benennen Sie die Signale so, wie es in der Musterlösung (von A.3 in Ü.1) vorgegeben ist. Legen Sie dabei (mit PlanAhead oder direkt im ucf-File) folgende Zuordnung fest:



! Das Projekt muss so vorbereitet sein, dass man zum Funktionstest den FPGA-Baustein nur noch (mit "iMPACT") konfigurieren muss.

#### 3. Aufgabe: Hasardsimulation

Die in der Vorlesung besprochene Gatterschaltung des 2:1-Multiplexers weist bekanntlich für den Übergang  $X_a = (x_3, x_2, x_1) = 101$  nach  $X_e = 010$  einen <u>dynamischen Drei</u>variablen-Funktionshasard auf.

Erstellen Sie ein VHDL-Modul, welches bei Simulation dieses Übergangs einen Hasardfehler am Ausgang der Schaltung zeigt.

Gehen Sie hierzu wie folgt vor:

- Erstellen Sie zunächst ein VHDL-Modul für die Gatterschaltung, wie sie auf S. 40 im VHDL-Skript angegeben ist, und zwar mit den internen Signalen  $b = x_2$ ,  $c = x_2x_1$ ,  $e = x_3x_1$ ,  $d = x_3b$  (wobei y = c V e V d gilt).

Stellen Sie folgende Verzögerungszeiten ein (transport delay):

- -- UND-Gatter für die Signale c, d und e sowie das ODER-Gatter für y: 10ns,
- -- Inverter: 5ns.
- Erklären Sie die Eingangssignale x<sub>3</sub> x<sub>1</sub> (zum Zwecke einer einfachen Simulation) zu internen Signalen und weisen Sie diesen jeweils eine Werte-Sequenz ("after") so zu, dass der gewünschten Übergang von X<sub>a</sub> nach X<sub>e</sub> zum Zeitpunkt t = 30 ns stimuliert wird.

- 2 -

b.w.

- Stellen Sie nun auf den Signalpfaden der Signale  $x_3$  bis  $x_1$  (also jeweils vom Schaltungseingang bis zum ersten Gatter, das erreicht wird) die Verzögerungen - unter Einführung weiterer interner Signale - so ein, dass die Simulation einen Hasardfehler am Ausgang y der Schaltung zeigt. (Wobei man sich vorstellen kann, dass diese Verzögerungen beispielsweise durch reale Leitungsverzögerungen verursacht werden.) Sie müssen natürlich nur dort verzögern, wo es zur Provokation des Hasardfehlers erforderlich ist. Beachten Sie auch, dass " $x_2$  über zwei Pfade in die Schaltung läuft".

Reichen Sie als Lösung ein "simulationsfertiges" Projekt "Hasard" ein, welches bei Simulation mit dem ISim-Simulator den Hasardfehler unmittelbar zeigt.

#### Hinweise:

- Falls Probleme beim Starten von ISim auftreten: manchmal hilft "Project/Cleanup Project Files":-)
- Sie dürfen, wenn Sie wollen, auch mit einer "testbench" arbeiten.

#### Allgemeine Hinweise:

- Lösungsabgabe in den Gruppen, die jeweils zusammen ein Board ausgeliehen haben (also i.w. in Dreiergruppen).
  Dazu setzten wir wieder das Moodle-Abgabesystem ein.
  - ! Hinweise zur Nutzung des Abgabesystems erhalten Sie im Laufe der nächsten Woche per Email.
- Testatgespräch:
  - Jede Gruppe muss ihre Lösungen in Rahmen eines kurzen Testatgesprächs präsentieren (wobei jeder Gruppenteinehmer zu jeder Aufgabe befragt werden kann). Jede Gruppe muss dazu vollständig erscheinen (also nicht nur ein Stellvertreter).
  - Die Testate finden im Zeitraum 23.05. 27.05.2016 statt.
  - Die Testatgespräche finden in der Kommunikationszone A-E statt.
  - Zur Präsentation Ihrer Lösungen bitte einen eigenen Laptop mitbringen.

Wir wünschen viel Erfolg und Freude beim Entwerfen!

- 3 -

SoSe 2016 rw