#### • Le PIA 6821

Ce circuit permet l'interfaçage entre le 6809 et les périphériques par l'intermédiaire de deux ports parallèles de 8 bits programmables en entrées ou en sorties, et quatre lignes de contrôle utilisables individuellement pour gérer les interruptions ou comme E/S supplémentaires pour deux d'entre elles.

Le contrôle du PIA se fait par l'intermédiaire de 6 registres, auxquels on accède par deux bits de sélection RSØ et RS1, plus le bit 2 des registres de contrôle.

Ces six registres sont les suivants :

- ORA (et ORB), registre de sortie du PORT A (et du PORT B)
- DDRA (et DDRB), registre de sens de transfert des données du PORT A (et du PORT B)
- CRA (et CRB), registre de contrôle A (et B)

Les registres ORA et DDRA sont sélectionnés par le même code  $RS_1$ ,  $RS_0 = 00$ . Le choix de l'un ou de l'autre est fait suivant la valeur du bit 2 du registre CRA.

|     | ADRESSAGE INTERNE |                                |       |                                          |  |  |  |
|-----|-------------------|--------------------------------|-------|------------------------------------------|--|--|--|
|     |                   | Bit du registre<br>de contrôle |       |                                          |  |  |  |
| RSI | RSØ               | CRA-2                          | CRB-2 | Registre sélecté                         |  |  |  |
| 0   | 0                 | 1                              |       | Régistre données de la périphérie A      |  |  |  |
| D   | 0                 | 0                              |       | Registre sens de transfert des données A |  |  |  |
| 0   | 1                 |                                |       | Registre de contrôle                     |  |  |  |
| 1   | 0                 |                                | 1     | Registre données de la périphérie B      |  |  |  |
| 1   | 0                 |                                | 0     | Registre sens de transfert des données B |  |  |  |
| 1   | 1                 |                                |       | Registre de contrôle                     |  |  |  |

ADRESSAGE INTERNE

Il en est de même pour ORB et DDRB différenciés par le CRB2. L'adressage de ces registres peut être fait en mode :

- -- 8 bits si  $RS_{\emptyset} = A_{\emptyset}$  et  $RS_1 = A_1$
- ou 16 bits si  $RS_0 = A_1$  et  $RS_1 = A_0$ , en effet dans ce dernier cas, les registres ORA et ORB sont situés à deux adresses contiguës, donc adressables par une donnée 16 bits.

La sélection du PIA se fait par trois bits  $CS_0$ ,  $CS_1$ ,  $\overline{CS}_2$ . Lorsque le PIA est sélectionné, le transfert des données se fait sous le contrôle de l'impulsion d'horloge E et de la ligne de lecture/écriture  $(R/\overline{W})$ .

Les deux lignes de sortie IRQA et IRQB, actives au niveau Ø, sont à "drain ouvert", ce qui permet le "ou cablé". Elles sont gérées par le registre de contrôle.

#### DIAGRAMME FONCTIONNEL



#### FORMAT DES MOTS DE CONTROLE 2 0 Accès IRQA1 Contrôle Contrôle CRA IRQA2 d DDRA de CA2 de CAT 5 3 2 0 Accès Contrôle Contrôle CRB IROBI IROB2 de CB2 de CB1 DDRB

Les bits Ø à 5 de ce registre peuvent être écrits ou lus par le 6809.

Les bits 6 et 7 ne peuvent être que lus par le 6809 et sont modifiés par les entrées externes CA<sub>1</sub> et CA<sub>2</sub> (ou CB<sub>1</sub> et CB<sub>2</sub>).

- a) Les deux premiers bits CRA<sub>0</sub> et CRA<sub>1</sub> permettent la gestion de l'entrée CA1:
- Si CRAØ=Ø → IRQA est inhibée et bloquée à l'état haut.
- Si  $CRA\emptyset = 1 \rightarrow \overline{IRQA}$  passe à l'état bas quand l'indicateur  $CRA_7$  passe à l'état haut.
- Si  $CRA1 = \emptyset \rightarrow l'$ indicateur d'interruption  $CRA_7$  passe à l'état haut sur front descendant de  $CA_1$ .
- Si  $CRA1 = 1 \rightarrow l'$ indicateur d'interruption  $CRA_7$  passe à l'état haut sur front montant de CA1.

#### CONTROLE DES EN 1RÉES D'INTERRUPTION CA1 et CB1

| CRA-I<br>(CRB-I) | CRA-Ø<br>(CRS-Ø) |                     | Indicateur d'interruption<br>CRA-7 (CRB-7) | Demande d'interruption<br>du MPU<br>IRQA (IRQB)                               |
|------------------|------------------|---------------------|--------------------------------------------|-------------------------------------------------------------------------------|
| o                | 0                | <sup>1</sup> Active | Mis à un sur ↓ de CA!<br>(CB1)             | Iπhibée — IRQ reste à<br>l'état haut                                          |
| 0                | 1                | ↓ <b>A</b> ctive    | Mis à un sur 1 de CA1<br>(CB1)             | Passe à l'état bas quand<br>l'indicateur CRA-7 (CRB-7)<br>passe à l'état haut |
| 1                | 0                | †Active             | Mis à un sur ↑ de CA1<br>(CB1)             | Inhi <del>bée</del> — ÎRQ reste à<br>l'état haut                              |
| 1                | 1                | † Active            | Mis à un sur † de CAI<br>(CBI)             | Passe à l'état bas quand<br>l'indicateur CRA-7 (CRB-7)<br>passe à l'état haul |

#### Notes:

- 1 † Transition positive
- 2 | Transition negative
- 3 L'indicateur d'interruption CRA-7 (CRB-7) est mis à zéro par une lecture du registre données de la périphérie A (B) par le MPU.
- 4 Si CRA-8 (CRB-8) est zéro (interruption inhibée) quand l'interuption se produit et est, par la suite, mis à un, 1RQA (IRQB) passe à l'état bas après que CRA-8 (CRB-8) soit à l'état haut

- c) Le bit CRA2 permet d'accéder :
- au registre DDRA si CRA2 = Ø
- au registre ORA si CRA2 = 1

d) Les 3 bits CRA3 — CRA4 — CRA5 permettent la gestion de la ligne CA2 :
— Si CRA5 = Ø → CA2 est programmée en entrée d'interruption et alors les bits CRA3 et CRA4 fonctionnent vis-à-vis de cette entrée et de l'indicateur CRA6, comme précédemment CRAØ et CRA1 le faisaient vis-à-vis de CA1 et CRA7.

#### CONTROLE DE CA2 ET CB2 COMME ENTRÉES D'INTERRUPTION CRA-5 (CRB-5) est à zéro

| CRA-5<br>(CRB-5) | CRA-4<br>(CRB-4) |   | Transition active de<br>l'entrée d'interruption<br>CA2 (CB2) | Indicateur d'interruption<br>CRA-6 (CRB-6) | Demande d'interruption<br>du MPU<br>IRQA (IRQB)                          |
|------------------|------------------|---|--------------------------------------------------------------|--------------------------------------------|--------------------------------------------------------------------------|
| 0                | 0                | 0 | 1Active                                                      | Mis à un sur ↓ de<br>CA2<br>(CB2)          | Inhibée — IRQ reste<br>à l'état haut                                     |
| 0                | 0                | 1 | 1Active                                                      | Mis à un sur ↓ de<br>CA2<br>(CB2)          | Passe à l'état bas<br>quand l'indicateur<br>CRA-6 (CRB-6)<br>passe à un. |
| 0                | 1                | 0 | †Active                                                      | Mis à un sur 1 de<br>CA2<br>(CB2)          | Inhibée — ÎRQ reste<br>à l'état haut                                     |
| 0                | 1                | 1 | †Active                                                      | Mis à un sur 1 de<br>CA2<br>(CB2)          | Passe à l'état bas<br>quand l'indicateur<br>CRA-6 (CRB-6)<br>passe à un. |

#### Notes :

- 1 1 Transition positive
- 2 1 Transition négative
- 3 L'indicateur d'interruption CRA-6 (CRB-6) est mis
- Si CRA5 = 1 → CA2 est programmée comme bit de sortie supplémentaire.
   Attention : comme sorties, CA2 et CB2 ont des modes de fonctionnement différents.
- Si CRA4 (ou CRB4) = 1 alors CA2 = CRA3 (et CB2 = CRB3).

Dans ce mode CA2 (CB2) est une sortie que l'on met à zéro ou à un par mise au niveau identique de CRA3 (CRB3).

— Si CRA4 = Ø (ou CRB4) alors CA2 (CB2) est utilisée comme sortie de contrôle selon le mode "poignée de main" (handshaking) afin de permettre la synchronisation des échanges.

Dans ce cas le fonctionnement est différent pour CA2 et CB2. Se reporter aux tableaux ci-dessous.

# Fonctionnement du registre DDRA (DDRB)

Si le bit CRA2 (CRB2) est à  $\emptyset$ , on accède alors pour RS<sub> $\emptyset$ </sub>, RS<sub>1</sub> =  $\emptyset\emptyset$  au registre DDRA, et pour RS<sub> $\emptyset$ </sub>, RS<sub>1</sub> =  $\emptyset$ 1 au registre DDRB.

A chaque bit de ces registres est associé une ligne du PORT de même nom. Si ce bit est :

- à "1", la ligne du PORT sera une sortie.
- à "0", la ligne du PORT sera une entrée.

Lors d'un reset, tous les registres étant mis à zéro, les deux PORT A et B sont donc initialisés en entrées.

#### CONTROLE DE CB2 COMME SORTIE CRB-5 est à un

| CRB-5 | CRB-4 | CRB-3 | Mis à zéro CE                                                                                                                         | Mis à un                                                                                                                                                   |
|-------|-------|-------|---------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1     | 0     | 0     | Bas sur la transition positive<br>de la première impulsion E<br>qui suit une écriture du regis-<br>tre données de la périphérie<br>B. | Haut quand l'indicateur d'interruption CRB-7 est mis à un par une transition active du signal CB1.                                                         |
| 1     | Q     | 1     | Bas sur la transision positive<br>de la première impulsion E<br>qui suit une écriture du regis-<br>tre données de la périphérie<br>B. | Haut sur la transition positive<br>de la première impulsion E<br>qui suit une impulsion E qui<br>était arrivée tandis que le cir-<br>cuit était désélecté. |
| 1     | . 1   | 0     | Bas quand CRB-3 est mis à<br>zéro par une écriture du regis-<br>tre de contrôle B.                                                    | Toujours bas tant que CRB-3 est à zèro. Passera à l'état haut quand CRB-3 sen mis à un par une écriture du registre de contrôle B.                         |
| 1     | 1     | 1     | Toujours haut tant que CRB-3 est à un. Passera à l'état bas quand CRB-3 sera mis à zéro par une écriture du registre de contrôle B.   | Haut quand CRB-3 est mis à<br>un par une ecriture du registre<br>de contrôle B.                                                                            |

#### CONTROLE DE CA2 COMME SORTIE CRA-5 est à un

| CRA-5 | CRA-4 | CRA-3 | Mis à zéro CA                                                                                                                                   | A2 Mis à un                                                                                                                                                  |
|-------|-------|-------|-------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1     | ٥     | 0     | Bas sur la transition négative<br>de la première impulsion E<br>qui suit une écriture du regis-<br>tre données de la périphérie<br>A.           | Haut quand l'indicateur d'interruption CRA-7 est mis à un par une transition active du signal CA1.                                                           |
| 1     | ٥     | 1     | Bas sur la transision négative<br>de la première impulsion E<br>qui suit une écriture du regis-<br>tre données de la périphérie<br>A.           | Haut sur la transition néga-<br>tive de la première impulsion<br>E qui suit une impulsion E qui<br>était arrivée tandis que le cir-<br>cuit était désélecté. |
| 1     | 1     | 0     | Bas quand CRA-3 est mis à zéro par une écriture du registre de contrôle A.                                                                      | Toujours bas tant que CRA-3<br>est à zéro. Passera à l'état<br>haut quand CRA-3 sera mis à<br>un par une écriture du registre<br>de contrôle A.              |
| 1     | 1     | 1     | Toujours haut tant que<br>CRA-3 est à un. Passera à<br>l'état bas quand CRA-3 sera<br>mis à zèro par une écriture du<br>registre de contrôle A. | Haut quand CRA-3 est mis à<br>un par une écriture du registre<br>de contrôle A.                                                                              |

# Fonctionnement du registre ORB (ORA)

Ce registre permet d'écrire dans les PORTS de sortie et d'y mémoriser les valeurs. Une écriture de données dans ORA (ou ORB) n'affecte réellement que les bits préalablement sélectionnés comme sorties par le registre DDRA (ou DDRB).

## Le 6846

#### Ce circuit contient:

- 2 K octets de mémoire morte programmable par masque
- 1 port bidirectionnel de 8 bits avec lignes de contrôle
- 1 temporisateur-compteur programmable

# **EF 6846. SCHEMA FONCTIONNEL**



Dans le TO7, les 2 K de mémoire contiennent la partie du moniteur comprise entre les adresses \$E800 et \$EFFF.

Le PORT parallèle a les mêmes caractéristiques que le PORT B du PIA 6821. Toutefois tous les registres, registre de direction des données, registre de données périphériques et registre de contrôle périphérique, sont directement accessibles par des adresses distinctes.

#### Ce PORT fournit:

— la commande de couleur du cadre (bits 4, 5 et 6), et la demi-teinte (bit 2) pour le TO7-70.

- la commande de l'aiguillage des données pour l'écriture des mémoires point ou couleur (bit 0).
- la commande de la diode LED minuscule (bit 3)

Il reçoit:

- les signaux démodulés en provenance du lecteur-enregistreur de programme (bit 7)
- la lecture de l'interruption du crayon optique (bit 1)

La ligne de demande d'interruption CP1 est disponible sur le connecteur standard (IRQ-2). Cette entrée peut être programmée pour être validée sur une transition soit positive, soit négative du signal, à l'aide des bits PCRØ et PCR1 du registre de contrôle périphérique.

La ligne de contrôle CP2 est programmée en sortie et sert à actionner le buzzer interne du TO7 (et le haut-parleur du poste TV via la sortie SON de la prise PERITEL).

Le PIA étant sélecté à partir de l'adresse \$E7CØ, on trouvera donc à partir de cette adresse les 7 registres internes du 6846.

| A2 | A1 | AØ | REGISTRE SÉLECTIF                              |
|----|----|----|------------------------------------------------|
| Ø  | Ø  | ø  | Registre d'état composite (CSR)                |
| Ø  | Ø  | 1  | Registre contrôlé périphérique (PCR)           |
| Ø  | 1  | Ø  | Registre direction des donné (DDR)             |
| Ø  | 1  | 1  | Registre données périphériques (PDR)           |
| 1  | Ø  | Ø  | Registre d'état composite (CSR)                |
| 1  | Ø  | 1  | Registre contrôle temporisateur (TCR)          |
| 1  | 1  | Ø  | Registre temporisateur d'octet de poids fort   |
| 1  | 1  | 1  | Registre temporisateur d'octet de poids faible |
| x  | х  | х  | Adresse mémoire ROM                            |

Seule l'entrée CP1 est accessible à l'utilisateur. On la programme par accès au registre de contrôle du port P d'adresse &HE7C1

- Si le bit Ø du PCR est à Ø → CP1 est masquée, donc pas d'interruption possible.
- Si le bit Ø du PCR est à 1 → CP1 est validée, et dans ce cas :
  - Si le bit 1 (PCR1) est à Ø, alors CP1 est active sur front descendant
  - Si le bit 1 (PCR1) est à 1, alors CP1 est active sur front montant.

## Le temporisateur

Dans le TO7 il est utilisé pour coder les informations à enregistrer sur le LEP, pour faire clignoter le curseur, et pour la répétition automatique du clavier. La sortie 19 (CTO) délivre des informations digitales codées en salves de fréquence (liaison série asynchrone):

- 5 périodes à 4,5 KHz pour le bit "0"
- 7 périodes à 6,3 KHz pour le bit "1"

Le temporisateur du 6846 contient un compteur 16 bits adressable par l'intermédiaire de deux registres tampons, en écriture de 8 bits chacun. Ces registres MSB et LSB sont aux adresses \$E7C6 et \$E7C7.

On peut donc écrire la valeur souhaitée directement à partir d'une donnée 16 bits contenue dans un des registres 16 bits du 6809.

Le contenu des registres tampons n'est transféré dans le compteur que lorsqu'on lui en donne l'ordre.

Dans le TO7, cet ordre ne peut venir que de la mise à 1 du bit Ø (TCRØ) du registre de contrôle du temporisateur situé à l'adresse \$E7C5, ou avec une commande d'écriture des registres tampons (en fonction du mode).

Dès l'initialisation du compteur, les indicateurs d'interruption du compteur sont remis à zéro.

On peut alors fonctionner:

## — en mode continu si TCR3 = $\emptyset$ , TCR7 = 1 et TCR5 = $\emptyset$

Dans ce mode, un signal carré est généré sur la sortie 19 (CTO), si cette sortie est validée par TCR7 à 1. D'autre part si TCR4 est à Ø, l'initialisation peut se faire simplement par écriture dans les registres tampons.

Le temporisateur fonctionne de la même manière que la sortie CTO soit validée (TCR7 à 1) ou inhibée (TC7 à 0). Si le nombre 16 bits chargé dans le compteur est N alors la sortie reste à l'état bas pendant (N+1) fois la période de l'horloge E, soit  $(N+1)\mu$ s, puis passe à 1 pendant  $N+1\mu$ s etc.

Si on souhaite que l'horloge soit précomptée par un diviseur par 8 il faut que TCR2 soit à 1.

— en mode monocoup normal: si TCR3 =  $\emptyset$ , TCR4 = 1 et TCR5 = 1.

A deux exceptions près ce mode est identique au précédent :

- 1. La sortie est à l'état bas pendant  $1\mu$ s après l'initialisation du compteur puis passe à l'état haut pendant les  $N\mu$ s suivantes pour enfin se rebloquer à l'état bas jusqu'à la prochaine initialisation du compteur.
- 2. Le TO7 n'est pas concerné par la deuxième exception puisque les deux entrées d'initialisation CTG et CTC sont au  $\theta$ V.
- en mode cascade monocoup si TCR3 =  $\emptyset$ , TCR4 =  $\emptyset$  et TCR5 = 1.

Dans ce mode, la sortie CTO ne passe pas à l'état bas après l'initialisation.

D'autre part en fin de comptage, la sortie CTO prend le niveau du bit TCR7 :

- Si ce bit est mis à 1 avant la fin de tempo, alors la sortie CTO reste à 1 pendant le cycle suivant.
- Si ce bit est mis à Ø avant la fin de tempo, alors la sortie CTO passe à Ø pendant le cycle suivant.

Ces différents modes de fonctionnement sont résumés dans les tableaux cidessous. D'autre part, on en verra des exemples d'applications lors de l'étude de la gestion du LEP et de l'interface RS232.

#### REGISTRE D'ÉTAT COMPOSITE CSR3-CSR6 NON UTILISÉS LUS COMME DES ZÉRO CSRO CSR1 CSR7 CSR2 INDICATEUR D'INTERRUPTION TEMP. INDICATEUR D'INTERRUPTION COMPOSITE 0=PAS D'INDICATEUR D'INT. VAUDÉ MIS A UN 1=UN OU PLUSIEURS INDICATEURS D'INT. VALIDÉS MIS A UN CP2 INDICATEUR D'INTER-O = PAS DE REQUETE D'INTERRUPTION RUPTION 0 = PAS DE REQUETE 1 - REQUETE D'INTERRUPTION D'INT. 1 = REQUÊTE D'INT. L'INVERSE DE CE BIT APPARAIT EN SORTIE IRQ INTERRUPTION CP1 0 - PAS DE REQUETE D'INT. L'ÉTAT DE CE BIT PEUT S'EXPRIMER COMME SUIT CSR7 = CSR0-TCR6 + CSR1-PCR0 + CSR2-PCR3

1 = REQUETE D'INT.

#### FORMAT DU REGISTRE DE CONTROLE COMPTEUR/TEMPORISATEUR

| BIT REGISTRE<br>DE CONTRÔLE | ÉTAT | DÉFINITION DU<br>BIT                    | DÉFINITION DE L'ÉTAT                                     |
|-----------------------------|------|-----------------------------------------|----------------------------------------------------------|
| TCRØ                        | 0    | Initialisation interne                  | Validation temporisateur                                 |
| <u>'</u>                    | 1    |                                         | Temporisateur à l'état pré-établi                        |
| TCR1                        | 0    | Source horloge                          | Temporisateur utilise une horloge externe (CTC)          |
|                             | 1    |                                         | Temporisateur utilise l'horloge<br>système 62            |
| TCR2                        | 0    | Validation par pré-                     | L'horloge n'est pas pré-comptée                          |
|                             | 1    | compteur diviseur<br>par 8              | L'horloge est pré-comptée par<br>compteur diviseur par 8 |
| TCR3                        | x    | Sélection du mode                       |                                                          |
| TCR4                        | x    | de fonctionnement                       |                                                          |
| TCR5                        | ×    |                                         | Voir tableau 3                                           |
| TCR6                        | 0    | Validation inter-<br>ruption temporisa- | JRQ du temporisateur masqué                              |
|                             | 1    | teur                                    | ÎRQ du temporisateur validé                              |
| TCR7                        | 0    | Validation sortie temporisateur         | Sortie compteur (CTO) mise à l'état<br>bas               |
|                             | 1    |                                         | Sortie compteur validée                                  |

#### MODES DE FONCTIONNEMENT

| TCR3 | TCR4 | TCR5 | Mode fonctionnement<br>du temporisateur | Initialisation compteur | Indicateur<br>d'interruption mis<br>à un |
|------|------|------|-----------------------------------------|-------------------------|------------------------------------------|
| 0    | 0    | ٥    | Continu                                 | CTG↓+W+R                | то                                       |
| 0    | 0    | 1    | Cascade monocoup                        | <del>CTG</del> ↓+R      | то                                       |
| 0    | 1    | 0    | Continu                                 | CTG↓+R                  | то                                       |
| ٥    | 1    | 1    | Normal Monocoup                         | CTG↓+R                  | то                                       |
| 1    | 0    | 0    | Comparaison de fréquence                | ĈŤĜ↓.1.(W + TO) + R     | CTG avant TO                             |
| 1    | 0    | 1    |                                         | CTG↓.I+R                | TO avant CTG1                            |
| 1    | 1    | 0    | Comparaison de largeur d'impulsion      | CTG↓.1+R                | <del>CTG</del> ↑ avant TO                |
| 1    | 1    | 1    | ]                                       |                         | TO avant CTG↑                            |

R = Condition d'initialisation

CTG = Transition positive sur la broche 17

W = Écriture des registres tampon du temporisateur

T = Indicateur d'interruption (CSRØ) = Ø

TO = Fin de comptage

#### MODES DE FONCTIONNEMENT CONTINU

|                | MODE CONTINU<br>(TCR3 = 0, TCR7 = 1, TCR5 0) |                                    |                                               |  |  |  |
|----------------|----------------------------------------------|------------------------------------|-----------------------------------------------|--|--|--|
| REGIST<br>CONT | RE DE<br>RÔLE                                | 1                                  | INITIALISATION/SIGNAUX DE<br>SORTIE           |  |  |  |
| TCR2           | TCR4                                         | Compteur Sortie temporisateur (2X) |                                               |  |  |  |
| 0              | 0                                            | Initialisation  CTG1 + W + R       | (N+1) (T) (N+1) (T) (N+1) (T) V <sub>OH</sub> |  |  |  |
| 0              | 1                                            | CTĞ↓+R                             | l                                             |  |  |  |

CTG1 = Transition négative sur l'entrée CTG

T = Période d'entrée horloge vers compteur

W=Commande d'écriture des registres tampon du temporisateur

to = Cycle d'initialisation compteur

R = Misc à zéro du temporisateur (TCR0) = 1ou RESET externe = 0)

TO = Fin de comptage (condition tout à zéro)

N = Nombre de 16 bits dans les registres tampon du compteur





Le registre d'état composite (CSR) d'adresse \$E7C0 est un registre à lecture seule qui est partagé par le temporisateur et le port parallèle.

Seuls les bits CRØ, CR1, CR2 et CR7 sont utilisés et permettent la demande d'interruption IRQ s'ils sont mis à un via les conditions appropriées dans le temporisateur ou le port parallèle.

D'autre part l'interruption n'est possible que si les bits actifs sont mis à un dans les registres de contrôle appropriés, conformément au schéma cidessous.

# Registre d'état composite et loglque associée



Le bit CSR7 est mis à un quand IRQ passe à zéro. Il ne peut être remis à zéro que si tous les indicateurs d'interruption ont été remis à zéro.

Le bit CSRØ peut être remis à Ø par :

- reset externe ou interne (TCRØ à 1)
- initialisation du compteur
- commande de lecture du compteur, précédée d'une lecture du CSR pendant que CSRØ est mis à 1.

# 3. Les entrées/sorties

# 3.1 Bus standard

Trois sorties de bus standard sont prévues à l'arrière du TO7. Elles se présentent sous forme de trois "nez de carte" destinés à recevoir les extensions A, B et C.

Le connecteur d'extension est du type 2×19 contacts (double face) au pas de 2,54 mm (par exemple SOCAPEX 254DF19 AYV8C).

Aux différents contacts correspondent les entrées/sorties ci-dessous :

### **SORTIE EXTENSION TO7**

| Dessus A  | 19                      | 1                |
|-----------|-------------------------|------------------|
| Dessous B | Vue de f                | ace              |
|           | A                       | В                |
| 1         | GND                     | + 12V            |
| 2         | CP1                     | GND              |
| 3         | $\overline{\text{E7C}}$ | SON              |
| 4         | CSE                     | $R/\overline{W}$ |
| 5         | A11                     | E                |
| 6         | A10                     | <b>D</b> 7       |
| 7         | <b>A9</b>               | D6               |
| 8         | A8                      | D5               |
| 9         | A7                      | D4               |
| 10        | <b>A</b> 6              | D3               |
| 11        | <b>A</b> 5              | D2               |
| 12        | A4                      | D1               |
| 13        | A3                      | DØ               |
| 14        | <b>A</b> 2              | $\overline{RST}$ |
| 15        | <b>A</b> 1              | FIRQ             |
| 16        | AØ                      | NMI              |
| 17        | <u>CSD</u>              | ĪRQ              |
| 18        | CSC                     | Video            |
| 19        | + 5 V                   | - 5V             |
|           |                         |                  |

SON: Entrée son E7C: Select E7Cx CSE: Select E000-EFFF Video: Pin 19 prise SCART

E: Enable extension

## Dessus A

| 1  | GND                                                                     | Référence ØV du TO7<br>Entrée interruption du 6846 (U1)                                          |
|----|-------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------|
| 2  | <u>CP1</u>                                                              | • • • • • • • • • • • • • • • • • • • •                                                          |
| 3  | E7C                                                                     | Signal actif au niveau bas pour les adresses \$E7CX, permettant la sélection des PIA d'extension |
| 4  | CSE                                                                     | Signal actif au niveau bas pour les adresses \$E000 à \$EFFF                                     |
| 5  | $\mathbf{A}_{11}$                                                       |                                                                                                  |
| 6  |                                                                         |                                                                                                  |
|    | $\left\{\begin{array}{c} \mathbf{A}_{10} \\ \vdots \end{array}\right\}$ | Bits A <sub>0</sub> -A <sub>11</sub> du bus d'adresse                                            |
| }  | i \$                                                                    | Dits Ag-All du bus à actesse                                                                     |
| ;  | <b> </b>                                                                |                                                                                                  |
| ;  | ; /                                                                     |                                                                                                  |
| 16 | $\mathbf{A}_{\boldsymbol{\emptyset}}$                                   |                                                                                                  |
| 17 | $\overline{\text{CSD}}$                                                 | Signal actif au niveau bas pour les adresses \$ D000 à                                           |
|    |                                                                         | \$DFFF                                                                                           |
| 18 | $\overline{\text{CSC}}$                                                 | Signal actif au niveau bas pour les adresses \$ C000 à                                           |
|    | -50                                                                     | \$ CFFF                                                                                          |
| 10 | . 537                                                                   | Alimentation + 5V du TO7                                                                         |
| 19 | + 5V                                                                    | Anneniation +3v du 10/                                                                           |

Toutes les sorties proviennent de circuits TTL (LS):

- CSC, CSD et CSE viennent du décodeur d'adresse U14 = 74LS139
   E7C vient du circuit de décodage 74LSØ2
- Les bits d'adresses sont tamponnés par des circuits 74LS241

L'entrée CP1 permet d'envoyer une interruption au 6846. On se reportera à la notice de ce circuit pour une étude complète de son fonctionnement. La sortie d'alimentation + 5V peut fournir jusqu'à 3 ampères si aucune extension n'est reliée au TO7.

#### Dessous B

| 1  | + 12V                                 | Alimentation + 12V du TO7                                             |
|----|---------------------------------------|-----------------------------------------------------------------------|
| 2  | GND                                   | Référence ØV du TO7                                                   |
| 3  | SON                                   | Entrée SON du TO7                                                     |
| 4  | $R/\overline{W}$                      | Signal de lecture/écriture en provenance du MPU 6809                  |
| 5  | E                                     | Signal d'horloge E du 6809 bufferisé par<br>74LS241                   |
| 6  | D7 \                                  |                                                                       |
| 7  | D6                                    |                                                                       |
|    | · · · · · · · · · · · · · · · · · · · | Bits D <sub>0</sub> -D <sub>7</sub> de données                        |
| 12 | Ď1                                    |                                                                       |
| 13 | Dø J                                  |                                                                       |
| 14 | RST                                   | Entrée de reset du MPU 6809                                           |
| 15 | FIRQ                                  |                                                                       |
| 16 | <u>NMI</u>                            | Entrées d'interruptions vectorisées du 6809                           |
| 17 | ĪRQ                                   |                                                                       |
| 18 | Vidéo                                 | Entrée vidéo reliée à la borne 19 de la prise<br>Péritel              |
| 19 | - 5 <b>V</b>                          | Alimentation - 5V du TO7 Vidéo composite en provenance du téléviseur. |

- Les sorties E et  $D_{\theta}$ - $D_{7}$  sont toutes compatibles TTL puisque bufferisées par des circuits LS (LS241 unidirectionnel pour E, et LS245 bidirectionnel pour le bus de donnée).
- La sortie R/W vient du MPU 6809 directement sans buffer LS.
- L'entrée SON est envoyée via C10 (220nf) sur la base d'un amplificateur émetteur commun réalisé autour du transistor T1 (BC413) monté en résistance d'émetteur non découplée, ce qui lui donne un gain en tension d'environ 5 ou 6.

L'entrée AUDIO du LEP attaque ce même étage via C3 (220 nf) ce qui permet la récupération du son venant du lecteur à cassette sur le bus standard et viceversa sans amplification.

La sortie amplifiée est prélevée sur le collecteur de T1 et envoyée sur la sortie SON de la prise Péritel (broche 6) via le condensateur C12 (4,7 $\mu$ F/10V). Le niveau de tension sur cette entrée son doit être d'environ 170mV puisque les sorties Péritel sont normalisées à 0,8V/75 $\Omega$ .

# SCHÉMA DE L'AMPLI SON



- Toutes les entrées d'interruption, RST, FIRQ, NMI et IRQ sont connectées directement au MPU 6809 et doivent pour être actives, être maintenues au niveau bas pendant au moins un cycle d'horloge. (Se reporter à la notice 6809).
- L'entrée vidéo est reliée directement à la borne 19 de la prise Péritel, et reçoit donc le signal vidéo composite venant du téléviseur. C'est grâce à cette liaison que pourra être développée l'"incrustation" sur le TO7-70.
- L'alimentation + 12V peut fournir jusqu'à 700mA
- L'alimentation 5V peut fournir jusqu'à 90mA

Attention: les valeurs données ci-dessus (courants d'alimentations) sont des valeurs maximales. Pour des raisons de sécurité, et si des extensions sont utilisées, il est nécessaire de diminuer ces valeurs afin de ne pas provoquer un échauffement trop important des régulateurs.

# 3.2 Bus extension mémoire

Cette sortie de bus se fait également sous forme d'un "nez de carte" destiné à recevoir le connecteur d'extension RAM 16 K.

Le connecteur sera du même type que pour le bus standard, mais avec cette fois seulement  $2 \times 13$  contacts (double face) au pas de 2,54 mm (connecteur SOCAPEX 254 DF13 AYV).

Aux différents contacts correspondent les entrées/sorties ci-dessous :

#### SORTIE EXTENSION MÉMOIRE TO7

#### Dessus A 13 1

#### Dessous B Vue de face

|    | A                | В    |
|----|------------------|------|
| 1  | + 12V            | + 5V |
| 2  | АØ               | D7   |
| 3  | A1               | D6   |
| 4  | A2               | D5   |
| 5  | A3               | D4   |
| 6  | A4               | D3   |
| 7  | A5               | D2   |
| 8  | A6               | D1   |
| 9  | $R/\overline{W}$ | DØ   |
| lØ | CLOCK            | ŌĒ   |
| 11 | RAS              | CAS  |
| 12 | GND              | GND  |
| 13 | GND              | – 5V |
|    |                  |      |

### Dessus A

| 1  | +12V                          | Alimentation + 12V du TO7                                         |
|----|-------------------------------|-------------------------------------------------------------------|
| 2  | $A_{\emptyset}/A_{7}$         |                                                                   |
| 3  | $A_0/A_7$<br>$A_1/A_8$        | Bits $A_n$ - $A_6$ / $A_7$ - $A_{13}$ du bus d'adresse multiplexé |
| 7  | $A_5/A_{12}$                  | , , , , , , , , , , , , , , , , , , ,                             |
| 8  | $A_{5}/A_{12}$ $A_{6}/A_{13}$ |                                                                   |
| 9  | $R/\overline{W}$              | Signal de lecture/écriture en provenance du MPU 6809              |
| 10 | CLOCK                         | Signal d'horloge 2MHz                                             |
| 11 | ŔĀŠ                           | Signal d'échantillonage d'adresse ligne RAM 4116                  |
| 12 | GND                           | Référence ØV du TO7                                               |
| 13 | GND                           | Référence ØV du TO7                                               |

- L'alimentation + 12V peut fournir jusqu'à 700 mA (voir précédemment).
- Les 7 bits d'adresses A<sub>0</sub>/A<sub>6</sub> proviennent des multiplexeurs 74LS157 destinés aux RAMS dynamiques de l'extension et permettent grâce au multiplexage par ligne et par colonne des 4116 de fournir les 2<sup>14</sup> adresses soit 16384 bits/RAM.
- Le signal  $R/\overline{W}$  est le signal  $\overline{RAMW} = R/\overline{W} + \overline{E\mu}$  bufferisé par une porte 74LS 24I. Il ne sera au niveau bas que si l'on est en mode écriture ET sur niveau bas de l'horloge E.
- Le signal CLOCK (2MHz) est totalement compatible TTLLS puisque pris sur la sortie Q du registre 74LS165.
- Le signal RAS sélectionnant les lignes des 4116 est pris en sortie d'une porte 74LS241

## **Dessous B**

| 1  | + 5 <b>V</b>            | Alimentation + 5V du TO7                              |
|----|-------------------------|-------------------------------------------------------|
| 2  | $\mathbf{D}_7$          |                                                       |
| 3  | $D_6$                   |                                                       |
|    |                         | Bits D <sub>0</sub> -D <sub>7</sub> du bus de données |
| 8  | $D_1$                   |                                                       |
| 9  | $\frac{D_{\theta}}{OE}$ |                                                       |
| 10 | ŌĒ                      | Signal de déconnection des datas RAMS du bus de       |
|    |                         | données si l'extension n'est pas adressée, ou en mode |
|    |                         | écriture                                              |
| 11 | CAS                     | Signal d'échantillonage colonne des 4116              |
| 12 | GND                     | Référence OV du TO7                                   |
| 13 | – 5 <b>V</b>            | Alimentation – 5V du TO7                              |
|    |                         |                                                       |

- Les 8 bits de données sont reliés au bus interne via un circuit bidirectionnel 74LS245. Il est nécessaire de prévoir dans l'extension un "latch" unidirectionnel 3 états 74LS374 sélectionné par OE en mode lecture seulement des RAMS d'extension, donc dans la plage d'adresse \$8000-\$BFFF.
- Le signal  $\overline{OE} = (8000 \cdot \overline{BFFF})_{16} + R/\overline{W}$  déconnectera via le latch "extension-mémoire" le bus de sortie des datas de l'extension du bus de données lorsque celle-ci n'est pas adressée (en dehors de  $8000 \cdot \overline{BFFF}$ ) ou lorsque le 6809 envoie un ordre d'écriture.

Ce signal pris en sortie d'une porte OU de U15 (74LS32) est donc un signal de sortie TTL LS.

- Le signal CAS permet la validation de l'adressage en colonne des RAMS 4116. Ce signal est bufferisé par une porte 74LS241.
- L'alimentation + 5V peut fournir jusqu'à 3A.
- L'alimentation 5V peut fournir jusqu'à 90 mA. (voir précédemment).

# 3.3 Entrées/Sorties vers le magnétophone

La prise de connection au magnétophone est une prise standard 5 broches DIN. On peut donc éventuellement utiliser un prolongateur 5 broches MALE DIN/5 broches FEMELLE DIN.

# Prise magnétophone P2



| 1 | Moteur K7 | Commande le moteur du LEP                    |
|---|-----------|----------------------------------------------|
| 2 | GND       | Référence ØV du TO7                          |
| 3 | Audio K7  | Lecture de la piste audio du LEP             |
| 4 | Entrée K7 | Lecture d'un programme enregistré sur le LEP |
| 5 | Sortie K7 | Sortie d'un programme en RAM vers le LEP.    |

— La sortie 1 de commande du moteur K7 est reliée à la sortie CA2 du PIA 6821 système. Pour bien comprendre ce qui suit il faut avoir préalablement assimilé le fonctionnement du registre CRA d'un PIA 6821. Les bits CRA-4 et CRA-5 étant à 1 :

Si CRA3 = Ø → CA2 est mis à zéro → MOTOR ON
 Si CRA3 = I → CA2 est mis à un → MOTOR OFF

Dans le LEP, l'entrée MOTEUR K7 commande un transistor BC547B via une résistance de 3,3 k $\Omega$ , dont l'effet est :

- S'il est bloqué, de ne pas agir sur l'alimentation du moteur.
- S'il est saturé, de couper l'alimentation du moteur.



— La borne 3 de la prise P2 est une entrée du TO7 qui lit la piste audio de la cassette et envoit ce signal vers la sortie son TV. Le signal audio K7 est amplifié dans le TO7 par le même montage à transistor amplifiant le signal AUDIO EXT disponible sur le bus standard (B-3). (Niveau = 170 mV).

Se reporter au schéma donné précédemment lors de l'étude de ce bus.

# Gestion des E/S digitales (4 et 5)

#### • Étude hardware :

- a) En sortie (5), le TO7 envoie sur la borne 5 de la prise magnétophone P2, les impulsions générées par soft sur la sortie CO (patte 19) du temporisateur 6846 (voir pages précédentes). Ces informations digitales sont codées en salve de fréquence :
- 5 périodes à 4,5 kHz pour le bit "Ø"
- 7 périodes à 6,3 kHz pour le bit "1"

Dans le LEP, ces informations digitales de niveau TTL sont envoyées sur la tête digitale d'enregistrement/lecture via un circuit R-C série  $(12K\Omega-100nF)$ .

## Entrée digitale du LEP



b) En entrée (4), les informations en provenance du LEP sont envoyées dans le TO7, sur le bit 7 du PORT parallèle du 6846 (patte 28). Ce bit est initialisé en entrée.

Dans le LEP, les informations lues sur la piste digitale sont amplifiées, et démodulées afin de fournir des octets sérialisés à 900 Bauds asynchrones adaptés au TO7. Tant que le moteur est OFF, la sortie du LEP est à "1" (+5V).

#### • Étude Software

Le moniteur du TO7 contient un programme appelé "CONTROLEUR DE MINI CASSETTE" (K7CO\$) dont le point d'entrée est en \$E815.

Ce programme utilise un registre, K7.OPC, rangé en page 0 à l'adresse &H6029, et dont le contenu est un mot de code permettant les opérations : OPEN en LECTURE, OPEN en écriture, CLOSE, SAISIE d'un OCTET, ENVOI d'un OCTET, grâce aux paramètres ci-dessous :

K7.OPR = % 0000 0001 OPEN en LECTURE

K7.RDC = % ØØØØ ØØ1Ø LIRE un OCTET

K7.OPW = % 0000 0100 OPEN en ECRITURE

K7.WRT = % 0000 1000 ECRIRE un OCTET

K7.CLS = % 0001 0000 CLOSE

Le registre d'état K7.STAT, rangé en &H602A, servira à indiquer le type d'opération réalisée ou la cause d'une erreur.

K7.NRD = % 1000 0000 LECTEUR pas PRET

En sortie, si le bit de carry C du registre CODE CONDITION est :

- à  $\emptyset$  → opération normale
- à 1 → erreur

Les autres registres utilisés sont :

- TCR SAV (&H6064) qui sauvegarde l'état courant du TIMER
- TCT SAV (&H6065) qui sauvegarde le compte courant du TIMER

La vitesse de transmission est de 900 bauds.

## En lecture comme en écriture, les octets sont passés par B

Plusieurs appels successifs de ce sous-programme sont donc nécessaires aussi bien pour écrire sur le LEP que pour y lire des informations.

# Exemple: Écriture d'un octet:

- 1. Ouverture en écriture :
- Mettre le code K7.OPW dans K7.OPC
- Appeler K7CO\$
- 2. Écriture de l'octet :
- Mettre le code K7.WRT dans K7.OPC
- Mettre l'octet dans B
- Appeler K7CO\$
- 3. Fermeture:
- Mettre le code K7.CLS dans K7.OPC
- Appeler K7CO\$

Lorsqu'on demande une ouverture en écriture :

- le moteur est alimenté (CRA3 du 6821 = 0)
- une temporisation de 1 seconde est lancée pour stabiliser la bande
- on revient du S-P (RTS)

Lorsqu'on demande une ouverture en lecture :

- le moteur est alimenté
- on revient du sous-programme

Lorsqu'on demande un Close:

- une temporisation de 1/2s est lancée
- le moteur est OFF (CRA3 = 1)
- on revient du S.P.

On trouvera ci-dessous deux programmes objet permettant :

- La sauvegarde d'un écran POINTS sur cassette, par lecture des adresses de la RAM POINTS, de \$4000 à \$5F40
- La lecture d'un écran sur cassette avec restitution en RAM POINTS.

|                                                                                                                                  | 4000<br>5F40<br>6029<br>0004<br>0008<br>0010<br>EB15<br>0004                   | K70PW<br>K7WRT<br>K7CLS<br>K7CO | EQU<br>EQU<br>EQU<br>EQU<br>EQU<br>EQU<br>EQU                                      | \$4000<br>\$5F40<br>\$6029<br>4<br>8<br>\$10<br>\$E815                                                    |
|----------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------|---------------------------------|------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------|
| A000                                                                                                                             |                                                                                |                                 | ORG                                                                                | \$A000                                                                                                    |
| A000 34<br>A002 86<br>A004 B7<br>A007 BD<br>A00A 86<br>A00C B7<br>A00F CE<br>A012 E6<br>A014 C1<br>A016 27<br>A018 BD<br>A018 20 | 56<br>04<br>6029<br>E815<br>08<br>6029<br>A034<br>C0<br>04<br>05<br>E815<br>F5 | DEBUT                           | PSHS<br>LDA<br>STA<br>JSR<br>LDA<br>STA<br>LDU<br>LDB<br>CMPB<br>BEQ<br>JSR<br>BRA | U, X, B, A<br>#K70PW<br>K70PC<br>K7CO<br>#K7WRT<br>K70PC<br>#CODE<br>, U+<br>#EDT<br>SUITE<br>K7CO<br>*-9 |
| A01D BE<br>A020 E6<br>A022 BD<br>A025 BC<br>A028 26                                                                              | 4000<br>80<br>E815<br>5F41<br>F6                                               | SUITE<br>BOUCLE                 | LDX<br>LDB<br>JSR<br>CMPX<br>BNE                                                   | #STAD<br>,X+<br>K7CO<br>#ENDAD+1<br>BOUCLE                                                                |

|                                                                                                 | 5F40<br>6029<br>0001<br>0002<br>0010                         | STAD<br>ENDAD<br>K70PC<br>K70PR<br>K7RDC<br>K7CLS<br>K7CLS | EOU<br>EOU<br>EOU<br>EOU<br>EOU                               | \$4000<br>\$5F40<br>\$6029<br>\$1<br>\$2<br>\$10<br>\$EB15                               |
|-------------------------------------------------------------------------------------------------|--------------------------------------------------------------|------------------------------------------------------------|---------------------------------------------------------------|------------------------------------------------------------------------------------------|
| A000                                                                                            |                                                              |                                                            | ORG                                                           | \$A000                                                                                   |
| A000 34<br>A002 86<br>A004 B7<br>A007 BD<br>A00A 86<br>A00C B7                                  | 56<br>01<br>6029<br>E815<br>02<br>6029                       | DEBUT                                                      | PSHS<br>LDA<br>STA<br>JSR<br>LDA<br>STA                       | U, X, B, A<br>#K70PR<br>K70PC<br>K7CO<br>#K7RDC<br>K70PC                                 |
| A00F CE<br>A012 BD<br>A015 E1<br>A017 26<br>A019 C1<br>A01B 26                                  | A034<br>E815<br>C0<br>F6<br>45<br>F5                         | RECH                                                       | LDU<br>JSR<br>CMPB<br>BNE<br>CMPB<br>BNE                      | #CODE<br>K7CD<br>, U+<br>RECH<br>#\$45<br>*-9                                            |
| A01D 8E<br>A020 BD<br>A023 E7<br>A025 8C<br>A028 26<br>A02A 86<br>A02C B7<br>A02F BD<br>A032 35 | 4000<br>E815<br>B0<br>5F41<br>F6<br>10<br>6029<br>E815<br>D6 | BOUCLE                                                     | LDX<br>JSR<br>STB<br>CMPX<br>BNE<br>LDA<br>STA<br>JSR<br>PULS | #STAD<br>K7CO<br>, X+<br>#ENDAD+1<br>BOUCLE<br>#K7CLS<br>K7OPC<br>K7CO<br>U, X, B, A, PC |
| A034                                                                                            | 43<br>4F<br>44<br>45                                         | CODE                                                       | FCC                                                           | /CODE/                                                                                   |
|                                                                                                 | 0000                                                         |                                                            | END                                                           |                                                                                          |
| 00000 Tp                                                                                        | tal Err                                                      | rors                                                       |                                                               |                                                                                          |

Dans chacun d'eux le mot "CODE" permet une synchronisation parfaite des deux opérations de sauvegarde et de relecture.

Pour avoir accès aux RAM points, il faut faire un POKE &HE7C3, PEEK (&HE7C3) OR 1 en BASIC, ou bien ajouter:

LDA PRC B6 E7 C3

ORA #1 8A Ø1

avant de faire EXEC&HA000

STA PRC B7 E7 C3

Les organigrammes ci-joints permettent d'analyser la procédure d'ouverture pour écrire (K7.OPW). Le sous-programme TIMER provoque le fonctionnement du 6846 en mode continu, la sortie TO fournissant un signal carré de fréquence 6,3 kHz.

Pour obtenir cette fréquence il faut charger le compteur avec la valeur 78(\$4E). La fréquence d'horloge étant E = 1MHz, la sortie TO restera à 1 pendant  $78\mu$ s puis à  $\emptyset$  pendant  $78\mu$ s soit une période de  $156\mu$ s donc une fréquence de 6,3 kHz.

#### Organigramme du sous-programme "MOTEUR"



#### Organigramme "OUVERTURE POUR ÉCRIRE"



#### Organigramme du Sous-Programme "TIMER"



# 3.4 E/S vers Prise PERITEL

La Prise SCART du TO7 fournit les informations ci-dessous :

- Borne 20: Sortie Synchro mixte du TO7 0,8V/75Ω

- Borne 19 : Entrée Vidéo composite

- Borne 16: Commutation rapide reliée au + Vcc dans le TO7

- Borne 11: VERT Niveau Ø,8 V/75Ω

— Borne 8 : Commutation lente reliée à 12 V à travers une résistance de limitation de  $820\Omega$  dans le TO7.

- Borne 7: BLEU Niveau 0,8 V/75Ω

— Borne 6 : Son TV (voir schéma de l'amplificateur audio du TO7). Sortie par  $C=4.7\mu F/10V$ . Niveau  $\simeq 1V$ 

Borne 15 : ROUGE Niveau Ø,8 V/75Ω

- Bornes 4, 5, 9, 13, 14, 17, 18 : MASSE

# Schéma prise SCART et connecteur J4



# DESCRIPTION DES INTERCONNEXIONS

Touce les entrées et sorties peuvent être simultanément en fonctionnement — Touce les entrées et sorties peuvent être simultanément eux pur — Tous les signaux d'entrée et de sortie sont définis et mesurés conformément aux pu

| Numero Conditions de mesure et observation du contact | 3 ( ) pour un facteur de modulation of l'émeteur de 80 v³ (MA ou MF). ( → ) pour un facteur de modulation of l'émetteur de 30 v³ (MA OU MF). | 1  (**) pour un facteur de modulation (Pémetteur de 80 °° (MA Ou MF).  (***) pour un facteur de modulation (Pémetteur de 30 °° (MA ou MF). | 6 Impedance de charge pour les mesures<br>10kΩ                                               |
|-------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------|
| Valeur d'adaptation                                   | Impédance s 1kB (2)  Force électromotrice (valeur efficace)  nominale 0,5V ( · )  mnumale 0,2V ( · )  maximale 2V                            | Impedance ≤ 1kR<br>Force électromotrice (valeur efficace)<br>nomnale 8,5V ( )<br>minimale 8,2V ( )<br>maximale 2V                          | Impédance ≥ 10kΩ (2) Tension (valeur efficace) nominale Ø.5V minimale 8.2V maximale 2V       |
| Désignation du signal                                 | Sortie "AUDIO" A (1):  — monophonie — stereophonie voie gauche — voie independante A                                                         | Sorrie "AUDIO" B (1):  — voie droite stereophonie  — voie independante B                                                                   | Entrée "AUDIO" A 11) ;<br>· monophonie<br>— stréophonie voie gauche<br>— voie indépendante A |

| Désignation du signal                                                   | Valeur d'adaptation                                                                                                                                                                                                                                                                                                                                                                     | Numéro<br>de contact | Conditions de mesure et observation          |
|-------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------|----------------------------------------------|
| Entre "AUDIO" B (1):  - voie droite stéréophonie  - voie indépéndante B | Impédance ≥ 19k0 (2) Tension (valeur efficace) nominale 0,5V minimale 0,2V maximale 2V                                                                                                                                                                                                                                                                                                  | 2                    | Impédance de charge pour les mesures : 1840. |
| Masse commune "AUDIO"                                                   |                                                                                                                                                                                                                                                                                                                                                                                         | 4                    |                                              |
| Sortie "VIDEO"                                                          | Signal vidéo composite:  Tension: 1V (tolérance ± 3 dB) (3) différence entre le niveau du blanc et le niveau de synchronisation.  El miseau de synchronisation.  Impédance de charge 75 ß (4)  Tension continue superposée comprise entre θV et + 2V.  Quand le signal appliqué a ce contact est uniquement un signal de synchronisation, sa tension crête à crête est θ,3V (-3 + 10dB) | 61                   | Video positive                               |
| Entrice "VIDEO"                                                         | Signal video composite:  Tension: 1 V (tolerance ± 3 dB) (3) différence entre le niveau du blanc et le niveau de synchronisation.  Timpédance de charge 7 3 (4)  Tension continue superposée comprise entre ØV et + 2V.  Quand le signal appliqué a ce contact est uniquement un signal de synchronisalion, sa tension crête a crête est Ø,3V (-3 + 10 dB)                              | 2.0                  | Vidéo positive                               |
| Masse "VIDEO"                                                           |                                                                                                                                                                                                                                                                                                                                                                                         | 1                    |                                              |

| Désignation du signal                        | Valeur d'adaptation                                                                                                                                                                                                                                                                        | Numéro<br>du contact | Conditions de mesure et observation    |
|----------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------|----------------------------------------|
| Composante ROUGE                             | Différence entre valeur crêt: et niveau de suppression : 9,7V (tolérance ± 34B) (5)<br>Impédance de charge 750.<br>Tension continue superposée comprise entre 8V et +2V.                                                                                                                   | 15                   | Composante positive.                   |
| Masse ROUGE                                  |                                                                                                                                                                                                                                                                                            | 13                   |                                        |
| Composante VERT                              | Difference entre valeur crête et niveau de suppression : 0,7V (tolérance<br>± 3dB) (5)<br>Impédance de charge 750.<br>Tension continue superposée comprise entre 0V et +2V.                                                                                                                | 11                   | Composante positive.                   |
| Masse VERT                                   |                                                                                                                                                                                                                                                                                            | 6                    |                                        |
| Composante BLEU                              | Différence entre valeur crête et niveau de suppression : 0,7V (tolérance<br>± 3dB) (5)<br>Impédance de charge 7SG.<br>Tension continue superposée comprise entre 0V et +2V.                                                                                                                | 7                    | Composante positive.                   |
| Masse BLEU                                   |                                                                                                                                                                                                                                                                                            | \$                   | an extension of                        |
| Selection de fonction<br>(Commutation lente) | #V à +2V étal logique "zéro"<br>+ i#V à +12V étal logique "un"<br>Résisance d'entrée ≥ 1#kΩ<br>Capacité d'entrée ≤ 2nf<br>Pour un récepteur de telévision, l'étal logique "#" correspond à la<br>réception de télévision diffusée et l'état logique "I" correspond à la<br>péritélévision. | œ                    | Impédance de charge mesure :<br>i 0kti |