## **Arithmétique**

|                    |                                                                      | Byte(b)                                       |    | Word(w) |         | Double(d       | )              | $\mathbf{Quad}(\mathbf{q})$ |
|--------------------|----------------------------------------------------------------------|-----------------------------------------------|----|---------|---------|----------------|----------------|-----------------------------|
| Somme              | $M1_B[i] = M1_B[i] + M2_B[i]$                                        | pADDb                                         |    | pADDw   |         | pADDd          |                | pADDq                       |
| +                  | $M1_{B}[i] = limit(-128, M1_{B}[i] + M2_{B}[i], 127)$                | pADDsb                                        |    | pADDsw  |         |                |                |                             |
|                    | $M1_{B}[i] = limit( 0, M1_{B}[i] + M2_{B}[i], 255)$                  | pADDusb                                       |    | pADDusw |         |                |                |                             |
| Soustraction       | $M1_B[i] = M1b[i] - M2b[i]$                                          | pSUBb                                         |    | pSUBw   |         | pSUBd          |                | pSUBq                       |
| -                  | $M1_{B}[i] = limit(-128, M1_{B}[i] - M2_{B}[i], 127)$                | pSUBsb                                        |    | pSUBsw  |         |                |                |                             |
|                    | $M1_{B}[i] = limit( 0, M1_{B}[i] - M2_{B}[i], 255)$                  | pSUBusb                                       |    | pSUBusw |         |                |                |                             |
| Multiplication X   | $M1_{uw}[i] = M1_{uw}[i]*M2_{uw}[i] & 0xFFFF$                        |                                               |    | pMUL1w  |         | <u>p</u> MULdq | <sub>(1)</sub> |                             |
|                    | M4 Fil = M4 Fil+M2 Fil >> 46                                         |                                               |    | pMULhw  |         |                |                |                             |
|                    | $M1_{UW}[i] = M1_{UW}[i]*M2_{UW}[i] >> 16$                           |                                               |    | pMULhuw |         |                |                |                             |
| Multiplication     | $M1_{D}[i] = M1_{W}[2i]*M2_{W}[2i] + M1_{W}[2i+1]*M2_{W}[2i$         | +1]                                           |    | pMADDwd |         |                |                |                             |
| puis Somme         |                                                                      | pMADDub                                       | SW |         |         |                |                |                             |
| Somme des          | $M1_{w}[0] = \sum  M1_{B}[i] - M2_{B}[i] , M1_{w}[i <> 0] = 0$       |                                               |    | pSADbw  |         |                |                |                             |
| différences abs    | olues                                                                |                                               |    | MPSADbw | ð       |                |                |                             |
| Valeur absolue     | $M1_{\mathbf{W}}[i] =   M2_{\mathbf{W}}[i]  $                        | pABSb                                         |    | pABSw   |         | pABSd          |                | pABSq                       |
| Maximum            | $M1_{UB}[i] = Max(M1_{UB}[i], M2_{UB}[i])$                           | pMAXsb                                        | Ô  | pMAXsw  |         | pMAXsd         | 7              |                             |
|                    |                                                                      | pMAXub                                        | 1  | pMAXuw  | <b></b> | pMAXud         | ð              |                             |
| Minimum            | $M1_{UB}[i] = Min(M1_{UB}[i], M2_{UB}[i])$                           | pMINsb                                        | 1  | pMINsw  |         | pMINsd         | Ô              |                             |
|                    |                                                                      | pMINub                                        | 7  | pMINuw  | 1       | pMINud         | 1              |                             |
| Moyenne            | $M1_{B}[i] = (M1_{B}[i] + M2_{B}[i])/2$                              |                                               |    | pAVGb   |         | pAVGw          |                |                             |
| Égalité ?          | $M1_B[i] = M1_B[i] == M2_B[i]$ ? $0 \times FF : 0$                   | pCmpEQb                                       |    | pCmpEQw |         | pCmpEQd        |                | pCmpEQq 🕖                   |
| Supérieur ?        | $M1_{B}[i] = M1_{B}[i] > M2_{B}[i]? 0xFF : 0$                        | pCmpGTb                                       |    | pCmpGTw |         | pCmpGTd        |                | pCmpGTq 🕖                   |
| Signes             | $reg_{32}[07] = M_B[07] >> 8$                                        | pMovMskb reg <sub>32</sub> ,mem <sub>64</sub> |    |         |         |                |                |                             |
| Signe conditionnel | $M1_{\mathbf{w}}[i] = M1_{\mathbf{w}}[i] * sign(M2_{\mathbf{w}}[i])$ | pSIGNb                                        |    | pSIGNw  |         | pSIGNd         |                |                             |

## Logique

|         |                                                      | Word(w) | Double(d) | Quad(q) | DQuad(dq) |
|---------|------------------------------------------------------|---------|-----------|---------|-----------|
| And     | $M1_{q} = M1_{q} \& M2_{q}$                          |         |           |         | pAND      |
| And not | $M1_{q} = \sim M1_{q} \& M2_{q}$                     |         |           |         | pANDN     |
| Or      | $M1_{Q} = M1_{Q} \mid M2_{Q}$                        |         |           |         | pOR       |
| Xor     | $M1_{Q} = M1_{Q} \wedge M2_{Q}$                      |         |           |         | pXOR      |
| ShI     | $M1_{\mathbf{W}}[i] = M1_{\mathbf{W}}[i] \ll imm8$   | pSLLw   | pSLLd     | pSLLq   | pSLLdq    |
| Shr     | $M1_{w}[i] = M1_{w}[i] >> imm8$                      | pSRLw   | pSRLd     | pSRLq   | pSRLdq    |
| Sar     | $M1_{\mathbf{w}}[i] = M1_{\mathbf{w}}[i] / 2^{imm8}$ | pSRAw   | pSRAd     | pSRAq   |           |

Saturation : si le résultat dépasse une limite, il est ramené à la limite.

Si le mode Saturation n'est pas actif, une troncature sanctionne les dépassements.

Unsigned : résultat non signé



### **Mouvements**

| Comprimer                            | M2<br>M1                                                                                                                        | Byte(b)    | Word(w) PACKsswb PACKuswb    | Double(d) PACKssdw           | Quad(q) DQuad(dq)                            |
|--------------------------------------|---------------------------------------------------------------------------------------------------------------------------------|------------|------------------------------|------------------------------|----------------------------------------------|
| Décomprimer                          | hi parties hautes  M2  M1  M1                                                                                                   | pUNPCK1bw  | pUNPCKhwd<br>pUNPCK1wd       | pUNPCKhdq<br>pUNPCKldq       | pUNPCKhqdq<br>pUNPCK1qdq                     |
| Extension de signe                   | M1 <sub>W</sub> [i] = int16(M2 <sub>B</sub> [i])                                                                                |            | pMOVSXbw 🕖                   | pMOVSXbd (i)<br>pMOVSXwd (i) | pMOVSXbq (i)<br>pMOVSXwq (i)<br>pMOVSXdq (j) |
| E <u>x</u> tension<br>à <u>z</u> éro | M1 <sub>W</sub> [i] = unsigned_int16(M2 <sub>UB</sub> [i])                                                                      |            | pMOVZXbw 🕜                   | pMOVZXbd (7)<br>pMOVZXwd (7) | pMOVZXbq † pMOVZXwq † pMOVZXdq †             |
| Insérer                              | $M_{W}[imm8 \& 3] = reg_{32}[015]$ $M_{W}[autre] = idem$                                                                        | pINSb 👸    | pINSw                        | pINSd ()                     | pINSq 🕖                                      |
| Extraire                             | $reg_{32}[015] = M_{W}[imm8 \& 3] reg_{32}[1631] = 0$                                                                           | pEXTRb (*) | pEXTRw                       | pEXTRd (7)                   | pEXTRq ()                                    |
| Répartir                             | $M1_{W}[i] = M2_{W}[(imm8 >> 2i) & 3]$ $X1_{W}[i] = X2_{W}[(imm8 >> 2i) & 3 + (h ? 4:0)]$ $X1_{B}[i] = X2_{B}[(X2 >> 4i) & 15]$ | pSHUFb     | pSHUFw<br>pSHUF1w<br>pSHUFhw | pSHUFd                       |                                              |
| Échanger                             | $M_{Q} \leftrightarrow \text{partie basse}(X_{DQ})$                                                                             |            |                              |                              | MOVdq2q<br>MOVq2dq                           |
| Registre ↔ mémoire                   | $_{9} \operatorname{reg}_{32} / \operatorname{mem}_{32} = \operatorname{M}_{D}[0]$                                              |            |                              | MOVd                         | MOVq<br><mark>MOVdqu</mark>                  |
|                                      | $M_{D}[0] = reg_{32}/mem_{32} \qquad M_{D}[1] = 0$                                                                              |            |                              | MOVd                         | MOVq<br>MOVdqu                               |
| Mêler                                | $M1_{w}[i] = imm8 >> i & 1 ? M2_{w}[i]: M1_{w}[i]M1_{w}[i] = XMM0_{w}[i] < 0 ? M2_{w}[i]: M1_{w}[i]$                            |            | pBLENDW 7                    |                              |                                              |
| Quitter le mode                      | e MMX (indispensable en MMX, inutile en XMM)                                                                                    | EMMS       |                              |                              |                                              |

MMX

Unsigned : résultat non signé

## 3

## MMX & XMM

### **Entrelacer**



### **Compacter**





### Répartir





### **Saturation**



#### Compactage entrelacé avec saturation

Les instructions PACK compressent 2 paquets en un seul dans l'ordre des arguments :

```
Entrées : MM0 = D0,,D0, MM1 = D1,,D1, PACKSSDW MM0, MM1 ; Wi = min(max(-2^{15}, d), 2^{15}-1)
```

Il peut être intéressant d'avoir la même opération avec un entrelacement des résultats :

```
Entrées : MM0 = D0_1, D0_0 MM1 = D1_1, D1_0 PACKSSDW MM0, MM0 ; W0_i = int16(D0_i) Valeurs signées PACKSSDW MM1, MM1 ; W1_i = int16(D1_i) PUNPKLWD MM0, MM1 ; D0_i = int16(D1_i) << 16 + int16(D0_i)
```

Remarque : la compression présuppose les opérandes signés en entrée et c'est l'instruction qui définit le <u>type</u> du résultat : PACK<u>SSDW</u> prend 2x4 entiers signés de 32 bits (**D**) qu'il convertit, les <u>S</u>aturant si nécessaire, en 8 entiers de 16 bits <u>S</u>ignés . PACK<u>USWB</u> prend 2x8 entiers signés de 16 bits (<u>W</u>) qu'il convertit, les <u>S</u>aturant si nécessaire, en 16 entiers <u>non signés</u> (<u>U</u>) de 8 bits (<u>B</u>).

#### Compactage entrelacé sans saturation

Similaire au cas précédent sans saturation laquelle est remplacée par un modulo au format cible (i.e. W₀ des D).

#### Décompactage non-entrelacé

```
Entrées : MM0 = W0_3, W0_2, W0_1, W0_0 MOVQ MM2, MM0 ; W2_i = W0_i PUNPCKLDQ MM0, MM1 ; MM0 = W1_1, W1_0, W0_1, W0_0 PUNPCKHDQ MM2, MM1 ; MM2 = W1_3, W1_2, W0_3, W0_2
```

#### Décompactage signé (exemple : 8 entiers 16 bits $\rightarrow$ 2 x 4 entiers 32 bits)

#### Différence absolue de nombres non signés

#### Différence absolue de nombres signés

```
Entrées : MM0 = D0_3, D0_2, D0_1, D0_0 PSUBD MM1, MM0 ; D1_i = D0_i - D1_i et MM1 = D1_3, D1_2, D1_1, D1_0 PABSD MM0, MM1 ; D0i = |D0_i - D1_i|
```



#### Limitations d'un nombre non signé à une gamme [LO, HI]

```
PADDUSW MM0, \simP_HI ; W0_i = 0 \times FFFF + min(X_i - HI, 0)
PSUBUSW MM0, \sim(P_HI - P_LO) ; W0_i = max(min(X_i, HI) - LO, 0)
PADDW MM0, LO ; W0_i = min(max(X_i, HI), LO)
```

#### Mettre à 1

```
PXOR MM0, MM0
PCMPEQ MM1, MM1
PSUBB MM0, MM1 PSUBW MM0, MM1 PSUBD MM0, MM1
```

#### Mettre à 0

PXOR MM0, MM0

#### Mettre à -1

PCMPEQ MM1, MM1

#### Mettre à 2<sup>n</sup>-1

```
PCMPEQ MM1, MM1
PSRLW MM1, 16-n PSRLD MM1, 32-n
```

#### Complémenter à 1 (NOT)

PCMPEQW MM2, MM2 PANDN MM1, MM2

#### Mettre à 2<sup>n</sup>

```
PCMPEQW MM1, MM1
PCMPEQW MM2, MM2
PSLLW MM1, n
PADDW MM1, MM2
PANDN MM1, MM2
```

#### Limitation d'un nombre signé à une gamme [LO, HI]

Utilise les instructions d'addition et de soustraction avec saturation non signée. Nous utiliserons les constantes suivantes :

```
P_L0 = L0, L0, L0,
                                   L0
                                               P_HI = HI, HI, HI, HI
      P_MIN = 2^{15}, 2^{15}, 2^{15}, 2^{15}
                                               WMIN = 0 \times 8000
      P_{HX} = WHX_3, WHX_2, WHX_1, WHX_0
                                               WHX_i = 0 \times 7FFF - HI
      P_DX = WDX_3, WDX_2, WDX_1, WDX_0
                                               WDX, = 0 \times FFFF + LO - HI
Entrée: MM0 = X_3, X_2, X_1, X_0
                                            PADDW
                                                     MM0, P_MIN
                                                                            ; W0_i = X_i + 0 \times 8000
                                            PADDUSW MM0, P_HX
                                                                            ; W0_i = 0 \times FFFF + \max(X_i - HI, 0)
                                            PSUBUSW MM0, P_DX
                                                                           ; W0_i = min(max(X_i, HI) - L0, 0)
                                            PADDW
                                                     MM0, P_LO
                                                                           ; W0_i = min(max(X_i, HI), L0)
Si HI-LO > 0x8000 alors l'algorithme peut être simplifié :
Ce code économise 1 cycle mais si HI – LO ≥
                                            PADDSSW MM0, ~P_HI
                                                                           ; W0_{,} = 0 \times FFFF + min(X_{,} - HI, 0)
0x8000, il ne fonctionne plus:
                                            PSUBSSW MM0, \sim(P_HI-P_LO); W0, = max(min(X, HI) - LO, 0)
0xFFFF - (X < 0x8000) \ge 0x8000 \text{ donc négatif.}
                                                     MM0, P_LO
                                                                           ; W0_i = min(max(X_i, HI), L0)
```