## Universidade Federal de Santa Catarina, INE/CTC INE 5366 – Arquitetura de Computadores I **Segunda avaliação 2007.1**

Aluno(a): Matrícula:

## Parte I [valor 3,0 pontos]

- 1. Responda sucintamente as perguntas abaixo: [0,5 ponto cada item]
- a) Devido a uma falha de fabricação, um circuito integrado que implementa a CPU do Anexo III teve a saída "zero" da ALU fixada para sempre no nível lógico "1". <u>Afirmação</u>: "Todos os desvios condicionais de um programa arbitrário que rode nesse circuito executarão incorretamente". A afirmação é verdadeira ou falsa ? **Justifique.**
- b) No datapath do Anexo IV, uma instrução buscada é armazenada no registrador de instrução (IR). <u>Afirmação</u>: "O conteúdo de IR precisa ser preservado apenas até a etapa de decodificação da instrução e leitura dos operandos". Esta afirmação é verdadeira ou falsa? **Justifique**.
- c) <u>Afirmação</u>: "Se o datapath do Anexo IV fosse estendido para suportar tipos adicionais de exceções, sem usar interrupção vetorizada, o multiplexador que define o novo valor a ser carregado em PC precisaria ser modificado". A afirmação é verdadeira ou falsa ? **Justifique.**
- d) Modifique o datapath do Anexo III entre a saída "zero" da ALU e a entrada inferior da porta AND (conforme esboçado abaixo) de forma que ele possa executar dois tipos de desvio condicional, beq e bne, sem que nenhuma outra modificação seja necessária no datapath, mas com a seguinte alteração na unidade de controle: há um novo sinal de controle denominado "eq/~ne", que é colocado em nível "1" ou nível "0", conforme a instrução seja decodificada como sendo beq ou bne, respectivamente. Suponha também que o sinal "Branch" é ativado em nível "1" somente quando a instrução for um desvio condicional, independentemente de qual tipo.



Nota: nos itens 1e e 1f, você deverá preencher diagramas de ocupação de um pipeline de 5 estágios. Indique com o respectivo acrônimo (IF, ID, EX, ME, WB) o estágio ocupado por uma instrução em um dado ciclo. Indique com um "X" o(s) ciclo(s) em que uma instrução deveria ocupar um estágio, mas não pode ocupá-lo num determinado ciclo por causa de um hazard.

| e) | Complete o diagrama (abaixo) de ocupação dos 5 estágios de um pipeline, supondo a ocorrência de |
|----|-------------------------------------------------------------------------------------------------|
|    | "hazard" estrutural devido a uma memória única compartilhada por dados e instruções.            |

| lw \$s2, 0(\$s1)     |  |  |  |  |
|----------------------|--|--|--|--|
| lw \$s4, 0(\$s3)     |  |  |  |  |
| lw \$s6, 0(\$s5)     |  |  |  |  |
| add \$s9, \$t0, \$t1 |  |  |  |  |

f) Assuma que o datapath do Anexo V seja modificado para incluir um caminho de "forwarding" da porta de leitura da memória de dados para a entrada da ALU e outro da saída para a entrada da ALU. Complete o diagrama mostrando a ocupação dos estágios do pipeline durante a execução do código abaixo. Quando occorer fluxo de dados através de caminhos de forwarding, indique tal fluxo com setas (origem no estágio produtor, destino no estágio consumidor).

| lw \$s0, 20(\$t2)    | IF | ID | EX | MEM | WB |  |  |  |
|----------------------|----|----|----|-----|----|--|--|--|
| sub \$t2, \$s0, \$t3 |    |    |    |     |    |  |  |  |
| add \$t4, \$t2, \$t4 |    |    |    |     |    |  |  |  |

## Parte II [valor 4,0 pontos]

<u>Lembrete</u>: O valor de um sinal de controle pode ser "1", "0" ou "X" (don't care). Atribua a um sinal de controle o símbolo "X", sempre que se seu valor puder ser ou "1" ou "0", sendo portanto irrelevante. Em sinais de controle de mais de um bit, o valor de cada bit deve ser representado individualmente.

2. [1,0; 0,1 cada sinal correto] Consulte o Anexo III e indique os valores dos sinais de controle para realizar cada uma das instruções abaixo. (Penalidade: 5 ou mais sinais errados no total anulam a questão).

|      | RegDst | ALUSrc | MemtoReg | RegWrite | MemWrite |
|------|--------|--------|----------|----------|----------|
| sw   |        |        |          |          |          |
| addi |        |        |          |          |          |

3. [1,0: 0,05 cada sinal correto] Consulte os Anexos e indique os valores dos sinais de controle que comandam cada uma das fases de execução de uma instrução lw na CPU do Anexo IV. <u>Lembrete</u>: Naquela CPU, qualquer que seja a instrução, o cálculo especulativo do endereço-alvo é sempre realizado. (Penalidade: 10 ou mais sinais errados no total anulam a questão).

a) 1 fase

| MemRead | MemWrite | ALUSrcA | IoD | IRWrite | ALUSrcB | PCWrite | PCSource |
|---------|----------|---------|-----|---------|---------|---------|----------|
|         |          |         |     |         |         |         |          |

b) 2<sup>a</sup> fase

| ALUSrcA | ALUSrcB |  |  |  |
|---------|---------|--|--|--|
|         |         |  |  |  |

c) 3<sup>st</sup> fase

| ALUSrcA | ALUSrcB |  | <b>PCWrite</b> | PCWriteCond |
|---------|---------|--|----------------|-------------|
|         |         |  |                |             |

d) 4<sup>a</sup> fase

| MemRead | IoD | IRWrite |
|---------|-----|---------|
|         |     |         |

e) 5 fase

| e) | 2 | rase |  |
|----|---|------|--|
|    |   |      |  |
|    |   |      |  |

4. [0,5] Suponha que o datapath do Anexo V foi estendido para implementar previsão estática para desvios condicionais: o controlador comanda a busca de uma nova instrução a cada ciclo, assumindo que os desvios condicionais não sejam tomados. O teste (comparação) associado ao desvio é realizado na ALU. Se o resultado indicar que a hipótese de previsão estava incorreta, a instrução correta é buscada no ciclo seguinte ao que o resultado do teste é definido. Além disso, a partir desse ciclo a(s) instrução(ões) buscadas incorretamente são anuladas. O diagrama abaixo ilustra a ocupação de estágios durante a execução de um programa. Supondo que a previsão resultou incorreta, indique no diagrama os ciclos de relógio onde se sabe, a partir do resultado do teste, que a ocupação de um estágio é indevida (o efeito da instrução precisa ser anulado por causa do hazard de controle). Para isso, risque os ciclos em que uma instrução ocupa indevidamente um dado estágio (EX, por exemplo).

|                      | 1  | 2  | 3  | 4  | 5  | 6  |
|----------------------|----|----|----|----|----|----|
| beq \$s1, \$s2, L    | IF | ID | EX | ME | WB |    |
| add \$s3, \$s4, \$s5 |    | IF | ID | EX | ME | WB |
| sw \$s1, 0(\$t0)     |    |    | IF | ID | EX | ME |
| L: lw \$s2, 0(\$t1)  |    |    |    | IF | ID | EX |
| sw \$ s6, 0(\$t3)    |    |    |    |    | IF | ID |
| sub \$s7, \$s0, \$s1 |    |    |    |    |    | IF |

5. [1,5: 6 x 0,25] Indique os valores dos seguintes sinais de controle no ciclo 6 do diagrama acima.

| RegDst | ALUSrc | Branch | MemWrite | RegWrite | MemtoReg |
|--------|--------|--------|----------|----------|----------|
|        |        |        |          |          |          |

## Parte III [valor 3,0 pontos]

- **6. [0,5]** O tempo de execução na CPU é função de três parâmetros: número de instruções executadas (I), do número médio de ciclos por instrução (CPI) e da freqüência de relógio (f). <u>Afirmação</u>: "A técnica de loop unrolling, que consiste em explicitar várias iterações do laço original no corpo de um novo laço, afeta somente um dos parâmetros que determinam o tempo de execução." A afirmação é verdadeira ou falsa? **Justifique, explicando como a técnica afeta o(s) parâmetro(s).**
- 7. [1,0: 2 x 0,5] Lembre que, na arquitetura IA-64, um *bundle* encapsula instruções em três *slots* distintos (slot 0, slot 1, slot 2). Cada *bundle* tem um atributo denominado *template*, que codifica propriedades das instruções encapsuladas nos slots. O Anexo VI ilustra tais propriedades, onde M, I, F, L, B e X denotam unidades funcionais e onde as barras sólidas verticais denotam *stops*. Seja o programa abaixo, onde as três primeiras colunas correspondem, respectivamente, aos *slots* 0, 1 e 2 e onde a última coluna corresponde ao *template*.

| Instrução 1 | Instrução 2 | Instrução 3 | 0  |
|-------------|-------------|-------------|----|
| Instrução 4 | Instrução 5 | Instrução 6 | 10 |
| Instrução 7 | Instrução 8 | Instrução 9 | 2  |

a) <u>Afirmação</u>: "O registrador-destino da Instrução 2 não é registrador-fonte da Instrução 3, nem o registrador-destino da Instrução 3 é registrador-fonte da Instrução 2.". A afirmação é verdadeira ou falsa? **Justifique, usando como argumento as informações codificadas no** *template* e a noção de *instruction group*.

- b) Suponha que a Instrução 1 seja *store* e que a Instrução 4 seja *load*. <u>Afirmação</u>: "Basta que haja suficientes recursos de hardware para que as Instruções 1 e 4 executem em paralelo, pois elas pertencem a um *instruction group*". A afirmação é verdadeira ou falsa? **Justifique, usando como argumento as informações codificadas no** *template* e a noção de *instruction group*.
- **8.** [0,5: 2 x 0,25] Há dois tipos de especulação: (1) uma envolvendo instrução de desvio; (2) outra envolvendo instruções de transferência de memória. Dadas duas instruções i e j do MIPS (onde i precede j), mostre exemplos de como, ao executar j especulativamente antes de i na seqüência de código, seria preciso que o hardware tivesse algum suporte para especulação para garantir que a semântica do programa seja preservada. Cada exemplo deve conter o par de instruções e uma explicação do fenômeno que põem em risco a semântica original do programa.

Caso 1: i:

Caso 2: i:

- 9. [1,0: 0,5 + 0,25 + 0,25] São mostradas a seguir a tabela de transições da máquina de estados e a estrutura do controlador para a CPU do Anexo IV. Suponha que a máquina esteja no estado 1 e que o código operacional da instrução corrente seja 000000. Lembre que no estado 1, além da decodificação e busca de operandos, é efetuado o cálculo do endereço-alvo, assumindo provisoriamente que a instrução possa vir a ser um desvio condicional. Consulte os Anexos, interprete as informações dadas (acima, na tabela e na figura) e deduza os valores dos sinais na saída OUT do controlador, bem como da entrada N e da saída C do registrador de estado.
- a) OUT = (ALUSrcA, ALUSrcB, PCWrite, IRWrite, ...) = ( , , , ...).
- b) C = (A3, A2, A1, A0) = (, , , ).
- c) N = (N3, N2, N1, N0) = (, , ).

| Estado | IN     | Próximo |
|--------|--------|---------|
| atual  |        | estado  |
| 0      | XXXXXX | 1       |
| 1      | 10X011 | 2       |
| 1      | 000000 | 6       |
| 1      | 000100 | 8       |
| 1      | 000010 | 9       |
| 2      | 100011 | 3       |
| 2      | 101011 | 5       |
| 3      | XXXXXX | 4       |
| 4      | XXXXXX | 0       |
| 5      | XXXXXX | 0       |
| 6      | XXXXXX | 7       |
| 7      | XXXXXX | 0       |
| 8      | XXXXXX | 0       |
| 9      | XXXXXX | 0       |

